搜档网
当前位置:搜档网 › EDA实验箱手册

EDA实验箱手册

EDA实验箱手册
EDA实验箱手册

EDA实验箱使用手册

https://www.sodocs.net/doc/2c12070582.html,

第一章 GW48 SOC/EDA 系统使用说明

第一节 GW48教学实验系统原理与使用介绍

一、GW48系统使用注意事项

a :闲置不用GW48 EDA/SOC 系统时,关闭电源,拔下电源插头!!!

b :EDA 软件安装方法可参见光盘中相应目录中的中文README.TXT ;详细使用方法可参阅本书或《EDA 技术实用教程》、或《VHDL 实用教程》中的相关章节。

c :在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。

d :换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接口都可带电插拔(当适配板上的10芯座处于左上角时,为正确位置)。

e :对工作电源为5V 的CPLD (如1032E/1048C 、95108或7128S 等)下载时。最好将系统的电路“模式”切换到“ b ”,以便使工作电压尽可能接近5V 。

g: GW48详细使用方法可参见《EDA 技术实用教程》配套教学软件*.ppt 。

h:主板左侧3个开关默认向下,但靠右的开关必须打向上(DLOAD ),才能下载。 i:跳线座“SPS ” 默认向下短路(PIO48);右侧开关默认向下(TO MCU )。

j:左下角拨码开关除第4档“DS8使能”向下拨(8数码管显示使能)外,其余皆默认向上拨。

二、GW48系统主板结构与使用方法

附图1-1A 为GW48-CK 型EDA 实验开发系统的主板结构图(GW48-GK/PK 型未画出,具体结构说明应该参考实物主板),该系统的实验电路结构是可控的。即可通过控制接口键SW9,使之改变连接方式以适应不同的实验需要。因而,从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的控制下,电路结构将发生变化。这种“多任务重配置”设计方案的目的有3个:1.适应更多的实验与开发项目;2. 适应更多的PLD 公司的器件;3. 适应更多的不同封装的FPGA 和CPLD 器件。系统板面主要部件及其使用方法说明如下(请参看相应的实验板板面和附

图1-1A )。

以下是对GW48系统主板功能块的

注释,但请注意,有的功能块仅GW48-GK 获GW48-PK 系统存在: (1) SW9 :按动该键能使实

验板产生12种不同的实验电路结构。这些结构如第二节的13 张实

验电路结构图所示。例如选择了“NO.3”图,须按动系统板上的

SW9键,直至数码管SWG9显示“3”,于是系统即进入了NO.3 图所示的

附图1-1B 、GW48-GK/PK 系统目标板插座引脚信号图

世界上最大的六家FPGA/CPLD厂商几乎所有CPLD、FPGA和所有ispPAC等模拟EDA器件。第三节的表中已列出多种芯片对系统板引脚的对应关系,以利在实验时经常查用。

(3)J3B/J3A:如果仅是作为教学实验之用,系统板上的目标芯片适配座无须拔下,但如果要进行应用系统开发、产品开发、电子设计竞赛等开发实践活动,在系统板上完成初步仿真设计后,就有必要将连有目标芯片的适配座拔下插在自己的应用系统上(如GWDVP板)进行调试测试。为了避免由于需要更新设计程序和编程下载而反复插拔目标芯片适配座,GW48系统设置了一对在线编程下载接口座:J3A和J3B。此接口插座可适用于不同的FPGA/CPLD(注意,1、此接口仅适用于5V工作电源的FPGA和CPLD;2、5V工作电源必须由被下载系统提供)的配置和编程下载。对于低压FPGA/CPLD,(如EP1K30/50/100、EPF10K30E等,都是 2.5V器件),下载接口座必须是另一座:ByteBlasterMV。注意,对于GW48-GK/PK,只有一个下载座:ByteBlasterMV,是通用的。

(4)混合工作电压使用:对于低压FPGA/CPLD目标器件,在GW48系统上的设计方法与使用方法完全与5V器件一致,只是要对主板的跳线作一选择(对GW48-GK/PK系统不用跳线):JVCC/VS2:跳线JVCC(GW48—GK/PK型标为“VS2”)对芯片I/O电压3.3V(VCCIO)或5V (VCC)作选择,对5V器件,必须选“5.0V”。例如,若系统上插的目标器件是EP1K30/50/100或EPF10K30E/50E等,要求将主板上的跳线座“JVCC”短路帽插向“3.3V”一端;将跳线座“JV2”短路帽插向“+2.5V”一端(如果是5V器件,跳线应插向“5.0V”)。

(5)并行下载口:此接口通过下载线与微机的打印机口相连。来自PC机的下载控制信号和CPLD/FPGA的目标码将通过此口,完成对目标芯片的编程下载。编程电路模块能自动识别不同的CPLD/FPGA芯片,并作出相应的下载适配操作。

(6)键1~键8 :为实验信号控制键,此8个键受“多任务重配置”电路控制,它在每一张电路图中的功能及其与主系统的连接方式随SW9的模式选择而变,使用中需参照第二节中的电路图。

(7)键9~键12 :实验信号控制键(仅GW48—GK/PK型含此键)此4个键不受“多任务重配置”电路控制,使用方法参考“实验电路结构 NO.5”。

(8)数码管1~8/发光管D1~D16 :也受“多任务重配置”电路控制,它们的连线形式也需参照第二节的电路图。

(9)数码管9~14/发光管D17~D22 :不受“多任务重配置”电路控制(仅GW48—GK/PK型含此发光管),它们的连线形式和使用方法参考“实验电路结构 NO.5”。

(10)“时钟频率选择”P1A/JP1B/JP1C :为时钟频率选择模块。通过短路帽的不同接插方式,使目标芯片获得不同的时钟频率信号。对于“CLOCK0”JP1C,同时只能插一个短路帽,以便选择输向“CLOCK0”的一种频率:

信号频率范围: 1Hz – 50MHz(对GW48-CK系统)

信号频率范围: 0.5Hz – 50MHz(对GW48-GK系统)

信号频率范围: 0.5Hz – 100MHz(对GW48-PK系统),

由于CLOCK0可选的频率比较多,所以比较适合于目标芯片对信号频率或周期测量等设计项目的信号输入端。JP1B分三个频率源组,即如系统板所示的“高频组”、“中频组”和“低频组”。它们分别对应三组时钟输入端。例如,将三个短路帽分别插于JP1B座的2Hz、1024Hz和12MHz;而另三个短路帽分别插于JP1A座的CLOCK4、CLOCK7和CLOCK8,这时,输向目标芯片的三个引脚:CLOCK4、CLOCK7和CLOCK8分别获得上述三个信号频率。需要特别注意的是,每一组频率源及其对应时钟输入端,分别只能插一个短路帽。也就是说,通过JP1A/B的组合频率选择,最多只能提供三个时钟频率。

注意,对于GW48-GK/PK系统,时钟选择比较简单:每一频率组仅接一个频率输入口,如低频端的4个频率通过短路帽,可选的时钟输入口仅为CLOCK2,因此对于GW48-GK/PK,总共只有4个时钟可同时输入FPGA:CLOCK0、CLOCK2、CLOCK5、CLOCK9。

(11)扬声器S1:目标芯片的声讯输出,与目标芯片的“SPEAKER”端相接,即PIO50。通过此口可以进行奏乐或了解信号的频率。

(12)PS/2接口:通过此接口,可以将PC机的键盘和/或鼠标与GW48系统的目标芯片相连,从而完成PS/2通信与控制方面的接口实验,GW48-GK/PK含另一PS/2接口,参见实验电路结构 NO.5。

(14) 单片机接口器件:它与目标板的连接方式也已标于主系统板上:连接方式可参见附图2-13。

注意1,对于GW48-GK/PK系统,实验板左侧有一开关,向上拨,将RS232通信口直接与FPGA的PIO31和PIO30相接;向下拨则与89C51单片机的P30和P31端口相接。于是通过此开关可以进行不同的通信实验,详细连接方式可参见附图2-13。平时此开关向下打,不要影响FPGA的工作。

注意2,由附图2-13可知,单片机89C51的P3和P1口是与FPGA的PIO66-PIO79相接的,而这些端口又与6数码管扫描显示电路连在一起的,所以当要进行6数码管扫描显示实验时,必须拔去右侧的单片机,并安实验电路结构 NO.5,将拨码开关3,拨为使能,这时LCD停止工作。

(15) RS-232串行通讯接口:此接口电路是为单片机与PC机通讯准备的,由此可以使PC机、单片机、FPGA/CPLD三者实现双向通信。当目标板上FPGA/CPLD器件需要直接与PC机进行串行通讯时,可参见附图2-13,和实验电路结构图NO.5,将实验板右侧的开关向上打“TO FPGA”,从而使目标芯片的PIO31和PIO30与RS232口相接,即使RS232的通信接口直接与目标器件FPGA的PIO30/PIO31相接。而当需要使PC机的RS232串行接口与单片机的P3.0和P3.1口相接时,则应将开关向下打“TO MCU”既可(平时不用时也应保持在个位置)。

(16)“AOUT” D/A转换:利用此电路模块(实验板左下侧),可以完成FPGA/CPLD目标芯片与D/A转换器的接口实验或相应的开发。它们之间的连接方式可参阅“实验电路结构 NO.5”:D/A 的模拟信号的输出接口是“AOUT”,示波器可挂接左下角的两个连接端。当使能拨码开关8:“滤波1”时,D/A的模拟输出将获得不同程度的滤波效果。

注意,进行D/A接口实验时,需打开左侧第2个开关,获得+/-12伏电源,实验结束后关上此电源。

(17)“AIN0”/“AIN1”:外界模拟信号可以分别通过系统板左下侧的两个输入端“AIN0”和“AIN1”进入A/D转换器ADC0809的输入通道IN0和IN1,ADC0809与目标芯片直接相连。通过适当设计,目标芯片可以完成对ADC0809的工作方式确定、输入端口选择、数据采集与处理等所有控制工作,并可通过系统板提供的译码显示电路,将测得的结果显示出来。此项实验首先需参阅第二节的“实验电路结构NO.5”有关0809与目标芯片的接口方式,同时了解系统板上的接插方法以及有关0809工作时序和引脚信号功能方面的资料。

注意:不用0809时,需将左下角的拨码开关的“A/D使能”和“转换结束”打为禁止:向上拨,以避免与其他电路冲突。

ADC0809 A/D转换实验接插方法(如实验电路结构 NO.5图所示):

1.左下角拨码开关的“A/D使能”和“转换结束”打为使能:向下拨,即将ENABLE(9)与PIO35相接;若向上拨则禁止,即则使ENABLE(9)←0,表示禁止0809工作,使它的所有输出端为高阻态。

2.左下角拨码开关的“转换结束”使能,则使EOC(7)←PIO36,由此可使目标芯片对ADC0809的转换状态进行测控。

(18)VR1/“AIN1”:VR1电位器,通过它可以产生0V~+5V 幅度可调的电压。其输入口是0809的IN1(与外接口AIN1相连,但当AIN1插入外输入插头时,VR1将与IN1自动断开)。若利用VR1产生被测电压,则需使0809的第25脚置高电平,即选择IN1通道,参考“实验电路结构NO.5”。

(19) AIN0的特殊用法:系统板上设置了一个比较器电路,主要以LM311组成。若与D/A电路相结合,可以将目标器件设计成逐次比较型A/D变换器的控制器件参考“实验电路结构NO.5”。

(20)系统复位键:此键是系统板上负责监控的微处理器的复位控制键,同时也与接口单片机的复位端相连。因此兼作单片机的复位键。

(21)下载控制开关:在系统板的左侧第3个开关。当需要对实验板上的目标芯片下载时必须将开关向上打(即“DLOAD”);而当向下打(LOCK)时,将关闭下载口,这时可以将下载并行线拔下而作它用(这时已经下载进FPGA的文件不会由于下载口线的电平变动而丢失);例如拔下的25芯下载线可以与GWAK30+适配板上的并行接口相接,以完成类似逻辑分析仪方面的实验。

(22)跳线座SPS :短接“T_F”可以使用在系统频率计。频率输入端在主板右侧标有“频率计”处。模式选择为“A”。短接“PIO48”时,信号PIO48可用,如实验电路结构图NO.1中的PIO48。平时应该短路“PIO48”

(23) 目标芯片万能适配座CON1/2 :在目标板的下方有两条80个插针插座(GW48-CK系统),其连接信号如附图1-1B所示,此图为用户对此实验开发系统作二次开发提供了条件。此二座的位置

对于GW48-GK/PK 系统,此适配座在原来的基础上增加了20个插针,功能大为增强。增加的20插针信号与目标芯片的连接方式可参考“实验电路结构NO.5”和附图2-13。

(24)拨码开关 :拨码开关的详细用法可参考实验电路结构 NO.5图和附图2-13。

(25)ispPAC 下载板 :对于GW48-GK 系统,其右上角有一块ispPAC 模拟EDA 器件下载板,可用于模拟EDA 实验中对ispPAC10/20/80等器件编程下载用,详细方法请看光盘中《ENA 技术实用教程》配套教学软件实验演示部分:“模拟EDA 实验演示”的POWER POINT 。

(26)拨8X8数码点阵 :在右上角的模拟EDA 器件下载板上还附有一块数码点阵显示块,是通用供阳方式,需要16根接插线和两根电源线连接。详细方法请看“实验演示”的POWER POINT 。

(27)使用举例: 若通过键SW9选中了“实验电路结构图NO.1”,这时的GW48系统板所具有的接口方式变为:FPGA/CPLD 端口PI/O31~28、27~24、23~20和19~16 ,共4组4位二进制I/O 端口分别通过一个全译码型的7段译码器输向系统板的7段数码显示器。这样,如果有数据从上述任一组四

8和键7,发出高低电平输出信号进入端口I/049和48 ;键控输出的高低电平由键前方的发光二极管D16和D15显示,高电平输出为亮。此外,可通过按动键4至键1,分别向FPGA/CPLD 的PIO0~PIO15输入4位16进制码。每按一次键将递增1,其序列为1,2,…9,A ,…F 。注意,对于不同的目标芯片,其引脚的I/O 标号数一般是同GW48系统接口电路的“PIO ”标号是一致的(这就是引脚标准化),但具体引脚号是不同的,而在逻辑设计中引脚的锁定数必须是该芯片的具体的引脚号。具体对应情况需要参考第3节的引脚对照表。

第二节 实验电路结构图

1.实验电路信号资源符号图说明

结合附图2-1,以下对实验电路结构图中出现的信号资源符号功能作出一些说明:

(1)附图2-1a 是16进制7段全译码器,它有7位输出,分别接7段数码管的7个显示输入端:a 、b 、c 、d 、e 、f 和g ;它的输入端为D 、C 、B 、A ,D 为最高位,A 为最低位。例如,若所标输入的口线为PIO19~16,表示PIO19接D 、18接C 、17接B 、16接A 。

(2)附图2-1b 是高低电平发生器,每按键一次,输出电平由高到低、或由低到高变化一次,且输出为高电平时,所按键对应的发光管变亮,反之不亮。

(3)附图2-1c 是16进制码(8421码)发生器,由对应的键控制输出4位2进制构成的1位16进制码,数的范围是0000~1111,即^H0至^HF

。每按键一次,输出递增1,输出进入目标芯片的4位2进制数将显示在该键对应的数码管上。 (4)直接与7段数码管相连的连接方式的设置是为了便于对7段显示译码器的设计学习。以图NO.2为例,如图所标“PIO46-PIO40接g 、f 、e 、d 、c 、b 、a ”表示PIO46、PIO45..PIO40分别与数码管的7段输入g 、f 、e 、d 、c 、b 、a 相接。

(5)附图2-1d 是单次脉冲发生器。每按一次键,输出一个脉冲,与此键对应的发光管也会闪亮一次,时间20ms 。

(6)附图2-1e 是琴键式信号发生器,当按下键时,输出为高电平,对应的发光管发亮;当松开键时,输出为高电平,此键的功能可用于手动控制脉冲的宽度。具有琴键式信号发生器的实验结构图是NO.3。

2. 各实验电路结构图特点与适用范围简述

附图2-1 实验电路信号资源符号图

可显示于实验系统上的8个数码管。键1和键2可分别输出2个四位2进制码。一方面这四位码输入目标芯片的PIO11~PIO8和PIO15~PIO12,另一方面,可以观察发光管D1至D8来了解输入的数值。例如,当键1控制输入PIO11~PIO8的数为^HA时,则发光管D4和D2亮,D3和D1灭。电路的键8至键3分别控制一个高低电平信号发生器向目标芯片的PIO7至PIO2输入高电平或低电平,扬声器接在“SPEAKER”上,具体接在哪一引脚要看目标芯片的类型,这需要查第3节的引脚对照表。如目标芯片为FLEX10K10,则扬声器接在“3”引脚上。目标芯片的时时钟输入未在图上标出,也需查阅第3节的引脚对照表。例如,目标芯片为XC95108,则输入此芯片的时钟信号有CLOCK0至CLOCK10,共11个可选的输入端,对应的引脚为65至80。具体的输入频率,可参考主板频率选择模块。此电路可用于设计频率计,周期计,计数器等等。

(2)结构图NO.1:适用于作加法器、减法器、比较器或乘法器等。例如,加法器设计,可利用键4和键3输入8 位加数;键2和键1输入8位被加数,输入的加数和被加数将显示于键对应的数码管4-1,相加的和显示于数码管6和5;可令键8控制此加法器的最低位进位。

(3)结构图NO.2:可用于作VGA视频接口逻辑设计,或使用数码管8至数码管5共4个数码管作7段显示译码方面的实验;而数码管4至数码管1,4个数码管可作译码后显示,键1和键2可输入高低电平。

(4)结构图NO.3:特点是有8个琴键式键控发生器,可用于设计八音琴等电路系统。也可以产生时间长度可控的单次脉冲。该电路结构同结构图NO.0一样,有8个译码输出显示的数码管,以显示目标芯片的32位输出信号,且8个发光管也能显示目标器件的8位输出信号。

(5)结构图NO.4:适合于设计移位寄存器、环形计数器等。电路特点是,当在所设计的逻辑中有串行2进制数从PIO10输出时,若利用键7作为串行输出时钟信号,则PIO10的串行输出数码可以在发光管D8至D1上逐位显示出来,这能很直观地看到串出的数值。

(6)结构图NO.5:此电路结构比较复杂,有较强的功能,主要用于目标器件与外界电路的接口设计实验。该电路主要含以9大模块:

1.普通内部逻辑设计模块。在图的左下角。此模块与以上几个电路使用方法相同,例如同结构图NO.3的唯一区别是8个键控信号不再是琴键式电平输出,而是高低电平方式向目标芯片输入(即乒乓开关)。此电路结构可完成许多常规的实验项目。

2.RAM/ROM接口。在图左上角,此接口对应于主板上,有2个32脚的DIP座,在上面可以插RAM,也可插ROM(仅GW48-GK/PK系统包含此接口)例如:

RAM:628128;ROM:27C010、27C020、27C040、27C080、29C010、29C020、29C040等。

此32脚座的各引脚与目标器件的连接方式示于图上,是用标准引脚名标注的,如PIO48(第1脚)、PIO10(第2脚)等等。注意,RAM/ROM的使能由拨码开关“1”控制。

对于不同的RAM或ROM,其各引脚的功能定义不尽一致,即,不一定兼容,因此在使用前应该查阅相关的资料,但在结构图的上方也列出了部分引脚情况,以资参考。

3.VGA视频接口。在图右上角,它与目标器件有5个连接信号:PIO40、41、42、43、44,通过查表(第3节的引脚对照表),可的对应于EPF10K20-144或EP1K30/50-144的5个引脚号分别是:87、88、89、90、91。

4.PS/2键盘接口。在图右上侧。它与目标器件有2个连接信号:PIO45、46。

5.A/D转换接口。在图左侧中。图中给出了ADC0809与目标器件连接的电路图。使用注意事项可参照上节。有关FPGA/CPLD与ADC0809接口方面的实验示例在本实验讲义中已经给出(实验12)。

6.D/A转换接口。在图右下侧。图中给出了DAC0832与目标器件连接的电路图。使用注意事项可参照上节。有关FPGA/CPLD与0832接口方面的实验示例在本实验讲义中已经给出(实验16)。

7.LM311接口。注意,此接口电路包含在以上的D/A接口电路中,可用于完成使用DAC0832与比较器LM311共同实现A/D转换的控制实验。比较器的输出可通过主板左下侧的跳线选择“比较器”,使之与目标器件的PIO37相连。以便用目标器件接收311的输出信号。

注意,有关D/A和311方面的实验都必须打开+/-12V电压源,实验结束后关闭此电源。

8.单片机接口。根据此图和附图2-13,给出了单片机与目标器及LCD显示屏的连接电路图。

9.RS232通信接口。

接口有重合。仔细观察可以发现:

1.当使用RAM/ROM时,数码管3、4、5、6、7、8共6各数码管不能同时使用,这时,如果有必要使用更多的显示,必须使用以下介绍的扫描显示电路。

但RAM/ROM可以与D/A转换同时使用,尽管他们的数据口(PIO24、25、26、27、28、29、30、31)是重合的。这时如果希望将RAM/ROM中的数据输入D/A器件中,可设定目标器件的PIO24、25、26、27、28、29、30、31端口为高阻态;而如果希望用目标器件FPGA直接控制D/A器件,可通过拨码开关禁止RAM/ROM数据口。

RAM/ROM能与VGA同时使用,但不能与PS/2同时使用,这时可以使用以下介绍的PS/2接口。

2.A/D不能与RAM/ROM同时使用,由于他们有部分端口重合,若使用RAM/ROM,必须禁止ADC0809,而当使用ADC0809时,应该禁止RAM/ROM,如果希望A/D和RAM/ROM同时使用以实现诸如高速采样方面的功能,必须使用含有高速A/D器件的适配板,如GWAK30+等型号的适配板。

3.RAM/ROM不能与311同时使用,因为在端口PIO37上,两者重合。

(7)结构图NO.6:此电路与NO.2相似,但增加了两个4位2进制数发生器,数值分别输入目标芯片的PIO7~PIO4和PIO3~PIO0。例如,当按键2时,输入PIO7~PIO4的数值将显示于对应的数码管2,以便了解输入的数值。

(8)结构图NO.7:此电路适合于设计时钟、定时器、秒表等。因为可利用键8和键5分别控制时钟的清零和设置时间的使能;利用键7、5和1进行时、分、秒的设置。

(9)结构图NO.8:此电路适用于作并进/串出或串进/并出等工作方式的寄存器、序列检测器、密码锁等逻辑设计。它的特点是利用键2、键1能序置8位2进制数,而键6能发出串行输入脉冲,每按键一次,即发一个单脉冲,则此8位序置数的高位在前,向PIO10串行输入一位,同时能从D8至D1的发光管上看到串形左移的数据,十分形象直观。

(10)结构图NO.9:若欲验证交通灯控制等类似的逻辑电路,可选此电路结构。

(11)当系统上的“模式指示”数码管显示“A”时,系统将变成一台频率计,数码管8将显示“F”,“数码6”至“数码1”显示频率值,最低位单位是Hz。测频输入端为系统板右下侧的插座。

(13)实验电路结构图COM:此图的所有电路仅GW48-GK/PK系统拥有,即以上所述的所有电路结构(除RAM/ROM模块),包括“实验电路结构NO.0”至“实验电路结构NO.B”共11套电路结构模式为GW48-CK和GW48-GK/PK两种系统共同拥有(兼容),我们把他们称为通用电路结构。在原来的11套电路结构模式中的每一套结构图中增加附图2-13所示的“实验电路结构图COM”。

例如,在GW48-GK系统中,当“模式键”选择“5”时,电路结构将进入附图2-7所示的实验电路结构图NO.5外,还应该加入“实验电路结构图COM”。这样以来,在每一电路模式中就能比原来实现更多的实验项目。

“实验电路结构图COM”包含的电路模块有:

1.PS/2键盘接口。注意,在通用电路结构中,还有一个用于鼠标的PS/2接口。

2.4键直接输入接口。原来的键1至键8是由“多任务重配置”电路结构控制的,所以键的输入信号没有抖动问题,不需要在目标芯片的电路设计中加入消抖动电路,这样,能简化设计,迅速入门。所以设计者如果希望完成键的消抖动电路设计,可利用此图的键9至键12。当然也可以利用此4键完成其他方面的设计。注意,此4键为上拉键,按下后为低电平。

3.I平方C串行总线存储器件接口。该接口器件用24C01担任,这是一种十分常用的串行E平方ROM器件。

4.USB接口。此接口是SLAVE接口。

5.扫描显示电路。这是一个6数码管(共阴数码管)的扫描显示电路。段信号为7个数码段加一个小数点段,共8位,分别由PIO60、61、62、63、64、65、66、67通过同相驱动后输入;

而位信号由外部的6个反相驱动器驱动后输入数码管的共阴端。

6.实验电路结构图COM”中各标准信号(PIOX)对应的器件的引脚名,必须查附表1-2,而不是查第3节的通用的引脚对照表。附表1-2仅适用于GW48-GK/PK系统:

7 发光管插线接口。在主板的右上方有6个发光管(共阳连接),以供必要时用接插线与目标器件连接显示。由于显示控制信号的频率比较低,所以目标器件可以直接通过连接线向此发光管输出。

附图2-3 实验电路结构图NO.1

附图2-4 实验电路结构图NO.2

附图2-8 实验电路结构图NO.6

附图2-11 实验电路结构图NO.9

实验室干燥箱安全操作规程标准范本

操作规程编号:LX-FS-A62353 实验室干燥箱安全操作规程标准范 本 In The Daily Work Environment, The Operation Standards Are Restricted, And Relevant Personnel Are Required To Abide By The Corresponding Procedures And Codes Of Conduct, So That The Overall Behavior Can Reach The Specified Standards 编写:_________________________ 审批:_________________________ 时间:________年_____月_____日 A4打印/ 新修订/ 完整/ 内容可编辑

实验室干燥箱安全操作规程标准范 本 使用说明:本操作规程资料适用于日常工作环境中对既定操作标准、规范进行约束,并要求相关人员共同遵守对应的办事规程与行动准则,使整体行为或活动达到或超越规定的标准。资料内容可按真实状况进行条款调整,套用时请仔细阅读。 1、本设备为电加热高温干燥设备,操作不当将会产生爆炸、高温烫伤等安全事故。 2、每次拿取样品时严禁直接用手拿取,应采用镊子等辅助工具拿取,以防高温烫伤。 3、干燥箱温度设置时应根据试验样品所需的试验温度进行设置,过高的温度将会使试验样品燃烧、爆炸。 4、每次实验烘烤的样板数量为大烘箱≤20张板或6个测固含的盖,小烘箱≤10张板或3个测固含的盖。

5、易燃易爆的物品严禁放入干燥箱内烘烤。 6、严禁用湿手直接操作电源开关,以免触电。 7、干燥箱周围不得放置易燃易爆品。 8、干燥箱内、外应及时清扫,保持清洁。 9、每天下班前应切断设备的电源,以免设备长时间通电而造成事故。 10、设备维护,维修时应在切断电源的情况下进行。 11、设备有异常情况时应及时通知相关人员前来处理,严禁私自拆启。 12、做稳定性测试用的干燥箱,统一使用玻璃瓶装样品,进行储存稳定性试验。 请在该处输入组织/单位名称 Please Enter The Name Of Organization / Organization Here

EDA实验指导书

实验一上机学习电路原理图的绘制(2) 一、设计目的 1. 掌握PROTEL软件的安装、运行及卸载,掌握Protel 99 SE的基本操作; 2. 掌握设计管理器的使用和设计环境的设置,熟悉常用元件库和各主要菜单及命令的使用; 3.学习电路原理图的基本绘图方法 二、设计内容 1.设置原理图的环境参数,添加相应的元件库文件 2.绘制课本P92页的一个D/A功能模块电路图,其中由一片12位的D/A、两片运放、一些电阻和电容组成 图1-1 实验1电路原理图实例 三、设计设备和仪器 1.计算机 1 台(CPU要求Pentium 166MHz以上,推荐内存应为16MB以上,显示器分辨率为800×600(或1024×768)模式。) 2.Protel 99SE 软件 四、设计方法 根据电路图加载相应的元件库文件,然后选择放置电子元件,编辑各元件并精确调整元件位置。对放置好的元件根据例图连接导线,绘制总线和总线出入端口,放置网络标号及电源和输入输出端口。最后放置注释文字。 五、实验步骤 (1)新建名为自己学号姓名的设计数据库 点击“NEW新建”新建数据库文件 在上图所示的选项栏里设置名为自己姓名学号的数据库文件 (2)建立名为自己姓名的原理图文件

点击上图所示图标建立名为自己姓名的原理图文件(3)进入原理图设计环境,修改文件名并修改图纸大小为A4 点击下图中“Options”选项设置图纸大小 (4)加载常用元件库 (5)从元件库中选出需用元件放在原理图设计工作面上 (6)利用绘图工具对所有元器件进行连线 最终原理图如图所示。 六、设计报告 1.明确实验目的和实验要求; 2.写出详细的实验内容和步骤; 3.写出实验中遇到的问题及改正的方法 七、注意事项 熟悉绘图工具的功能和用法是绘制好电路原理图的关键。

恒温恒湿试验箱作业指导书

修订史

1 目的 为规范恒温恒湿试验箱的操作,预防和减少故障发生,提高设备的使用寿命。 2 适用范围 本规程仅适用于公司现有SM-80L-2P型恒温恒湿试验箱。 3 操作指导 3.1测试条件 50~300℃ 3.2 试验所需的温度、时间设定 3.2.1 按下机器的电源开关,机箱电源开关处灯亮起; 3.2.2 在控制器上按下设置键“SET”,进行温度设定,“SV”为温度设定数值显示,“PV”显示的数值则为箱内实际温度; 3.2.3 设定好温度时,要将超温保护开关打开,将指示针转到设定温度数值+10处,也就是比设定温度高 出10℃(箱内温度高于设定温度时,超温保护进行安全报警)。

3.2.4 在计时器上进行时间设定,前两格为小时,后两格为分钟; 3.2.5 设定好温度和时间后,按下计时开关,机器开始升温; 3.2.6 机器升温到设定值后开始进行运作。 3.3进行试验 1 打开试验箱门,把所需物品放入箱内,关好箱门; 2 开始设定试验所需的时间和温度,按温度和时间设定要求操作。 3 试验结束时,打开机箱门,戴耐高温手套拿出试验物品,取完物品后关闭机箱门。 3 试验结束后,按下电源开关机器停止运行。 5 确认试验样品,将试验结果记录在《产品信赖性试验报告》中。 3.4 运行过程中注意事项: 1 高温试验时,除非有绝对必要,否则不要打开箱门,因有可能被高温的液体烫伤。 2 高温测试完后打开箱门的瞬间,人不能正面对着箱门,因有可能高温会灼伤。 3 试验时机器要安全接地,以免产生静电感应。 3 绝对不能测试爆炸性、可燃性及高腐蚀性物质。

5 高温测试实验完成后需戴高温手套方可取试验品。 6 机器出现警报,立即按下紧急按钮。 7 若需移动机器,必须保证切断电源。 8 生手以及非相关人员禁止操作机器。 4 相关文件 无 5 相关记录 【点检表】 【保养记录】 【设备使用情况记录】 【产品信赖性试验报告】

EDA实验指导 基于FPGA的动态扫描电路设计new

FPGA实验指导及记录 实验三基于FPGA的数码管动态扫描电路设计 1.实验目的: (1)掌握FPGA工作的基本原理、FPGA硬件平台的使用; (2)熟悉7段数码管显示译码电路的设计。 (3)掌握数码管动态扫描显示原理及动态扫描电路的设计。 2.实验任务:利用FPGA硬件平台上的6位数码管动态显示计数器输出数据。 3.电路设计 (1)顶层电路 由分频模块fre_div,计数器模块counter100,译码显示模块diaplay构成。分频模块fre_div将可将实验平台晶体振荡器提供的50MHz时钟信号分频,输出500Hz,1KHz及1Hz三种信号备用,conter100模块实现模100计数功能,display模块为数码管动态显示模块,实现计数数字在6位数码管上的动态显示。 (2)分频器模块fre_div 该模块已经设计完成,存放在F盘502文件夹里,使用时请自行拷贝至当前工程文件夹,并按设计需要选择合适的输出。 (3)计数器模块counter100 该计数器模块实现模100计数。此处同学们应掌握数据总线的画法。

(4)译码显示模块display 该模块由counter6模块,dig_select模块,seg_select模块以及decoder模块构成,请同学们自行完成该模块总体设计,当display模块的输入信号scanclk频率为1KHz时,数码管扫描周期为36ms,每次扫描每位数码管显示时长6ms。各子模块设计思路如下。 a)counter6模块 该模块需使用74390设计一个模6的计数器。请在空白处做预设计,画出电路图。 b)dig_select模块 该模块用于选择6位数码管中的某一位显示相应字形。74138为3-8译码器,功能表见附录。

盐雾试验箱作业指导书

文件编号 浙江力拓新电气有限公司 版本:A 修订状态:0 LTOX-PZ-YW-02-01-01 盐雾试验箱作业指导书 共2页,第1页 一、 目的: 为了确保使用者正确的使用以及保养此仪器,以便測得正确数据并維持本仪器的寿命. 二、 范围: 品质部检验員. 三、 操作程序: 1. 盐雾试验箱组合: 2. 作业前准备: 2.1.试验室温度设定:35° 2.2.饱和空气桶温度设定:47° 2. 3. 试验机内氯化钠溶液是否足够。 2. 4. 将试样放置在支架。 2. 5. 检视试验槽内必须洁净。 编制/日期: 审核/日期: 批准/日期: 饱和桶 加水管 排雾管 排水管 饱和桶水位计 调压阀 盐水箱 总电源开关 电源 开关 喷雾 开关 周期喷雾开关 周期 计时器 计时器 实验室温度设定 实验室温度显示 压力表 饱和桶温度设定 饱和桶实际温度显示 试验室盖 操作面板 隔水槽

文件编号浙江力拓新电气有限公司版本:A修订状态:0 LTOX-PZ-QC-02-01-01盐雾试验箱作业指导书共2页,第2页 2.6. 检视水槽水位。 2.7. 检视补充液。 3.作业内容: 3.1.测试报告格式依客户要求。 3.2.设定喷雾试验时间。 3.3. 按入电源开关,键灯亮起。 3.4. 按入时间开关,键灯亮起。 3.5. 按入喷雾开关,键灯亮起。 3.6. 操作功能开始执行。 3.7. 调整压缩空气压力为1㎏f/c㎡。 3.8. 操作时间结束时,按下除雾开关,键灯亮起。 3.9. 三分钟后掀开试验槽顶盖,取出试样。 3.10.全部键按出,关闭电源。 3.11.操作期间必须每日检视执行功能,并作成记录. 四、判定: 1.试验周期与判定标准: 零件材料镀覆种类试验持续时间(h) 合格要求(主要表面) 碳钢 锌24 无白色或灰黑腐蚀剂镉96 铜+镍+铬64 铜及铜合金镍+铬96 无棕锈 镍48 无浅绿色或灰色腐蚀物锡48 无灰黑色腐蚀物 银24 无铜绿 铝和铝合金阳极氧化64 无白色腐蚀物 2.试验观察时间为4H一次. 3.以上试验要求按照GB/T10125-1997(NSS)标准执行. 五、注意事项: 1.请依指示之电压安装。 2.禁止安置在高温及有震动的场所。

EDA实验指导书

实验一 MAX+PLUSII软件的使用 [实验目的] 掌握MAX+PLUSII软件的使用。 [实验内容] 学习MAX+PLUSII软件的设计操作步骤。 [实验原理] MAX+PLUSII软件介绍。 MAX+PLUSII软件功能简介: 1 原理图输入(Graphic Editor) MAX+PLUSII软件具有图形输入能力,用户可以方便的使用图形编辑器输入电路图,图中的元器件可以调用元件库中元器件,除调用库中的元件以外,还可以调用该软件中的符号功能形成的功能块。 2 硬件描述语言输入(Text Editor) MAX+PLUSII软件中有一个集成的文本编辑器,该编辑器支持VHDL,AHDL和Verilog硬件描述语言的输入,同时还有一个语言模板使输入程序语言更加方便,该软件可以对这些程序语言进行编译并形成可以下载配置数据。 3 波形编辑器(waveform Editor) 在进行逻辑电路的行为仿真时,需要在所设计电路的输入端加入一定的波形,波形编辑器可以生成和编辑仿真用的波形(*.SCF文件),使用该编辑器的工具条可以容易方便的生成波形和编辑波形。 4 编译与仿真 当设计文件被编译好,并在波形编辑器中将输入波形编辑完毕后,就可以进行行为仿真了,通过仿真可以检验设计的逻辑关系是否准确。 5 器件编程 当设计全部完成后,就可以将形成的目标文件下载到芯片中,实际验证设计的准确性。[实验步骤] 设计过程如下: 1)输入项目文件名(File/Project/Name) 2)输入源文件(图形、VHDL、AHDL、Verlog和波形输入方式) (Max+plusⅡ/graphic Editor, Max+plusⅡ/Text Editor, Max+plusⅡ/Waveform Editor) 3)指定CPLD型号(Assign/Device) 4)设置管脚、下载方式和逻辑综合的方式 (Assign/Global Project Device Option,Assign/Global Logic Synthesis) 5)保存并检查源文件(File/project/Save & Check) 6)指定管脚(Max+plusⅡ/Floorplan Editor) 7)保存和编译源文件(File/project/Save & Compile) 8)生成波形文件(Max+plusⅡ/Waveform Editor) 9)仿真(Max+plusⅡ/Simulator) 10)下载配置(Max+plusⅡ/Programmer) [实验报告要求] 不做要求。 实验二简单组合逻辑电路设计 [实验目的] 1 通过本实验提供的实例,掌握组合逻辑电路的设计方法。

恒温恒湿试验箱作业指导书

上海帕布洛厨卫有限公司 作业指导书文件编号2013-0701制订日期2013/8/3 可程式恒温恒湿试验箱作业指引版本A/0 制订部门技术部 供电电压:AC220V 温度调控范围:-20℃~150℃湿度调控范围:20%RH~98%RH 一、恒温恒湿试验箱试验参照标准: GB/T 2423.1-2008试验A《低温试验方法》 GB/T 2423.2-2008试验B《高温试验方法》 GB/T 2423.3-2006试验C《恒定湿热方法》 GB/T 10586-2006《湿热试验箱技术条件》 等国家标准进行设计制造,可进行各种高低温湿热环境试验。 二、准备事項: 1、检查试验机补给水箱,水位控制器的水位,须随时维持一半以上的水位(水位见机台前下方观察口); 2、检查试验机电源接线是否正确无误。 三、操作步骤: 1、打开试验机箱门,把需要用于做恒温恒湿试验的产品放进试验机,如产品需于箱内做测试线路,则把 试验机左侧的小圆盖子打开,把线从圆孔里穿出,并用布条堵住圆孔; 2、打开试验机电源总开关; 3、打开面板上的电源开关(POWER),控制面板屏幕显示定值运行界面,然后根据实际测试要求在控制 面板屏幕上点击温度值和湿度值输入框,通过点击弹出设定值输入键设定用于测试的温度和湿度;4、设定好用于试验的温度和湿度后,点击控制面板显示屏幕右下角的“运行”键,然后在弹出的界面上 选择“是”之后,试验机开始运行工作; 5、试验结束时,点击控制面板显示屏幕右下角的“停止”键,然后在弹出的界面选择“是”之后并关闭 控制面板上的电源开关(POWER),试验机结束工作,待取出产品后,试验完成。 四、注意事项: 1、试验机所用加湿用水必须是纯水或蒸镏水(尽量确保所加入水源纯度越干净越好,禁止使用地下水); 2、测试中若想观察箱内变化状况时,可将箱内灯(LIGHT)开关开启,由视窗知悉箱内变化情况; 3、试验机若在0℃以下运行时,应尽量避免打开箱门,因为在做低温时,若开启箱门易造成内部蒸发器 及其它部位的封冰现象,若必须打开,则应尽量缩短开门时间; 4、当完成低温运行工作时,务必设定温度条件60℃进行干燥处理约半小时,以免影响下一作业条件的测 试时间或结冰现象; 5、在试验机运行当中,除非有绝对必要,否则不要打开箱门,因为可能导致下列不良后果:(1)高温湿 气冲出箱外——十分危险;(2)箱门内侧仍然保持高温——容易造成伤害;(3)高温空气可能触发火灭警报,产生误操作; 6、绝对禁止试验爆炸性,可燃性及高腐蚀性物质; 7、严禁没有经过培训的人员操作试验机,操作人员完成工作后,请务必关闭试验机后面的电源开关。 四、保养: 1、试验机内侧的测试区应随时保持干净,做完试验后,不可在箱内留下杂物; 2、补给水箱,水回收水箱和冷冻机的散热器,须定期清洁保养(每个月/次),水位控制浮球组需拆下螺 丝后清洗,加湿筒需拆下其周围六颗螺丝后将水垢清除干净(每六个月/次); 3、如发现湿球专用纱布已经变黄变脏,其吸水能力比较差时,应即时更换; 4、试验机要严格按照作业指引使用,延长机器使用寿命。 编制审核批准

09EDA实验指导书

EDA实验指导书

目录 实验一基于QUARTUSII图形输入电路的设计 (2) 实验二含异步清零和同步使能的加法计数器 (5) 实验三图形和VHDL混合输入的电路设计 (7) 实验四矩阵键盘接口电路的设计 (10) 实验五交通灯控制电路实验 (16) 附图EP1K10TC100管脚图 (24) 主芯片:ACEX 1K 系列的EP1K10TC100-3 下载电缆:Byte Blaster II

实验一基于QUARTUSII图形输入电路的设计 一、实验目的 1、通过一个简单的3线—8线译码器的设计,掌握组合逻辑电路的设计方法。 2、初步了解QUARTUSII原理图输入设计的全过程。 3、掌握组合逻辑电路的静态测试方法。 二、实验原理 3线-8线译码器三输入,八输出。当输入信号按二进制方式的表示值为N时,输出端标号为N的输出端输出高电平表示有信号产生,而其它则为低电平表示无信号产生。因为三个输入端能产生的组合状态有八种,所以输出端在每种组合中仅有一位为高电平的情况下,能表示所有的输入组合。其真值表如表1-1所示 输入输出 D2 D1 D0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 1 1 0 0 1 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 表1-1 3线-8线译码器真值表 译码器不需要像编码器那样用一个输出端指示输出是否有效。但可以在输入中加入一个输出使能端,用来指示是否将当前的输入进行有效的译码,当使 能端指示输入信号无效或不用对当前信号进行译码时,输出端全为高电平,表 示无任何信号。本例设计中没有考虑使能输入端,自己设计时可以考虑加入使 能输入端时,程序如何设计。 三、实验内容 在本实验中,用三个拨动开关来表示3线-8线译码器的三个输入(D2-D0);用

高低温试验箱内校作业指导书

1.目的: 为确保检验,测量和试验所用的高低温试验箱溯源至国家基础,保持其量值的准确可靠,规范内校操作,特制订本作业指导书。 2.范围: 本作业指导书规定了有关高低温试验箱的规范性引用文件、术语和定义、校准条件、校准项目、校准方法和校准记录,适用于公司所有高低温试验箱的内部校准。 3.职责: 设备管理组:负责制定仪器年度内校计划与实施等相关工作。 仪校工程师:负责按照内校作业指导书进行作业。 4.规范性引用文件 JJF-1101-2003 环境试验设备温度、湿度校准规范 5.术语 温度偏差:试验设备在稳定状态下,显示温度平均值与工作空间中心点实测温度平均值的差值。 相对湿度偏差:试验设备在稳定状态下,显示相对湿度平均值与工作空间中心点实测相对湿度平均值的差值。 标称值:当校准试验设备温度、湿度时,按试验方法要求所规定的参数值或按需要预先确定的参数值。 实际温度:稳定后,试验设备工作箱内任意一点的温度。 温度稳定:工作空间内所有温度均达到温度设定值并维持在给定的容差范围内。 温度波动度:稳定后,在给定的任意时间间隔内,工作空间内任一点的最高和最低之差。 温度均匀度:设备在稳定状态下,在30min内(每2min测试一次)实测最高温度与最低温温度之差的算术平均值。 相对湿度均匀度:设备在稳定状态下,在30min内(每2min测试一次)实测最高相对湿度与最低相对湿度之差的算术平均值。 相对湿度波动度:在稳定状态下,工作空间中心点相对湿度随时间的变化量,即中心点在30min 内(每2min测试一次)实测最高相对湿度与最低相对湿度之差的一半以±表示。

6.校准条件 6.1.负载条件: 一般在空载条件下校准,根据用户需要可以在负载条件下进行校准,但应说明负载的情况。 6.2.校准用主要仪器 温度测量:PT100铂热电阻(四线制) 湿度测量:温湿度计TES-1365 数据记录:安捷伦34970A采集器 6.3.其他条件 : 设备周围应无强烈振动及腐蚀性气体存在,应避免其他冷、热源影响。 7.校准方法 7.1.温度校准 7.1.1.测试点的位置应布放在设备箱内的三个校准面上,简称上、中、下三层;测试点与箱内壁的 距离不小于各边长的 1/10 ,遇风道时,此距离可加大 ,但不能大于500mm;测试点数量如图1。 图 1 7.1.2.校准时应先低温后高温的顺序进行,需校准的温度点选择设备较常用的点,如-30℃、40℃、 80℃等;在箱内温度稳定后,每2min采集一次,在30min内共采集15次。 7.1.3.温度偏差计算 △t d: 温度偏差,℃ t d:中心点n次测量平均值,℃ t0:设备显示的平均温度,℃

实验室干燥箱安全操作规程(最新版)

( 操作规程 ) 单位:_________________________ 姓名:_________________________ 日期:_________________________ 精品文档 / Word文档 / 文字可改 实验室干燥箱安全操作规程(最 新版) Safety operating procedures refer to documents describing all aspects of work steps and operating procedures that comply with production safety laws and regulations.

实验室干燥箱安全操作规程(最新版) 1、本设备为电加热高温干燥设备,操作不当将会产生爆炸、高温烫伤等安全事故。 2、每次拿取样品时严禁直接用手拿取,应采用镊子等辅助工具拿取,以防高温烫伤。 3、干燥箱温度设置时应根据试验样品所需的试验温度进行设置,过高的温度将会使试验样品燃烧、爆炸。 4、每次实验烘烤的样板数量为大烘箱≤20张板或6个测固含的盖,小烘箱≤10张板或3个测固含的盖。 5、易燃易爆的物品严禁放入干燥箱内烘烤。 6、严禁用湿手直接操作电源开关,以免触电。 7、干燥箱周围不得放置易燃易爆品。 8、干燥箱内、外应及时清扫,保持清洁。

9、每天下班前应切断设备的电源,以免设备长时间通电而造成事故。 10、设备维护,维修时应在切断电源的情况下进行。 11、设备有异常情况时应及时通知相关人员前来处理,严禁私自拆启。 12、做稳定性测试用的干燥箱,统一使用玻璃瓶装样品,进行储存稳定性试验。 云博创意设计 MzYunBo Creative Design Co., Ltd.

EDA实验指导书

ED心验指导书齐鲁理工学院

目录 实验一Protel DXP 2004认识实验 0 实验二两级阻容耦合三极管放大电路原理图设计 0 实验三原理图元件库建立与调用 (2) 实验四两级阻容耦合三极管放大电路PCB图设计............................ .4实验五集成电路的逻辑功能测试.. (6) 实验六组合逻辑电路分析与设计............................................... 1.1实验七Quartus II的使用 ................................................. 1.6实验八组合逻辑器件设计. (16) 实验九组合电路设计 (24)

实验一Protel DXP 2004 认识实验 一、实验目的 1. 掌握Protel DXP 2004的安装、启动和关闭。 2. 了解Protel DXP 2004主窗口的组成和各部分的作用。 3. 掌握Protel DXP 2004工程和文件的新建、保存、打开。 二、实验内容与步骤 1、Protel_DXP_2004 的安装 (1) 用虚拟光驱软件打开Protel_DXP_2004.iso 文件 (2) 运行setup\Setup.exe 文件,安装Protel DXP 2004 (3) 运行破解程序后,点击导入模版”,先导入一个ini文件模版(如果要生成单机版的License选择Unified Nexar-Protel License.ini;要生成网络版的License选择Unified Nexar-Protel Network License.ini ),然后修改里面的参数:TransactorName=Your Name (将"Your Name替换为你想要注册的用户名);SerialNumber=0000000 (如果你只有一台计算 机,那么这个可以不用修改,如果有两台以上的计算机且连成局域网,那么请保证每个License文件中的SerialNumber=为不同的值。修改完成后点击生成协议文件",任意输入一 个文件名(文件后缀为.alf)保存,程序会在相应目录中生成1个License文件。点击替换密钥”,选取DXP.exe (在DXP 2004安装目录里,默认路径为),程序会自动替换文件中的公开密钥。将前面生成的License文件拷贝至DXP 2004安装目录里(默认路径为)授权完成。 (4) 打开Protel 在左上角DXP 菜单下的Preference 菜单项里,选中Use localize resources后关闭Protel_DXP_2004 ,重新打开软件变为简体中文版本。 2、Protel_DXP_2004 的卸载 卸载Protel_DXP_2004的具体步骤如下: (1) 在Windows的“开始”菜单中选择“设置/控制面板”,然后在控制面板中选择“添加/删除程序”选项,将弹出对话框。从中选择DXP 2004应用软件。 (2) 单击删除”按钮,将弹出对话框,询问用户是否真的要删除程序。 (3) 单击“是”按钮,开始卸载。在卸载过程中,若想终止卸载,可单击“取消”按

实验室作业指导书

实验室作业指导书 【最新资料,目WORD文档,可编辑修改】第一部分:化验室手册 一、组织机构及职责 二、实验室设施与环境 三、化验仪器药品的管理控制 四、检验样品的管理 五、化验室记录清单 第二部分实验室检验规程 一、概况 (一)质量方针及目标 (二)执行标准 (三)人员构成情况 (四)主要监视和测量装置情况 (五)主要检验项目及周期 二、职责和权限 三、工作要求 四、考核制度

(一)考核表 (二)工作分工表 (三)记录 五、安全操作规程 (一)防火 (二)灭火 (三)防爆 (四)防毒 (五)防风 六、设备仪器操作规程 (1)722分光光度计操作规程 (2)分析天平操作规程 (3)PH计操作规程 (4)冰箱操作规程 (5)干燥箱操作规程 (6)水浴锅操作规程 (7)浊度仪操作规程 (8)蒸馏水操作规程 (9)超声波洗涤操作规程 (10)显微镜操作规程 七、溶液配制及标定 (1)氢氧化钠溶液配制及标定

(2)盐酸溶液配制及标定

(3)硫酸溶液配制及标定 (4)硫代硫酸钠溶液配制及标定 (5)碘溶液配制及标定 (6)x 溶液配制及标定(9)配置溶液的一般要求八.样品试验方法 第三部分食品安全管理 一、食品安全管理人员制度 二、食品安全检查制度 三、原料采购制度 四、从业人员健康管理制度 五、从业人员个人卫生制度 六、仓库卫生岗位责任制第四部分检验的基本知识 一、食品检验的基础知识 二、检验试剂的要求 三、检验器皿的要求 四、检验的一般步骤 五、检验的一般要求 六、实验室安全防护知识 七、实验室安全用电知识

企业标准QB/LHH6406□□口□口 第六部分检验方法 第七部分校验仪器记录 化验室手册 引言 吴忠兰花花实业有限公司成立于2010 年10 月,占地164 亩,检验科化验室面积2058 平方米,微生物、理化实验室现有技术人员4 名,微生物实验室负责生产加工环境、原辅材料购进、使用,生产各环节半成品、成品的微生物监测,严格按照化验规划化验,确保达标,理化实验室负责理化指标(食品添加剂、营养成份)的检测,确保公司的“猛豹“合格率达到100% , 编制说明 检验科化验室作为吴忠兰花花实业有限公司的检验机构,在控制原料质量、产品质量及生产车间卫生状况方面起着重要作用。为了使化验的各个环节更加规范,化验结果的准确性更强,特制定本手册。 本手册详细阐述了化验室的各项职责,系统而完善地明确了化验室各项工作的控制程序及具体操作规范。化验室全体工作人员必须认真遵照执行。 一、组织结构及职责 1、化验室组织结构图 主任、副主任、化验员 2、化验人员

EDA实验指导书new_Quartus2

EDA技术实验手册及程序代码 物理与信息项目学院 学号:111000228 姓名:汪艺彬 注意事项 1、本实验手册是为了配合《EDA技术实用教程》,作为本课程实验环节的补充 指导而编制。 2、实验中涉及的QuartusⅡ软件的使用请参考 《EDA技术实用教程》中有关章节。 手册中所有的虚线空白框,都留出来作为实验记录之用,每个实验完成后,应按照实验内容的要求将实验结果记入框中。 4、每个实验后面都附有一道思考题,完成实验内容后可以作为更进一步的练习 。 5、每次实验后将手册相关部分<完成实验结果记录)和实验源代码<.vhd文件) 一起,作为实验报告上交。 6、课程结束后请将所有报告按顺序加封面装订好上交,作为实验部分成绩计入 总成绩。 实验一利用原理图输入法设计4位全加器一、实验目的: 熟悉如何在QuartusⅡ集成环境下利用原理图输入设计简单组合逻辑电路,掌握层次化的电路设计方法。 二、实验原理: 一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的进位输入信号cin相接。 三、实验内容: 1.QuartusII软件的熟悉

熟悉QuartusⅡ环境下原理图的设计方法和流程,可参考课本5.4节的内容,重点掌握层次化的设计方法。 2.设计1位全加器原理图 设计的原理图如下所示 3.利用层次化原理图方法设计4位全加器 <1)生成新的空白原理图,作为4位全加器设计输入 <2)利用已经生成的1位全加器作为电路单元,设计4位全加器的原理图,如下所示 4、设计一个超前进位4位全加器 以上设计的全加器是基于串行进位的结构,高位的进位输入必须等待低位的运算结果,造成较长的延时。通过对进位位进行超前运算,可以缩短这部分的延时。 在已有1位全加器的基础上设计一个具有超前进位结构的4位全加器,原理图如下所示 5、完成设计流程

恒温恒湿试验箱操作规程

恒温恒湿试验箱操作规程 1目的 规范恒温恒湿试验箱的使用。 2适用范围 适用于电路技术应用中心的具体操作者。 3相关文件 恒温恒湿试验箱《操作手册》。 4职责 操作者在使用过程中应严格按本“操作规程”进行操作,以保证设备状况良好,并进行相关维护。 5程序内容 5.1打开恒温恒湿试验箱(以下简称试验箱)的箱门,将试验样品置于试验箱内 的样品架上,要确保试样离箱壁有一定距离以及试样周围的空气流通。 5.2检查试验箱右下角积水筒水位是否超过3/5,若少于3/5则拉出水位表上方 加湿水盒进行加水。试验过程中要不时检查积水箱内水位情况,以保证试验时有充足的水供应。 5.3合上空开开关(请勿湿手),再把试验箱右侧面的总电源合上,此时会听到 “嘀”的一声,过一会进入操作画面点左上角“返回”到功能选择画面。5.4 功能选择画面中总共有四个项目:模式选择(程序控制、定值控制)、 高级操作(历史转储、文件备份、手动调试、故障记录)、系统设置(系统时间修改、系统预约开机、系统断电恢复)、产品信息(产品型号、产品名称)。

5.5 设置超温保护(“+”表示增加、“-”表示减少):在试验箱右小角设置超 温保护温度,超温保护器温度设定=温度设定点+20℃~30℃。 5.6 试验方法: 本试验箱提供两种试验方法:定值运行和程序运行。 5.6.1定值运行的操作: a)在模式选择画面下选择“定值设定”,进入“定值设定”画面后选择“设置”进入设置画面,在“温度设定值”和“湿度设定值”方框中输入试 验所需的实际温度值和湿度值。 b)根据试验有没有温度的实际情况把“温度斜率”打到相应的“开”或“关” 状态,若是“开”状态,设置好温度斜率后点“确定”。 c)根据试验有没有湿度的实际情况把“湿度斜率”打到相应的“开”或“关” 状态,若是“开”状态,设置好湿度斜率后点“确定”(做的是低温试 验(零下)“湿度控制”必须打倒“关”)。 d)点左上角“返回”按钮,回到定值设定画面上选择“运行”,弹出(确认是否开始定值运行)对话框,选择“确认”即开始定值运行。 5.6.2 程序运行的操作: a)在模式选择画面下选择“程序运行”,进入“程序运行”画面→点“编辑”→进入工艺选择画面→点“编辑”→进入工艺编辑画面→点“增 加”→输入新增的程序名。 b)在时间、温度值、湿度值、温度等待、湿度等待、循环次数方框内输入试验所需的实际值。 c)点左上角“返回”→回到工艺选择画面→选择要运行的程序名→点“确定”→弹出(是否更换)对话框→点“确定”自动返回程序运行画面 →点“运行”→弹出(确认是否开始程序运行)对话框→点“确认”

EDA实验指导书

实验一利用原理图输入法设计4位全加器 一、实验目的: 熟悉如何在QuartusⅡ集成环境下利用原理图输入设计简单组合逻辑电路,掌握层次化的电路设计方法。 二、实验原理: 一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的进位输入信号 cin相接。 三、实验内容: 1.QuartusII软件的熟悉 熟悉QuartusⅡ环境下原理图的设计方法和流程,可参考课本5.4节的内容,重点掌握层次化的设计方法。 2.设计1位全加器原理图 设计的原理图如下所示 3.利用层次化原理图方法设计4位全加器 (1)生成新的空白原理图,作为4位全加器设计输入 (2)利用已经生成的1位全加器作为电路单元,设计4位全加器的原理图,如 下所示 以上为一位半加器

以上为1位全加器 以上为4位全加器 4、设计一个超前进位4位全加器 以上设计的全加器是基于串行进位的结构,高位的进位输入必须等待低位的运算结果,造成较长的延时。通过对进位位进行超前运算,可以缩短这部分的延 时。 在已有1位全加器的基础上设计一个具有超前进位结构的4位全加器,原理图如下所示

以上为4位超前进位全加器 5、完成设计流程 (1)在QuartusII环境下对以上设计电路按照教材5.1节的流程进行编译,排 除错误,生成最终配置文件。 (2)对结果进行时序仿真,观察设计的正确性(注意观察时序仿真波形中引入 的延时),如有错误应改正电路,并重新执行整个流程,直到得到正确的仿真结 果。 四、思考题 1、你在原理图设计中使用的是哪一个库里面的元件,是否还有其他库可用,有 什么不同?请试着用另外一个库重复以上的设计内容。 2、试用QuartusII下的时序分析器(教材11.3.7~11.3.8)分析两种进位结构的 4位全加器的时序,给出数据对比,说明两者之间的性能差异。 以上为串行加法器仿真时序

高低温湿热试验箱期间核查作业指导书

高低温湿热试验箱 期间核查作业指导书 1. 目的 确保环境试验箱的准确性和稳定性,能够满足实验室正常使用的各项要求。 2.范围 本操作规程适用于实验室环境试验箱进行期间核查及相关工作。 3.参考资料 JFF 1101-2019 《环境试验设备温度、湿度参数校准规程》 及被测设备的《产品技术说明书》 4.期间核查的环境条件要求 4.1温度:15℃ ~ 35℃; 4.2湿度: ≤85%RH; 4.3气压: 80kPa ~ 106kPa; 4.4 使用已校准且在有效期内的温度数据采集仪; 4.5 环境试验箱周围应无强烈振动及腐蚀性气体存在, 应避免其他冷、热源影响。实际工作中,环境条件还应满足测量标准器正常使用的要求。

5. 技术要求 6. 期间核查频率 建议每三个月核查一次或根据实际使用情况进行调整。 7. 期间核查方法 7.1. 测量点位置: 传感器布放位置为设备校准时的测量点,应布置在设备工作空间的3个不同层面上,称上、中、下3层,中层为通过工作空间几何中心的平行于底面的校准工作面,各布点位置与设备内壁的距离为各边长的1/10,遇风道时,此距离可加大,但不应超过500mm。如果设备带有样品架或样品车时, 下层测量点可布放在样品架或样品车上方10mm处。

7.2. 测量点数量 温度传感器测量点用1,2,3….数字表示,湿度传感器测量点用A,B,C…..字母表示。设备小于等于2m3时,温度测量点为9个,湿度测量点为3个,温度点5、湿度点O 位于设备工作空间中层几何中心处。 7.3.传感器布点位置: 上层 中层 下层 7.3. 设备容积小于等于2m3布点示意图 7.4. 将环境试验箱设定到期间核查温度,开启运行。环境试验箱达到稳定状态后开始记录各测量点温度,每间隔2min 读取并记录一次数据采集器各通道显示温度, 30min 内共记录16组数据。 7.5. 数据处理:计算测量结果的平均值与仪器显示平均值相比较;按记录表要求填写数据,并与条款5环境试验设备温度、湿度技术要求相比对。 7.6. 判定高低温湿热试验箱是否合格,如合格则填写在《设备期间核查记录表》上;如不合格,则做好设备相应标志,停止使用并及时维修。 8. 相关表格 《设备期间核查记录表》 9. 注意事项 9.1. 在读取数值时, 一定要等到数值稳定后读取; 9.2. 在对温度数据采集仪的通道进行布点要按照 7.3 的布局分上、中、下层进行布置; 9.3. 可根据试验需要,设置不同的期间核查温度。 4 3 5 O 6 7 9 8 B 2 1 A

EDA实验箱实验指导书

实验二流水灯 1.实验目的 通过本实验让学生进一步了解、熟悉和掌握CPLD/FPGA开发软件的使用方法及VHDL 语言的编程方法;学习简单的时序电路的设计和硬件测试。 2.实验内容 本实验的内容是控制实验箱上的发光二极管LED1—LED8,使之实现流水灯显示。3.实验原理 在LED1~LED8引脚上周期性地输出流水数据,即输出的数据依次为11111111、11111110、11111100、11111000、11110000、11100000、11000000、10000000、00000000,如此循环显示,输出数据“0”,表示点亮相应的LED小灯。为了方便观察,流水的速率控制在2Hz左右。在核心板上有一个48MHz的标准时钟源,该时钟源与芯片EP2C5的23脚相连。为了产生2Hz的时钟源,在此调用了分频模块int_div。 4.实验步骤 (1)启动Quartus II,建立一个空白工程,然后命名为led_waterflow.qpf。 (2)新建ledwater.vhd源程序文件,源代码如下。然后进行综合编译。若在编译过程中发现错误,则找出并更正错误,直到编译成功为止。生产符号文件ledwater.bsf (File→ Create/_Update → Create Symbol Files for Current File)。 流水灯程序参考 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_Arith.ALL; USE IEEE.STD_LOGIC_Unsigned.ALL; ENTITY ledwater IS PORT( clk: IN STD_LOGIC; led: OUT STD_LOGIC_VECTOR(7 DOWNTO 0) );END; ARCHITECTURE one OF ledwater IS SIGNAL led_r:STD_LOGIC_VECTOR(8 DOWNTO 0); BEGIN led<=led_r(7 DOWNTO 0); PROCESS(clk) BEGIN IF clk’event and clk=’1’ THEN led_r<=led_r(7 DOWNTO 0) & '0'; IF led_r="000000000" THEN --循环完毕吗? led_r<="111111111"; --是,则重新赋初值 END IF; END IF; END PROCESS; END; (3)将实验模块库里的int_div.vhd和int_div.bsf拷贝到工程目录下。

盐雾试验箱操作规程

盐雾试验箱操作规程 盐雾试验箱型号H/YW-90A 设备编号160111M6-3 一实验前准备 1.工作室底部加热水槽内加足蒸馏水或纯净水,以防加热时箱体开 裂、老化,准备充足的纯净水。 2.箱体上部四周水密封槽应加入适量的蒸馏水或矿泉水,不宜过满 切勿太少,以关闭箱盖时水和烟雾不能外溢为准。 3.检查储水箱和工作室内喷雾器之间的水管连接是否完好配置好。 4.检查盐雾箱后面的储物管是否连接完好以免影响盐雾排放。 二操作步骤 1.加水 (1)打开面板电源开关,箱底低水位和压力桶低水位指示灯在点亮状态,首先往试验箱加入纯净水直至试验箱低水位指示灯熄灭后,打开压力桶开关往压力桶加入纯净水直至压力桶低水位指示灯 熄灭,将开关关闭。 (2)将配置好的5%盐溶液加入盐水箱内,注意加盐水要小心不能将盐水外溅,防止对电气元器件有损坏。 2.调节压力 打开面板喷雾开关,使空气压缩机处于工作状态,拉出盐雾箱 后面的压力调节阀旋转调节压力,显示时按下旋钮。拉出面板压 力调节阀阀旋转调节压力,显示时按下旋钮。 3.设定温度

按动面板温度调节箭头设定工作湿度为35°,压力桶温度设定为47°设定好后不宜经常改变。红色显示实际温度,实际温度是不可改变的。 4.时间设定 打开计时开关计时器显示时间,上下按键可调整时间,根据实验要求设定试验时间,右边为时间累积计时器。 5.样品的摆放 打开试验箱盖将样品摆放在样品架上,样品要倾斜35°摆放,样品之间要留有一定距离,使样品暴露的表面积大于98%,盖上箱盖打开喷雾开关试验机开始工作。 6.补水 在工作的过程中,盐雾箱压力桶内的水都有一定的消耗,如发现低水位指示灯亮起时需对其进行补充纯净水直至低水位灯熄灭。压力桶补水时注意先往压力桶加满水再打开开关,防止内部热水喷出。 7.巡视检查 实验工作中巡视检查试验箱的运行情况,特别注意查看烟雾沉降量是否正常(正常每小时平均1-2毫升),若偏大或偏小随时调节挡板角度和喷雾压力直至正常为止,巡查监视水位及时补水。 8.液体排放 试验按规定的时间自然停机后,及时关闭气源和电源,使试验箱各个系统处于静止状态,实验结束时先打开除雾开关让雾气尽

eda实验指导书新印刷

淮阴工学院EDA技术实验指导书 编者:叶小婷 电子与电气工程学院 2014年6月7日

目录 实验一基于QUARTUSII 图形输入电路的设计 (1) 实验二基于VHDL 格雷码编码器的设计 (16) 实验三含异步清零和同步使能的加法计数器 (18) 实验四八位七段数码管动态显示电路的设计 (20) 实验五数控分频器的设计 (22) 实验六图形和VHDL 混合输入的电路设计 (23) 实验七四位并行乘法器的设计 (26) 实验八基本触发器的设计 (28) 实验九四位全加器设计 (30) 实验十矩阵键盘显示电路的设计 (32) 实验十一用VHDL 设计七人表决器 (35) 实验十二用VHDL 设计四人抢答器 (37) 实验九熟悉PROTEL99环境 (39) 实验十原理图设计 (42) 实验十一元件制作与网络表操作 (44) 实验十二印刷电路板设计 (47) 附录一实验箱常用管脚分配表 (49) 附录二参考程序 (51)

实验一基于QUARTUSII 图形输入电路的设计 一、实验目的 1.通过一个简单的3—8译码器的设计,掌握组合逻辑电路的设计方法。 2.初步了解QUARTUSII 原理图输入设计的全过程。 3.掌握组合逻辑电路的静态测试方法。 二、实验设备 1.PC机一台; 2.Altera Blaster下载器一根; 3.THGSC-3型实验箱一台。 三、实验原理 3-8译码器三输入,八输出。当输入信号按二进制方式的表示值为N时,输出端标号为N 的输出端输出高电平表示有信号产生,而其它则为低电平表示无信号产生。因为三个输入端能产生的组合状态有八种,所以输出端在每种组合中仅有一位为高电平的情况下,能表示所有的输入组合。 译码器不需要像编码器那样用一个输出端指示输出是否有效。但可以在输入中加入一个输出使能端,用来指示是否将当前的输入进行有效的译码,当使能端指示输入信号无效或不用对当前信号进行译码时,输出端全为高电平,表示无任何信号。本例设计中没有考虑使能输入端,自己设计时可以考虑加入使能输入端时,程序如何设计。 四、实验内容 在本实验中,用三个拨动开关(SW1~SW3)来表示三八译码器的三个输入(A、B、C);用八个LED 来表示三八译码器的八个输出(D1~D8)。通过输入不同的值来观察输入的结果与三八译码器的真值表是否一致。实验箱中的拨动开关,当开关闭合(拨动开关的档位在下方)时其输出为低电平,反之输出高电平。实验箱中的拨动开关与FPGA 的接口电路,LED 灯与FPGA 的接口电路以及拨动开关、LED 与FPGA 的管脚连接在用户手册中都做了详细说明,这里不再赘述。 五、实验步骤 下面将通过这个实验,向读者介绍QUARTUSII 的项目文件的生成、编译、管脚分配以及时序仿真等的操作过程。 1.建立工程文件 1)选择“开始>程序>Altera>QuartusII 9.0”,运行QUARTUSII 软件。或者双击桌面上的QUARTUSII 的图标运行QUARTUSII 软件,出现如图1-1 所示,如果是第一次打开QUARTUSII 软件可能会有其它的提示信息,使用者可以根据实际情况进行设定后进入图1-1 所示界面。 2)选择软件中的,新建一个工程。如图1-2所示。 3)点击图1-2 中的Next 进入工作目录,工程名的设定对话框如图1-3 所示。第一个输入框为工程目录输入框,用户可以输入如e:/eda 等工作路径来设定工程的目录,设定好后,所有的生成文件将放入这个工作目录。第二个输入框为工程名称输入框,第三个输入框为顶层实体名称输入框。用户可以设定如exp1,一般情况下工程名称与实体名称相同。使用者也

相关主题