搜档网
当前位置:搜档网 › 《数字逻辑电路》试卷-A卷(2007-2008第2学期,主校本科)-标准答案

《数字逻辑电路》试卷-A卷(2007-2008第2学期,主校本科)-标准答案

可重叠的序列“1001”检测器的状态图和状态表,若选用D 为A=00、B=01、C=11、D=10,起始状态为A)。

答:CD B A D C B A D BC A CD B A D C B A D C B A D C B A m m m m m m m )

11,9,6,3,2,1,0( 111

96321011++++++=++++++=∑=Y Y m Y 或或三者之一即可D Y Y m Y C B A D C B A D BC A D C B A D C B A m m m m m )9,8,,6,1,0( 29

861022++++=++++=∑=或或三者之一即可

CD

B A D

C B A

D C B A CD B A D C B A m m m m m )11,9,8,3,2( 111

983211++++=++++=∑=Y Y m Y 或或三者之一即可 与

阵列或阵列

数字逻辑电路试题

院系: 专业班级: 学号: 姓名: 座位号: A. 4 B. 3 C. 6 D. 5 7. 下列电路中属于时序逻辑电路的是 【 】 A. 加法器 B. 数据分配器 C. 计数器 D. 译码器 8. 下列关于门电路的使用,描述不正确的是 【 】 A. TTL 与非门闲置输入端可以直接接电源 B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用 C. CMOS 或门闲置输入端应接地 D. CMOS 门电路的闲置输入端不允许悬空 9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】 A. 同时增大R 、C 值 B. 同时减小R 、C 值 C. 同比增大R 值减小C 值 D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】 A. ROM B. 动态RAM C. MUX D. 静态RAM 1. 8位D/A 转换器的理论分辨率是_____________________。 2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。 3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。 4. 图2.1所示集成计数器的模M=_____________________。 图2.1 (题2.4图) 5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。 二、填空题 (每小题2分,共20分)

6. 对于T 触发器,当T=______时,触发器处于保持状态。 7. 逻辑函数C B AB F +=的反函数F 为_____________________。 8. 5个变量的逻辑函数全部最大项有_____________________个。 9. 二进制数()20110.101110转换成十进制数是___________________。 10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。 1. 时序逻辑电路中可以没有门电路,但是必须要有触发器。 ( ) 2. 对于二进制正数,反码和补码相同。 ( ) 3. 半加器只能用于对两个1位二进制数相加。 ( ) 4. 多谐振荡器需要输入触发信号才可以输出矩形脉冲。 ( ) 5. 逻辑函数的取值与逻辑变量的取值不同,可以有0、1、2等多种可能。 ( ) 6. 分析组合逻辑电路的目的是要得到逻辑电路的真值表。 ( ) 7. 数字逻辑电路的晶体管和模拟电路的晶体管工作状态相同。 ( ) 8. 同步时序逻辑电路有稳定状态,异步时序逻辑电路没有稳定状态。 ( ) 9. 两个或多个OC 门的输出端可以直接相连,实现线与。 ( ) 10. 可编程阵列逻辑PAL 的与阵列可编程,或阵列不可编程。 ( ) 1. 写出图4.1所示电路表示的逻辑函数关系式; F A C B 图4.1(题4.1) F= _____________________ 2. 画出实现逻辑函数C B A ABC Y +=的门电路图; 3. 由D 触发器和与非门组成的电路如图 4.2所示,试画出Q 端的波形,设电路 初态为 0; A Q 12345CP A Q 图4.2(题4.2) 4. 用卡诺图法将逻辑函数()∑=)15,14,12,10,8,7,5,2,0(m D ,C ,B ,A Y 化成最简 “与或”表达式。 四、综合题 (每小题5分,共20分) 三、判断题(正确的在题号后括号内填写“T ”,错误的填写“F ”) (每小题1分,共10分)

远程西安交通大学17年3月课程考试《数字逻辑电路》作业考核试题7页word

西安交通大学17年3月课程考试《数字逻辑电路》作业考核试题 一、单选题(共 30 道试题,共 60 分。)V 1. 一个16选一的数据选择器,其地址输入(选择控制输入)端有()个。 . 1 . 2 . 4 . 16 标准答案: 2. 同步时序逻辑电路和异步时序逻辑电路比较,其差异在于后者()。 . 没有触发器 . 没有统一的时钟脉冲控制 . 没有稳定状态 . 输出只与内部状态有关 标准答案: 3. 全部的最小项之和恒为()。 . 0 . 1 . 0或1 . 非0非1 标准答案: 4. 用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。 . 2 . 6 . 7 . 8 . 10 标准答案: 5. 对于两个4位二进制数(3210)、(3210),下面说法正确的是()。 . 如果3>3,则> . 如果3<3,则> . 如果0>0,则> . 如果0<0,则> 标准答案: 6. 半加器的逻辑功能是()。 . 两个同位的二进制数相加 . 两个二进制数相加 . 两个同位的二进制数及来自低位的进位三者相加 . 两个二进制数的和的一半 标准答案: 7. 对于四变量逻辑函数,最小项有()个 . 0 . 1 . 4 . 16

标准答案: 8. 为避免一次翻转现象,应采用()触发器。 . 高电平 . 低电平 . 主从 . 边沿 标准答案: 9. 把一个五进制计数器与一个四进制计数器串联可得到()进制。. 4 . 5 . 9 . 20 标准答案: 10. 将十进制小数转换为二进制数一般采用() . 乘2取余法 . 乘2取整法 . 乘10取余法 . 乘10取整法 标准答案: 11. 下列器件中,属于时序部件的是()。 . 计数器 . 译码器 . 加法器 . 多路选择器 标准答案: 12. 在下列逻辑电路中,不是组合逻辑电路的有( )。 . 译码器 . 编码器 . 全加器 . 寄存器 标准答案: 13. 对于8421码优先编码器,下面说法正确的是()。 . 有10根输入线,4根输出线 . 有16根输入线,4根输出线 . 有4根输入线,16根输出线 . 有4根输入线,10根输出线 标准答案: 14. 十进制整数转换为二进制数一般采用()。 . 乘2取余法 . 乘2取整法 . 乘10取余法 . 乘10取整法 标准答案: 15. 十进制数25用8421码表示为( )。

西安电子科技大学网教数字逻辑电路模拟题资料

西安电子科技大学网教数字逻辑电路模拟 题

模拟试题一 一、单项选择题(每题 2分,共30分) 1 、下列数中最大的数是 [ ] 。 A ( 3.1 ) H B ( 3.1 ) D C (3.1) O D (11.1) B 2 、( 35.7 ) D 的余 3BCD 是 [ ] 。 A 00110101.0111 B 00111000.1010 C 00111000.0111 D 01101000.1010 3 、与非门的输出完成 F= , 则多余输入端 [ ] 。 A 全部接高电平 B 只需一个接高电平即可 C 全部接地电平 D 只需一个接地即可 4 、逻辑函数 F= + B 的最小项标准式为 [ ] 。 A F= B F= C F= D F= 5 、与 AB + AC +相等的表达式为 [ ] 。 A C B C + C D A + 6 、函数 F=(A + C)(B +) 的反函数是 [ ] 。 A G=( + B) ·+· B G=A + C + B · C G=(A +) · C + B · D G=(A ) ·+ (B+ ) 7 、逻辑函数的逻辑相邻项是 [ ] 。 A A C B A C B D D ABC

8 、已知输入 A 、 B 和输出 F 的波形如图所示, 其 F 与 AB 的逻辑关系为 [ ] 。 A 与非 B 或非 C 异或 D 同或 9 、下列逻辑部件属于时序电路的是 [ ] 。 A 译码器 B 触发器 C 全加器 D 移位寄存器 10 、数据选择器的功能是 [ ] 。 A 将一路输入送至多路输出 B 将输入二进制代码转换为特定信息输出 C 从多路输入选择一路输出 D 考虑低位进位的加法 11 、逻辑函数用卡诺图化简时,八个逻辑相邻项合并可消去 [ ] 。 A 一个变量 B 二个变量 C 三个变量 D 四个变量 12 、 JK 触发器从 0 1, 则激励端 J 、 K 的取值为 [ ] 。 A JK=1X B JK=X0 C JK=X1 D JK=0X 13 、移位寄存器的现态为 0110 ,经过左移一位后,其次态为 [ ] 。 A 0110 或 1011 B 1011 或 1010 C 0110 或 1110 D 1101 或 1100 14 、 4 级触发器组成计数器,组成 13 进制计数器,其无效的状态数为 [ ] 。 A 3 个 B 4 个 C 13 个 D 16 个 15 、 N 级触发器组成环形计数器,其进位模为 [ ] 。 A N B 2N C D 二、填空题(每题 2 分,共 10 分) 1. 格雷码的特征是 ________________ 。 2. F= =________________ 。

《数字逻辑电路》试题及参考答案

一、填空题(共15空,每空2分,共30分) 1. 二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。 2. 十进制数 -13的8位二进制补码为____11110011________。 3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。 4. 逻辑表达式''=+ +()Y AB C D 的反演式为(())Y A B C D ''''' =+。 5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。 6. 基本RS 触发器的约束条件是_____RS=0____。 7. 写出两个逻辑变量A 、B 的全部最小项 ,,,AB A B AB A B '''' 。 8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系 01 A E N Y EN ''=?=?'=?高阻态。 9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。 8题图 9题图 10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。 11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。 12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。 13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。 14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。 15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。 A B Y 0 0 1 0 1 1 1 0 1 1 1 得分

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A.500KHz B.200KHz C.100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装

数字逻辑电路期末考试卷及答案

- - 优质资料 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷考试时间:110 分钟 XXXX 学院 ______________系级班 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F =B . C AB F += C .C A AB F += D .C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D .BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 得分 评卷人 装 订 线 内 请 勿 答 题

- 优 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++=功能相等的表达式为___C_____。 A .D C B A F +++=D C B A F +++= .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz

数字逻辑电路复习题1

《数字逻辑电路》复习题 一、填空题(每空2分,共30分) 1.逻辑函数的两种标准形式分_______________,_______________ 2.将2004个“1”异或起来得到的结果是_______________。 3.半导体存储器的结构主要包含三个部分,分别是_______________、_______________、_______________。 4.8位D/A 转换器当输入数字量10000000为5v 。若只有最低位为高电平,则输出电压为_______________v ;当输入为10001000,则输出电压为_______________v 。 5.就逐次逼近型和双积分型两种A/D 转换器而言,_______________的抗干扰能力强,_______________的转换速度快。 6.由555定时器构成的三种电路中,_______________和______________是脉冲的整形电路。 7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对_______________进行编程设定其_______________的工作模式来实现的,而且由于采用了_______________的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题(共15分) 1. 将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。 三、分析图3所示电路(15分) 1) 画出A2、A1、A0从000~111连续变化时,Y 的波形图; 2) 说明电路的逻辑功能。 Y A B C =+

四、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(20分)

数字逻辑电路习题集1

第一章 数字逻辑电路基础 一、填空题 1、模拟信号的特点是在 和 上都是 变化的。(幅度、时间、连续) 2、数字信号的特点是在 和 上都是 变化的。(幅度、时间、不连续) 3、数字电路主要研究 与 信号之间的对应 关系。(输出、输入、逻辑) 4、用二进制数表示文字、符号等信息的过程称为_____________。(编码) 5、()11011(2= 10),()1110110(2= 8),()21(10= 2)。(27、16 6、10101) 6、()101010(2= 10),()74(8= 2),()7(16=D 2)。(42、111100、11010111) 7、最基本的三种逻辑运算是 、 、 。(与、或、非) 8、逻辑等式三个规则分别是 、 、 。(代入、对偶、反演) 9、逻辑函数化简的方法主要有 化简法和 化简法。(公式、卡诺图) 10、逻辑函数常用的表示方法有 、 和 。(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可) 11、任何一个逻辑函数的 是唯一的,但是它的 可有不同的形式,逻辑函数的各种表示方法在本质上是 的,可以互换。(真值表、表达式、一致或相同) 12、写出下面逻辑图所表示的逻辑函数Y= 。(C B A Y )(+=) 13、写出下面逻辑图所表示的逻辑函数Y= 。())((C A B A Y ++=) 14、半导体二极管具有 性,可作为开关元件。(单向导电) 15、半导体二极管 时,相当于短路; 时,相当于开路。(导通、截止) 16、半导体三极管作为开关元件时工作在 状态和 状态。(饱和、截止) 二、判断题

1、十进制数74转换为8421BCD 码应当是BCD 8421)01110100(。(√) 2、二进制只可以用来表示数字,不可以用来表示文字和符号等。(╳) 3、十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。(╳) 4、若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。(╳) 5、证明两个函数是否相等,只要比较它们的真值表是否相同即可。(√) 6、在逻辑函数表达式中,如果一个乘积项包含的输入变量最少,那么该乘积项叫做最小项。(╳) 7、当决定一件事情的所有条件全部具备时,这件事情才发生,这样的逻辑关系称为非。(╳) 8、在全部输入是“0”的情况下,函数B A Y +=运算的结果是逻辑“0”。( ╳) 9、逻辑变量取值的0和1表示事物相互独立而又联系的两个方面。(√) 10、在变量A 、B 取值相异时,其逻辑函数值为1,相同时为0,称为异或运算。(√) 11、逻辑函数的卡诺图中,相邻最小项可以合并。(√) 12、对任意一个最小项,只有一组变量取值使得它的值为1.(√) 13、任意的两个最小项之积恒为0。(√) 14、半导体二极管因为其有导通、截止两种工作状态,所以可以作为开关元件使用;半导体三极管因为其有饱和、截止、放大三种工作状态,所以其不可以作为开关元件使用。(╳) 15、半导体二极管、三极管、MOS 管在数字电路中均可以作为开关元件来使用。(√) 三、选择题 1、下列哪些信号属于数字信号(B )。 A 、正弦波信号 B 、时钟脉冲信号 C 、音频信号 D 、视频图像信号 2、数字电路中的三极管工作在(C )。 A 、饱和区 B 、截止区 C 、饱和区或截止区 D 、放大区 3、十进制整数转换为二进制数一般采用(A ) A 、除2取余法 B 、除2取整法 C 、除10取余法 D 、除10取整法 4、将十进制小数转换为二进制数一般采用(B ) A 、乘2取余法 B 、乘2取整法 C 、乘10取余法 D 、乘10取整法 5、在(A )的情况下,函数B A Y +=运算的结果是逻辑“0” A 、全部输入是“0” B 、任一输入是“0” C 、任一输入是“1” D 、全部输入是“1” 6、在(B )的情况下,函数AB Y =运算的结果是逻辑“1” A 、全部输入是“0” B 、任一输入是“0” C 、任一输入是“1” D 、全部输入是“1”

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 一、选择题(每小题2分,共20分) 1.八进制(273)8中,它的第三位数2 的位权为___B___。 A.(128)10B.(64)10C.(256)10 D.(8)10 2. 已知逻辑表达式C B C A AB F+ + =,与它功能相等的函数表达式 _____B____。 A.AB F=B.C AB F+ = C.C A AB F+ =D.C B AB F+ = 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A.原码B.ASCII码C.补码D.BCD码4.对于如图所示波形,其反映的逻辑关系是___B_____。 A.与关系B.异或关系C.同或关系D.无法判断 5.连续异或1985个1的结果是____B_____。 A.0B.1 C.不确定D.逻辑概念错误 6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 A.D C B A F+ + + =B.D C B A F+ + + = C.D C B A F=D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 B A F & ? F B A &

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。 A. 0100100 B.1100011 C. 1011011 D.0011011 二、填空题(每小题2分,共20分) 11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。 12.N 个输入端的二进制译码器,共有___N2____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。 13.给36个字符编码,至少需要____6______位二进制数。 14.存储12位二进制信息需要___12____个触发器。

(整理)《数字逻辑电路》试题2.

一、选择题(每小题1.5分) 第一章: 1. 带符号位二进制数10011010的反码是( )。 A. 11100101 B. 10011010 C. 10011011 D. 11100110 2. 十进制数5对应的余3码是( )。 A. 0101 B. 1000 C. 1010 D. 1100 3. 二进制代码1011对应的格雷码是( )。 A. 1011 B. 1010 C. 1110 D. 0001 第二章: 1. 下列公式中哪一个是错误的? ( ) A. A A 0=+ B. A A A =+ C. B A )B A ('+'='+ D. )C A )(B A (BC A ++=+ 2. 下列各式中哪个是三变量A 、B 、C 的最小项? ( ) A. B A '' B. C B A +'+' C.ABC D. C B '+' 3. 下列函数中不等于A 的是( )。 A. A +1 B. A +A C. A +AB D. A (A +B ) 4. 在逻辑代数的加法运算中,1+1=( )。 A. 2 B. 1 C. 10 D. 0 5. A ⊕1=( )。 A. A B. 1 C. A ' D. 0 6. 含有A 、B 、C 、D 四个逻辑变量的函数Y=A+B+D 中所含最小项的个数是( )。 A. 3 B. 8 C. 14 D. 16 7. 下列函数中等于AB 的是( )。 A. (A +1)B B. (A +B )B C. A +AB D. A (AB ) 8. 为了将600份文件顺序编码,如果采用二进制代码,最少需要用( )位。 A. 3 B. 10 C. 1024 D. 600 9. 为了将600个运动员顺序编码,如果采用八进制代码,最少需要用( )位。 A. 3 B. 4 C. 10 D. 75 第三章:

数字逻辑电路试题(1)

密封线 数字逻辑电路试题(卷) 数字逻辑电路试题 一、填空题(16分) 1.三种基本的逻辑运算是____________、____________、____________。 2.数据选择器一般有____________个数据输出端。 3.由n个逻辑变量构成某个逻辑函数,则完整的真值表应有____________种不同的组合。 4.F(A、B、C、D)=CD,它包含了____________个最大项。 5.A(A+B)=____________。 6.F=AB+AC这种形式表达式称为____________表达式。 7.有18个变量需用二进制代码来表示它们,则最少需要____________位二进制代码。 8.用八选一数字选择器实现函数F=ABC+AC+ABC,其数据输入端D3=____________。 9.任何时刻电路的输出仅与该时刻电路输入有关,而与电路过去输入无关的电路称为____________。 10.欲将主—从JK触发器作为可控T触发器,则应使J=____________,K=____________。 11.ROM主要由____________和____________两大部分组成。 12.PLA和ROM不同之处在于PLA利用了____________原理,仅用较少的存储单元就能存储大量的信息。 二、选择题(每题2分,共30分) 1.和二进制数(10011)2等值的十进制数是() A.19 B.11 C.17 D.15 2.十进制数895.7对应的8421BCD码是() A.100010010110.1110 B.100010010101.0111 C.000110011010.1110 D.100010011010.0111 3.和二进制码10110相对应的余3码是() A.10110 B.01101 C.11001 D.11101 4.A·B·A·B·C·D=() A.1 B.C C.A D.0 5.A+BC+AB+A+DE=() A.1 B.A C.A D.0 6 F(ABC)=ABC+A BC+B A C+A B C=() A.∑m(0,2,4,7) B.∑m(1,3,5,7) C.∑m(1,4,5,7) D.∑m(0,1,3,5) 7.A○+B=() A.AB+A B B.A B+A B C.AB+B A D.A B 8.F(A+B)(A+C)的对偶式为( ) A.F=A B+A C B.F=A B+A C C.F=(A+B)(A+C) D.F=(A+B)(A+C) 9.对正逻辑而言,其电路为与非门,对负逻辑而言为() A.与非门B.与门C.或非门D.或门 10.如右图电路中,要求输出F=B,则A应为() A A.0 B.1 C.B D.B F 11. 主——从J触发器在同步工作时,若出现Q n=0,要求达到现态Q n+1=1,则应使J、K=() A.0,0 B.0,1 C.1,φD.φ,1 12.如下图电路同步工作时,在CP脉冲作用下,能完成翻转功能的电路是() A B C D

《数字逻辑电路》试题2

《数字逻辑电路》试题2

共 9 页 第 2 页 2004级 数字逻辑电路 课程试题(B 卷) 合分人: 复查人: 一、填空题:(每题 2 分,共 20 分) 分数 评卷人 1.十进制数35的二进制数是 ,十六进制数4C 的十进制数是 。 2.正逻辑与门实现负逻辑的运算关系是 。 3.TTL 门电路中能实现线与运算是 。 4.一位全加器和一位半加器的区别是 。 5.T 触发器的特征方程 是 。 题号 一 二 三 四 五 六 七 八 九 十 总分 分数

6.四位计数器的有效状态个数最多是。 7.顺序脉冲产生电路中计数器的有效状态个数由确定。 8.存贮器的片选信号无效时,其数据线呈现状态。 9.由555定时器中构成的多谐振荡器输出波形是。 10.八位D/A转换器的分辨率是。 二、简答题(每题 5 分,共30 分)分 数 评卷 人 1.化简逻辑函数 F(A,B,C)=∑(0, 1, 2, 5, 6,7)F=A-B+-A C+D+-C-D 共 9 页第 3 页

2. 写出下图所示逻辑图的逻辑关系式: 3.用3-8线地址译码器实现逻辑函数F= (1,2,5,6)。 4.画出将JK 触发器转换为D触发器的电路。 5.电路如下图所示,画出Q波形。 共 9 页第 4 页

共 9 页 第 5 页 J Q Q K SET CLR A A CP CP 6.用一片十六进制计数器设计一个十进制计数器。 三、(10 分) 分 数 评卷 人 已知多输出函数真值表(见下表),用一片3-8线地址译码器和若干逻辑门实现。

共 9 页 第 6 页 A B C 00000001000100001101100101011011011111 1 2L 1 L 四、( 10 分) 分 数 评卷人 分析下面电路的逻辑功能,写出其真值表。

数字逻辑电路试卷(附答案)

1.逻辑函数的两种标准形式分别为。 2.将2004个“1”异或起来得到的结果是(0)。 3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。 4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。 5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。 6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。 7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD; 8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50); 9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6) 10. 根据对偶规则和反演规则,直接写出的对偶式和反函数, Fd =(),=(); 11. 12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111); 13.T' 触发器的次态方程是(Qn+1 = ~Qn); 14.D触发器的次态方程是(); 15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F= ()的情形,则存在1型险象;

吉大11春学期数字逻辑电路复习题(专科_含答案)

吉大11春学期《数字逻辑电路》复习题 1、数制与编码 (-21)10 =(979 )10补 (78.8)16=( 120.05 )10 (0.375)10=( 0.011 )2 (-395)10 =( )9补 (65634.21)8=( 6B9C.44 )16 (121.02)16=(10201.0012 )4 (49)10 =( 110001 )2=( 31 )16 (-1011)2 =( 10100 )反码=( 10101 )补码 如果用奇校验传送的数据部分为0111001,则所加校验位应为( 1 )。 2、化简逻辑函数F (A 、B 、C 、D )=∏M (0、2、5、7、8、10、1 3、15)。 答:ˉB ˉD+BD 3、说明同步时序逻辑电路的分析步骤。 ①、写出方程式 ⑤、画状态转换图 ②、写驱动方程 ⑥、画时序波形图 ③、写状态方程 ⑦、分析其功能 ④、填状态方程表 ⑧、检查自启动 4、说明什么是组合逻辑电路。 对于数字逻辑电路,当其任意时刻的稳定输出仅仅取决于该时刻的输入变量的取值,而与过去的输出状态无关,则称该电路为组合逻辑电路,简称组合电路。 5、说明什么是Moore 型时序逻辑电路。 若时序逻辑电路的输出仅仅是电路状态的函数,则称为Moore 型时序逻辑电路。 6、完成下列代码之间的转换: (1)(0101 1011 1101 0111.0111)8421BCD =( 5997.7 )10; (2)(359.25)10=( 0110 1000 1100.01011 )余3; (3)(10101)余3=( 0111 0000 0110 0010 )8421BCD 。 7、试写出下列二进制数的典型Gray 码:101010,10111011。 答:典型格雷码的编码规则为: 1n n i i i G B G B B +=??=⊕? 101010的Gray 码是:111111 10111011的Gray 码是:11100110 8、化简逻辑函数F (A 、B 、C 、D )=∑m (3、4、10、11、12、13、14、15) 答:-A-BD+ABC+CD+AC

《数字逻辑电路》试题及答案

、填空题( 1-5小题每空 1分, 6-10 小题每空 2分,共20分) 1.(16.25) 10 = ( _____________________ ) 2 = ( ) 8 = ( ) 16 2.三态门输出的三种状态分别为:、和。 3.基本 RS 触发器的约束条件是______________ 。 4.多谐振荡器是一种波形_______ 电路,它没有稳态,只有两个_______ 。 5.把 JK 触发器改成 T 触发器的方法是____________ 。 6.F(A,B,C,D) A (B C (D E) ) 的对偶式为________________________________ 7.十进制数( -12 )的补码形式为_____________________ 。 8.某信号采集系统要求一片 A/D 转换器集成芯片在 1S内对 16 个热电偶的输出电压分时进行 A/D 转换。已知热电偶输出电压范围为 0~0.025V(对应 0~450 o C温度范围),需要分辨的温度为 0.1 o C,试问选用位的 A/D 转换器。 9.RAM 存储器地址线 4 条,数据线 8 条,其存储容量为_______ 。 10.写出下图有 ROM 构成的组合逻辑函数式 Y2= ____________________ 。 二、逻辑函数化简证明题(共 3题,共 20 分) 1.(6 分)用公式法化简下面逻辑函数为最简与或式F(A,B,C) (ABC) (AB ) 2.(6 分)证明下面逻辑恒等式,方法不限。(A C )(B D)(B D ) AB BC 3.(8 分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。F(A,B,C,D) ABC ABD C D ABC ACD ACD

奥鹏西交16年《数字逻辑电路》作业考核试题

西交16年《数字逻辑电路》作业考核试题 一、单选题(共 30 道试题,共 60 分。) 1. 通常寄存器应具有()功能。 A. 存数和取数 B. 清零和置数 C. A和B都有 [正确]D. 只有存数、取数和清零,没有置数。 满分:2 分 2. 用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。 A. 2 B. 6 C. 7 [正确]D. 8 E. 10 满分:2 分 3. 数字系统中,采用( )可以将减法运算转化为加法运算。 A. 原码 B. ASCII码 [正确]C. 补码 D. BCD码 满分:2 分 4. 奇偶校验码满足()。 A. 能纠错的要求 [正确]B. 发现单错的能力 C. 对码的位序有特定要求 D. 传输正确的代码的校验和必为零 满分:2 分 5. 将十进制小数转换为二进制数一般采用() A. 乘2取余法 [正确]B. 乘2取整法 C. 乘10取余法 D. 乘10取整法 满分:2 分 6. 符合六变量m5的相邻最小项,有下列()说法成立。 A. 共有5 个相邻最小项 B. m0、m4、m7、m13是它的相邻项 [正确]C. 共有6 个相邻最小项 D. m4、m21、m13、m38是它的相邻项 满分:2 分 7. 一位8421BCD计数器,至少需要()个触发器 A. 3 [正确]B. 4

C. 5 D. 10 满分:2 分 8. 全部的最小项之和恒为()。 A. 0 [正确]B. 1 C. 0或1 D. 非0非1 满分:2 分 9. 要想把串行数据转换成并行数据,应选()。 A. 并行输入串行输出方式 B. 串行输入串行输出方式 [正确]C. 串行输入并行输出方式 D. 并行输入并行输出方式 满分:2 分 10. 对于两个4位二进制数A(A3A2A1A0)、B(B3B2B1B0),下面说法正确的是()。[正确]A. 如果A3>B3,则A>B B. 如果A3<B3,则A>B C. 如果A0>B0,则A>B D. 如果A0<B0,则A>B 满分:2 分 11. 在状态化简中,判断状态等效与状态相容时不同点是()。 [正确]A. 传递性 B. 次态应满足的条件 C. 隐含表的作用 D. 最大等效类与最大相容类的的确定 满分:2 分 12. 标准与或式是由()构成的逻辑表达式 A. 与项相或 [正确]B. 最小项相或 C. 最大项相与 D. 或项相与 满分:2 分 13. 对于四变量逻辑函数,最小项有()个 A. 0 B. 1 C. 4 [正确]D. 16 满分:2 分 14. 组合逻辑电路()。 A. 具有记忆功能 [正确]B. 没有记忆功能 C. 有时有记忆功能,有时没有 D. 以上都不对

数字逻辑电路练习题

数字逻辑电路练习题 一、单选 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( B ) 。 A .F(A,B,C)=∑m (0,2,4) B. F(A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8 4.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2 B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 5. 随机存取存储器具有( A )功能。 A.读/写 B.无读/写 C.只读 D.只写 6.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。 A.N B.2N C.N 2 D.2 N 7.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( C )。 A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ D. Q n+1 = B 8.函数F=AB+B C ,使F=1的输入ABC 组合为( D ) A .ABC=000 B .ABC=010 C .ABC=101 D .ABC=110 9.已知某电路的真值表如下,该电路的逻辑表达式为( C )。 A .Y D .C C B Y += 10. 只读存取存储器具有( C )功能。

《数字逻辑电路》期末考试试题

《数字逻辑电路》期末考试试题 一、单项选择题(本大题共15小题,每小题2分,共30分) 1.下列数中最小的数是 A .(1000.1)2 B .(10.3)8 C . (8.3)10 D .(8.3)16 2.与(77)8相等的8421BCD 码数是 A .(01110111)85421BCD B .(01100011)8421BCD C .(10010011)8421BC D D .(10010110)8421BCD 3.已知输入A 、B 和输出F 的波形如图1.1所示,由此判断F 与A 、B 的逻辑关系是 A .或非 B .异或 C .与非 D .同或 4.在下列电路中,能实现C AB F +=的电路是 5.函数C B A C B D C B A F ?+++=)(的反函数是 A .[] C B A C B D C B A F +++++=))(( B .[]C B A C B D C B A F +++++=))(( C .[]C B A C D B C B A F ++++++= D . [] C B A C B D C B A F +++++=)( 6.与函数AD D C C A F ++=相等的函数式是 A .C A F = B .D C F = C .A D C F += D .AD F = 7.已知函数C B A F ++=,问使函数0=F 的输入组合是 A B C A B C A B C D A B F 图1.1

A .ABC=001 B .ABC=110 C .ABC=000 D .ABC=010 8.逻辑项CD B A ,其逻辑相邻项的是 A .BCD A B .D B C A C . D C AB D .D C B A 9.逻辑函数D B A D AB D BC CD F +++=的最简与或式是 A .F CD BD =+ B .F CD BD =+ C .F BD CD =+ D .F BD CD =+ 10.逻辑函数C B C A F +?=,其约束条件为0=AB ,它的最简与或非式是 A . F A C B C =+++ B . F A C B C =+++ C .F A C B C =+++ D .F A C B C =+++ 11.函数∑= )15,13,12,9,8,7,5,1(F 的最简与或式是 A .D A C B D C F ?++= B . D B D C C A F ?++= C .BD D C C A F ++= D .AD C B D C F ++= 12.D 触发器置1,其激励端D 的取值为 A .0=D B .1=D C .n Q D = D .1 +=n Q D 13.T 触发器组成电路如图1.2所示,它完成的功能是 A .T 触发器 B .JK 触发器 C .D 触发器 D .RS 触发器 14.n 位DAC 电路的精度为 A .121-n B .12 1-n C .n 2 D .12-n 15.555定时电路当R d =0时,其输出状态为 A .保持 B .对输出无影响 C .1 D .0 二、填空题(本大题共5小题,每小题2分,共10分) 16.余3BCD 码0111表示的十进制数是 。 17、1⊕⊕=A A F = 。 A 图1.2

相关主题