搜档网
当前位置:搜档网 › (完整版)集成电路设计复习题及解答

(完整版)集成电路设计复习题及解答

(完整版)集成电路设计复习题及解答
(完整版)集成电路设计复习题及解答

集成电路设计复习题

绪论

1.画出集成电路设计与制造的主要流程框架。

2.集成电路分类情况如何?

集成电路设计

1.层次化、结构化设计概念,集成电路设计域和设计层次

2.什么是集成电路设计?集成电路设计流程。

(三个设计步骤:系统功能设计逻辑和电路设计版图设计)

3.模拟电路和数字电路设计各自的特点和流程

4.版图验证和检查包括哪些内容?如何实现?

5.版图设计规则的概念,主要内容以及表示方法。为什么需要指定版图设计规则?6.集成电路设计方法分类?(全定制、半定制、PLD)

7.标准单元/门阵列的概念,优点/缺点,设计流程

8.PLD设计方法的特点,FPGA/CPLD的概念

9.试述门阵列和标准单元设计方法的概念和它们之间的异同点。

10.标准单元库中的单元的主要描述形式有哪些?分别在IC设计的什么阶段应用?11.集成电路的可测性设计是指什么?

Soc设计复习题

1.什么是SoC?

2.SoC设计的发展趋势及面临的挑战?

3.SoC设计的特点?

4.SoC设计与传统的ASIC设计最大的不同是什么?

5.什么是软硬件协同设计?

6.常用的可测性设计方法有哪些?

7. IP的基本概念和IP分类

8.什么是可综合RTL代码?

9.么是同步电路,什么是异步电路,各有什么特点?

10.逻辑综合的概念。

11.什么是触发器的建立时间(Setup Time),试画图进行说明。

12.什么是触发器的保持时间(Hold Time),试画图进行说明。

13. 什么是验证,什么是测试,两者有何区别?

14.试画图简要说明扫描测试原理。

绪论

1、 画出集成电路设计与制造的主要流程框架。

2

、集成电路分类情况如何?

集成电路设计

1. 层次化、结构化设计概念,集成电路设计域和设计层次

分层分级设计和模块化设计.

将一个复杂的集成电路系统的设计问题分解为复杂性较低的设计级别,

????????????

??

?

?

?

?

?

???

???

????????????????????

?

????????????????????????????????????????

????????

??????

??按应用领域分类数字模拟混合电路非线性电路线性电路模拟电路时序逻辑电路组合逻辑电路数字电路按功能分类GSI ULSI VLSI LSI MSI SSI 按规模分类薄膜混合集成电路厚膜混合集成电路混合集成电路B iCMOS B iMOS 型B iMOS CMOS NMOS PMOS 型MOS

双极型单片集成电路按结构分类集成电路

这个级别可以再分解到复杂性更低的设计级别;这样的分解一直继续到使最终的设计级别的复杂性足够低,也就是说,能相当容易地由这一级设计出的单元逐级组织起复杂的系统。

从层次和域表示分层分级设计思想

域:行为域:集成电路的功能

结构域:集成电路的逻辑和电路组成

物理域:集成电路掩膜版的几何特性和物理特性的具体实现层次:系统级、算法级、寄存器传输级(也称RTL级)、逻辑级与电路级2.什么是集成电路设计?集成电路设计流程,

根据电路功能和性能的要求,在正确选择系统配置、电路形式、器件结构、工艺方案和设计规则的情况下,尽量减小芯片面积,降低设计成本,缩短设计周期,以保证全局优化,设计出满足要求的集成电路。

三个设计步骤:系统功能设计,逻辑和电路设计,版图设计

3.模拟电路和数字电路设计各自的特点和流程

A.数字电路:RTL级描述

逻辑综合(Synopsys,Ambit)

逻辑网表

逻辑模拟与验证,时序分析和优化

难以综合的:人工设计后进行原理图输入,再进行逻辑模拟

电路实现(包括满足电路性能要求的电路结构和元件参数):

调用单元库完成;

没有单元库支持:对各单元进行电路设计,通过电路模拟与分析,预测电路的直流、交流、瞬态等特性,之后再根据模拟结果反复修改器件参数,直到获得满意的结果。由此可形成用户自己的单元库;

单元库:一组单元电路的集合;

经过优化设计、并通过设计规则检查和反复工艺验证,能正确反映所需的逻辑和电路功能以及性能,适合于工艺制备,可达到最大的成品率。

单元库由厂家(Foundary)提供,也可由用户自行建立

B. 模拟电路:尚无良好的综合软件

RTL级仿真通过后,根据设计经验进行电路设计

原理图输入电路模拟与验证

模拟单元库

逻辑和电路设计的输出:网表(元件及其连接关系)或逻辑图、电路图。

软件支持:原理图软件、逻辑综合、逻辑模拟、电路模拟、时序分析等软件(EDA软件系统中已集成)。

4.集成电路设计方法分类

全定制、半定制、PLD

5.标准单元/门阵列的概念,优点/缺点,设计流程

门阵列:(设计流程)

概念:形状和尺寸完全相同

的单元排列成阵列,每个单元内

部含有若干器件,单元之间留有

布线通道,通道宽度和位置固定,

并预先完成接触孔和连线以外

的芯片加工步骤,形成母片

根据不同的应用,设计出

不同的接触孔版和金属连线版,

单元内部连线及单元间连线实

现所需电路功能

采用母片半定制技术

门阵列方法的设计特点:

设计周期短,设计成本低,适

合设计适当规模、中等性能、

要求设计时间短、数量相对较

少的电路

不足:设计灵活性较低;门利用率低;芯片面积浪费;速度较低;功耗较大。

标准单元:(设计流程)

一种库单元设计方法,属基于

单元的布图方法

需要全套掩膜版:定制方法

概念:从标准单元库中调用事

先经过精心设计的逻辑单元,并排

列成行,行间留有可调整的布线通

道,再按功能要求将各内部单元以

及输入/输出单元连接起来,形成

所需的专用电路

芯片布局:芯片中心是单元

区,输入/输出单元和压焊块在芯

片四周,基本单元具有等高不等宽的结构,布线通道区没有宽度的限制,利于实现优化布线。

SC方法特点:需要全套掩膜版,属于定制设计方法

门阵列方法:合适的母片,固定的单元数、压焊块数和通道间距

标准单元方法:可变的单元数、压焊块数、通道间距,布局布线的自由度增大较高的芯片利用率和连线布通率

依赖于标准单元库,SC库建立需较长的周期和较高的成本,尤

其工艺更新时

适用于中批量或者小批量但是性能要求较高的芯片设计6.PLD设计方法的特点,FPGA/CPLD的概念

概念:用户通过生产商提供的通用器件自行进行现场编程和制造,或者通过对与或矩阵进行掩膜编程,得到所需的专用集成电路

编程方式:

现场编程:采用熔断丝、电写入等方法对已制备好的PLD器件实现编程,不需要微电子工艺,利用相应的开发工具就可完成设计,有些PLD可多次擦除,易于系统和电路设计。

掩膜编程:通过设计掩膜版图来实现所需的电路功能,但由于可编程逻辑器件的规则结构,设计及验证比较容易实现。

PLD和FPGA设计方法的特点

现场编程:

功能、逻辑设计网表编程文件

PLD器件硬件编程器编程软件

掩膜编程:PLA版图自动生成系统,可以从网表直接得到掩膜版图

设计周期短,设计效率高,有些可多次擦除,适合新产品开发

FPGA与CPLD的区别:

1、CPLD FPGA

内部结构Product-term Look-up Table

程序存储内部EEPROM SRAM,外挂EEPROM

资源类型组合电路资源丰富触发器资源丰富

集成度低高

使用场合完成控制逻辑能完成比较复杂的算法

速度慢快

其他资源-EAB,锁相环

保密性可加密一般不能保密

2、FPGA采用SRAM进行功能配置,可重复编程,但系统掉电后,SRAM

中的数据丢失。因此,需在FPGA外加EPROM,将配置数据写入其中,系统每次上电自动将数据引入SRAM中。

CPLD器件一般采用EEPROM存储技术,可重复编程,并且系统掉电后,EEPROM中的数据不会丢失,适于数据的保密。

3、FPGA器件含有丰富的触发器资源,易于实现时序逻辑,如果要求实现

较复杂的组合电路则需要几个CLB结合起来实现。

CPLD的与或阵列结构,使其适于实现大规模的组合功能,但触发器资源相对较少。

4、FPGA为细粒度结构,CPLD为粗粒度结构。FPGA内部有丰富连线资源,

CLB分块较小,芯片的利用率较高。

CPLD的宏单元的与或阵列较大,通常不能完全被应用,且宏单元之间主要通过高速数据通道连接,其容量有限,限制了器件的灵活布线,因此CPLD 利用率较FPGA器件低。

5、FPGA为非连续式布线,CPLD为连续式布线。FPGA器件在每次编程时

实现的逻辑功能一样,但走的路线不同,因此延时不易控制,要求开发软件允许工程师对关键的路线给予限制。CPLD每次布线路径一样,CPLD的连续式互连结构利用具有同样长度的一些金属线实现逻辑单元之间的互连。连续式互连结构消除了分段式互连结构在定时上的差异,并在逻辑单元之间提供快速且具有固定延时的通路。CPLD的延时较小。

7.试述门阵列和标准单元设计方法的概念和它们之间的异同点。

门阵列设计方法:半定制

标准单元设计方法:定制

8.标准单元库中的单元的主要描述形式有哪些?分别在IC设计的什么阶段应用?

标准单元库:标准单元库中的单元是用人工优化设计的,力求达到最小的面积和最好的性能,完成设计规则检查和电学验证

描述电路单元在不同层级的属性的一组数据

逻辑符号(L):单元名称与符号、I/O端:用于逻辑图

功能描述

电路结构、电学指标

拓扑版图(O):拓扑单元名、单元宽度高度、I/O位置及名称

掩膜版图(A)

不同设计阶段调用不同描述

9.集成电路的可测性设计是指什么?

可测性设计是在尽可能少地增加附加引线脚和附加电路,并使芯片性能损失最小的情况下,满足电路可控制性和可观察性的要求

可控制:从输入端将芯片内部逻辑电路置于指定状态

可观察:直接或间接地从外部观察内部电路的状态

SOC设计复习题

1.什么是SoC?

包括一个或多个计算“引擎”(微处理器/微控制器/数字信号处理器)、至少十万门的逻辑和相当数量的存储器。

2.SoC设计的发展趋势及面临的挑战?

3.SoC设计的特点?

一个完整的SoC设计包括系统结构设计(也称为架构设计),软件结构设计和ASIC设计(硬件设计)。(不太确定)

4.SoC设计与传统的ASIC设计最大的不同是什么?

A.SoC设计更需要了解整个系统的应用,定义出合理的芯片架构,使得软硬件配合达到系统最佳工作状态。因而,软硬件协同设计被越来越多地采用。

B.SoC设计是以IP复用或更大的平台复用为基础的。因而,基于IP 复用的设计是硬件实现的特点。

5.什么是软硬件协同设计?

软硬件协同设计指的是软硬件的设计同步进行,在系统的初始阶段,两者就紧密相连。(下面这种描述方法是从百度上来的)软硬件协同设计是指对系统中的软硬件部分使用统一的描述和工具进行集成开发,可完成全系统的设计验证并跨越软硬件界面进行系统优化。6.常用的可测性设计方法有哪些?

内部扫描测试设计,自动测试矢量生成,存储器内建自测试,边界扫描测试

7.IP的基本概念和IP分类

IP是知识产权的意思,指一种事先定义,经验证可以重复使用的,能完成某些功能的组块,在集成电路行业里,IP通常是指硅知识产权(Silicon Intellectual Property),即IP核。

依设计流程区分:软核、硬核、固核

依差异化程度来区分:基础IP、标准IP、明星IP

8.什么是可综合RTL代码?

输入为可综合的RTL代码、约束条件和单元库(即工艺库),输出的是门级网表。(不知道是不是这么回答)

9.什么是同步电路,什么是异步电路,各有什么特点?

同步电路,即电路中的所有受时钟控制的单元,如触发器(Flip Flop)或寄存器(Register),全部由一个统一的全局时钟控制。

全异步设计跟同步设计最大的不同就是它的电路中的数据传输可以在任何时候发生,电路中没有一个全局的或局部的控制时钟。

10.逻辑综合的概念。

逻辑综合是指使用EDA工具把由硬件描述语言设计的电路自动转换成特定工艺下的网表,即从RTL级的HDL描述通过编译与优化产生符合约束条件的门级网表。

11.什么是触发器的建立时间(Setup Time),试画图进行说明。

指的是时钟信号变化之前数据保持不变的时间

12.什么是触发器的保持时间(Hold Time),试画图进行说明。

指的是时钟信号变化之后数据保持不变的时间

13.什么是验证,什么是测试,两者有何区别?

验证:在设计过程中确认所设计的正确性

通过软件仿真、硬件模拟和形式验证等方法进行

在流片之前要做的。

测试:检测芯片是否存在制造或封装过程中产生的缺陷。

采用测试设备进行检查

区别:1、验证的目的是用来检查电路的功能是否正确,对设计负责。

测试的目的则主要是检查芯片制造过程中的缺陷,对器件的质量负责。

2、验证基于事件或时钟驱动。

测试则是基于故障模型的。

14.试画图简要说明扫描测试原理。

电路分析基础试题库

《电路分析基础》试题库 第一部分填空题 1.对于理想电压源而言,不允许路,但允许路。 2.当取关联参考方向时,理想电容元件的电压与电流的一般关系式 为。 3.当取非关联参考方向时,理想电感元件的电压与电流的相量关系式 为。 4.一般情况下,电感的不能跃变,电容的不能跃变。 5.两种实际电源模型等效变换是指对外部等效,对内部并无等效可言。当端 子开路时,两电路对外部均不发出功率,但此时电压源发出的功率为,电流源发出的功率为;当端子短路时,电压源发出的功率为,电流源发出的功率为。 6.对于具有n个结点b个支路的电路,可列出个独立的KCL方程, 可列出个独立的KVL方程。 7.KCL定律是对电路中各支路之间施加的线性约束关系。 8.理想电流源在某一时刻可以给电路提供恒定不变的电流,电流的大小与端 电压无关,端电压由来决定。 9.两个电路的等效是指对外部而言,即保证端口的关系相 同。

10. RLC 串联谐振电路的谐振频率 = 。 11. 理想电压源和理想电流源串联,其等效电路为 。理想电流源和 电阻串联,其等效电路为 。 12. 在一阶RC 电路中,若C 不变,R 越大,则换路后过渡过程越 。 13. RLC 串联谐振电路的谐振条件是 =0。 14. 在使用叠加定理适应注意:叠加定理仅适用于 电路;在各分电路 中,要把不作用的电源置零。不作用的电压源用 代替,不作用的电流源用 代替。 不能单独作用;原电路中的 不能使用叠加定理来计算。 15. 诺顿定理指出:一个含有独立源、受控源和电阻的一端口,对外电路来说, 可以用一个电流源和一个电导的并联组合进行等效变换,电流源的电流等于一端口的 电流,电导等于该一端口全部 置零后的输入电导。 16. 对于二阶电路的零输入相应,当R=2C L /时,电路为欠阻尼电路,放电 过程为 放电。 17. 二阶RLC 串联电路,当R 2 C L 时,电路为振荡放电;当R = 时,电路发生等幅振荡。 18. 电感的电压相量 于电流相量π/2,电容的电压相量 于 电流相量π/2。

(精品)精品1电路分析基础试题答案

练习一、1.分别计算图示电路中各电源的端电压和它们的功率。 (5分) 解:(a ) …………2分 (b ) 电流源: ……….1.5分 电压源: …………1.5分 2.利用电源等效变换化简各二端网络。 (6分) 解: (a) 3 .计算图示电路在开关S 打开和闭合时a 点的电位?=a U (5分) 解:开关S 打开:mA I 25.11 121 6=++-= ……..1分 V U a 25.225.111=?+= …………………1.5分 开关S 闭合:V U 8.22 141212 131=+++ = ….1分 V U U a 9.11 11 111=+-? += ….1.5分 4.求图示电路中的电流1I 和电压ab U 。 (5分) 解:A I 25 10 9.01== A A I 222.29 20 1== ……….2.5分 (a ) (b ) W U P V U 5051052=?==?=发W U P V U 1052=?==发 W P A I V U 6323252=?==-==吸,方向向下 a b a b b b b a U b

A A I I U ab 889.09 8 4)9.0(11== ?-= ……..2.5分 5.电路如图所示,求X I 。(5分) 解: 电压源单独作用:4)42(-='+X I A I X 3 2 - ='? ……..1.5分 电流源单独作用:A I X 3 2 2422=?+= '' ……..1.5分 故原图中的03 2 32=+- =''+'=X X X I I I ………..2分 6、计算图四(4)所示二端网络吸收的有功功率、无功功率,并计算其视在功率和功率因数。其中,())(2sin 25V t t u =, R 1=1Ω, R 2=2Ω。 解:端口电压为?∠=05U & . 对于2=ω, X C = - 2j , X L =1j . 端口阻抗为 ()()()()() Ω-=-++-+= j j j j j Z 34221221 (2分) 端口电流: ?-∠=-=4.18953.3345 j I & A (2分) 有功功率:()W P 75.18]4.180cos[953.35=?--??= (2分) 无功功率:VA Q 24.64.18sin 953.35=??= (2分) 视在功率:VA Q P S 764.1922=+=(1分) 功率因数:95.0cos == S P ?(1分) Ω4X I '- V 4 +Ω 2Ω 4A 2X I ''Ω 2Ω 4A 2X I - V 4 +Ω 2

电路分析基础-期末考试试题与答案

试卷编号 命题人:审批人:试卷分类( A 卷或 B 卷) A 大学试卷 学期:2006 至2007 学年度第 1 学期 课程:电路分析基础I 专业:信息学院05 级 班级:姓名:学号: (本小题 5分)求图示电路中 a、b 端的等效电阻R ab。 (本小题 6分)图示电路原已处于稳态,在t 0时开关打开,求则i 0 。 t0 4A 5 1F 0.5H 3 得分 题号一二三四五六七八九十 十十 总分得分 、得分 R ab =R2 得分

i(0+)=20/13=1.54A

(本小题 5 分)已知某二阶电路的微分方程为 则该电路的固有频率(特征根)为d 2 u dt 2 du 8 12u 10 dt 和___-6 ___ 。该电路处于阻尼 得分 (本大题6分)求图示二端网络的戴维南等效电路。u ab=10v, R0=3Ω 得分 (本小题 5分)图示电路中 , 电流I =0,求 U S。 Us=6v 得分 b

U=4.8V 得分 (本小题 5分) 电路如图示 , 求a 、b 点对地的电压 U a 、U b 及电流 I 。 3V U a =U b =2v, I=0A. 得分 ( 本 大 题10分 ) 试用网孔分析法求解图示电路的电流 I 1 、 I 2 、 I 3 。 I 1=4A, I 2=6A, I 3=I 1-I 2=-2A 得分 (本小题 10 分 ) 用节点分析法求电压 U 。 2 2V 1 I 1

(本大题12分)试用叠加定理求解图示电路中电流源的电压。 34 6+ 4A 4A 单独作用时, u'=8/3V; 3V 单独作用时, u'='-2V; 共同作用时, u=u'+u'='2/3V 得分 (本大题 12 分)试求图示电路中R L为何值时能获得最大功率,并计算此时该电路效率 Uoc=4v,R0=2.4Ω; R L= R0=2.4Ω时,获得最大功率 Pmax,Pmax= 5/3W; P s=40/3W,η= Pmax/ P s=12.5%。 100%为多

电路分析基础试题大全及答案

训练一 “电路分析基础”试题(120分钟)—III 一、单项选择题(在每个小题的四个备选答案中,选出一个正确答案,并将正确答 案的号码填入提干的括号内。每小题2分,共40分) 1、图示电路中电流i等于() 1)1A 2)2A 3)3A 4)4A 2、图示单口网络的短路电流sc i等于()1)1A 2)1.5A 3)3A 4)-1A 3、图示电路中电压u等于() 1)4V 2)-4V 3)6V 4)-6V 4、图示单口网络的开路电压oc u等于()1)3V 2)4V 3)5V 4)9V 7AΩ 2Ω 1 Ω 4 i 6V Ω 2 Ω 4 sc i Ω 2 Ω 4 + _ Ω 2 Ω 2 - 2V + - 10V + u - + Ω 1Ω 2 6V + _ 3V + _ + - oc u

5、图示电路中电阻R 吸收的功率P 等于( ) 1)3W 2)4W 3)9W 4)12W 6、图示电路中负载电阻 L R 吸收的最大功率等于( ) 1)0W 2)6W 3)3W 4)12W 7、图示单口网络的等效电阻等于( ) 1)2Ω 2)4Ω 3)6Ω 4)-2Ω 8、图示电路中开关断开时的电容电压)0(+c u 等于( ) 1)2V 2)3V 3)4V 4)0V 3V Ω 2+_ R Ω 1A 3Ω 3+ _ 6V 5:1 L R Ω 4- + i 2a b 4V Ω 2+ _ Ω 2+ - c u +_ 2V =t F 1

9、图示电路开关闭合后的电压)(∞c u 等于( ) 1)2V 2)4V 3)6V 4)8V 10、图示电路在开关断开后电路的时间常数等于( ) 1)2S 2)3S 3)4S 4)7S 11、图示电路的开关闭合后,电感电流)(t i 等于() 1)t e 25- A 2)t e 5.05- A 3))1(52t e -- A 4) )1(55.0t e -- A 12、图示正弦电流电路中电压)(t u 的振幅等于() 1)1V 2)4V 3)10V 4)20V Ω46V Ω 2+ _ Ω 2+ - c u 0=t F 1- +1u 1 2u + - Ω 2+ _ Ω2+ - =t F 1F 25A Ω 20=t i 1H s 10+ _ + _ u 1H s u F 25.0V t t u s )2cos()(=

3.2模拟集成电路设计-差分放大器版图

集成电路设计实习Integrated Circuits Design Labs I t t d Ci it D i L b 单元实验三(第二次课) 模拟电路单元实验-差分放大器版图设计 2007-2008 Institute of Microelectronics Peking University

实验内容、实验目的、时间安排 z实验内容: z完成差分放大器的版图 z完成验证:DRC、LVS、后仿真 z目的: z掌握模拟集成电路单元模块的版图设计方法 z时间安排: z一次课完成差分放大器的版图与验证 Institute of Microelectronics, Peking University集成电路设计实习-单元实验三Page1

实验步骤 1.完成上节课设计放大器对应的版图 对版图进行、检查 2.DRC LVS 3.创建后仿真电路 44.后仿真(进度慢的同学可只选做部分分析) z DC分析:直流功耗等 z AC分析:增益、GBW、PM z Tran分析:建立时间、瞬态功耗等 Institute of Microelectronics, Peking University集成电路设计实习-单元实验三Page2

Display Option z Layout->Options ->Display z请按左图操作 Institute of Microelectronics, Peking University集成电路设计实习-单元实验三Page3

由Schematic创建Layout z Schematic->Tools->Design Synthesis->Layout XL->弹出窗口 ->Create New->OK >选择Create New>OK z Virtuoso XL->Design->Gen From Source->弹出窗口 z选择所有Pin z设置Pin的Layer z Update Institute of Microelectronics, Peking University集成电路设计实习-单元实验三Page4

电路分析基础_期末考试试题与答案

命题人: 审批人: 试卷分类(A 卷或B 卷) A 大学 试 卷 学期: 2006 至 2007 学年度 第 1 学期 课程: 电路分析基础I 专业: 信息学院05级 班级: 姓名: 学号: (本小题5分) 求图示电路中a 、b 端的等效电阻R ab 。 1 R R ab =R 2 (本小题6分) 图示电路原已处于稳态,在t =0时开关打开, 求则()i 0+。 Ω

i(0+)=20/13=1.54A ( 本 大 题6分 ) 求图示二端网络的戴维南等效电路。 1A a b u ab =10v, R 0=3Ω (本小题5分) 图示电路中, 电流I =0,求U S 。 Us=6v

(本小题5分) 已知某二阶电路的微分方程为 d d d d 22 81210u t u t u ++= 则该电路的固有频率(特征根)为____-2________和___-6______。该电路处于___过_____阻 尼工作状态。 (本小题5分) 电路如图示, 求a 、b 点对地的电压U a 、U b 及电流I 。 U a =U b =2v, I=0A. ( 本 大 题10分 ) 试用网孔分析法求解图示电路的电流I 1、I 2、I 3。 I 1=4A, I 2=6A, I 3=I 1-I 2=-2A (本小题10分) 用节点分析法求电压U 。

U U=4.8V ( 本 大 题12分 ) 试用叠加定理求解图示电路中电流源的电压。 3V 4A 单独作用时,u ’=8/3V; 3V 单独作用时,u ’’=-2V; 共同作用时,u=u ’+u ’’=2/3V 。 十、 ( 本 大 题12分 ) 试求图示电路中L R 为何值时能获得最大功率,并计算此时该电路效率

集成电路设计基础复习

1、解释基本概念:集成电路,集成度,特征尺寸 参考答案: A、集成电路(IC:integrated circuit)是指通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容等无源器件,按照一定的电路互连,“集成”在一块半导体晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能的集成块。 B、集成度是指在每个芯片中包含的元器件的数目。 C、特征尺寸是代表工艺光刻条件所能达到的最小栅长(L)尺寸。 2、写出下列英文缩写的全称:IC,MOS,VLSI,SOC,DRC,ERC,LVS,LPE 参考答案: IC:integrated circuit;MOS:metal oxide semiconductor;VLSI:very large scale integration;SOC:system on chip;DRC:design rule check;ERC:electrical rule check;LVS:layout versus schematic;LPE:layout parameter extraction 3、试述集成电路的几种主要分类方法 参考答案: 集成电路的分类方法大致有五种:器件结构类型、集成规模、使用的基片材料、电路功能以及应用领域。根据器件的结构类型,通常将其分为双极集成电路、MOS集成电路和Bi-MOS 集成电路。按集成规模可分为:小规模集成电路、中规模集成电路、大规模集成电路、超大规模集成电路、特大规模集成电路和巨大规模集成电路。按基片结构形式,可分为单片集成电路和混合集成电路两大类。按电路的功能将其分为数字集成电路、模拟集成电路和数模混合集成电路。按应用领域划分,集成电路又可分为标准通用集成电路和专用集成电路。 4、试述“自顶向下”集成电路设计步骤。 参考答案: “自顶向下”的设计步骤中,设计者首先需要进行行为设计以确定芯片的功能;其次进行结构设计;接着是把各子单元转换成逻辑图或电路图;最后将电路图转换成版图,并经各种验证后以标准版图数据格式输出。 5、比较标准单元法和门阵列法的差异。 参考答案:

电路分析基础试题库汇编标准答案

电路分析基础试题库汇编及答案 一.填空题(每空1分) 1-1.所谓电路,是由电的器件相互连接而构成的电流的通路。 1-2.实现电能输送和变换的电路称为电工电路;实现信息的传输和处理的电路称为电子电路。 1-3. 信号是消息或信息的表现形式,通常是时间的函数。 2-1.通常,把单位时间内通过导体横截面的电荷量定义为电流。 2-2.习惯上把正电荷运动方向规定为电流的方向。 2-3.单位正电荷从a点移动到b点能量的得失量定义为这两点间的电压。 2-4.电压和电流的参考方向一致,称为关联参考方向。 2-5.电压和电流的参考方向相反,称为非关联参考方向。 2-6.电压和电流的负值,表明参考方向与实际方向一致。 2-7.若P>0(正值),说明该元件消耗(或吸收)功率,该元件为负载。 2-8.若P<0(负值),说明该元件产生(或发出)功率,该元件为电源。 2-9.任一电路中,产生的功率和消耗的功率应该相等,称为功率平衡定律。 2-10.基尔霍夫电流定律(KCL)说明在集总参数电路中,在任一时刻,流出(或流出)任一节点或封闭面的各支路电流的代数和为零。 2-11.基尔霍夫电压定律(KVL)说明在集总参数电路中,在任一时刻,沿任一回路巡行一周,各元件的电压代数和为零。 2-12.用u—i平面的曲线表示其特性的二端元件称为电阻元件。 2-13.用u—q平面的曲线表示其特性的二端元件称为电容元件。 2-14.用i— 平面的曲线表示其特性的二端元件称为电感元件。 u(t),与流过它的电流i无关的二端元件称为电压源。 2-15.端电压恒为 S i(t),与其端电压u无关的二端元件称为电流源。 2-16.输出电流恒为 S 2-17.几个电压源串联的等效电压等于所有电压源的电压代数和。 2-18.几个同极性的电压源并联,其等效电压等于其中之一。

最新《电路分析基础》考试题库及答案

最新《电路分析基础》考试题库及答案

一、判断题 1、集总参数元件的电磁过程都分别集中在各元件内部进行。(∨) 2、实际电感线圈在任何情况下的电路模型都可以用电感元 件来抽象表征。(×) 3、电压、电位和电动势定义式形式相同,所以它们的单位 一样。(∨) 4、电流由元件的低电位端流向高电位端的参考方向称为关 联方向。(×) 5、电功率大的用电器,电功也一定大。 (×) 6、电路分析中一个电流得负值,说明它小于零。 (×) 7、电路中任意两个结点之间连接的电路统称为支路。(∨) 8、网孔都是回路,而回路则不一定是网孔。 (∨) 9、应用基尔霍夫定律列写方程式时,可以不参照参考方向。(×) 10、电压和电流计算结果得负值,说明它们的参考方向假设反了。(∨) 11、理想电压源和理想电流源可以等效互换。 (×) 12、两个电路等效,即它们无论其内部还是外部都相同。(×)

13、直流电桥可用来较准确地测量电阻。 ( ∨ ) 14、负载上获得最大功率时,说明电源的利用率达到了最大。 ( × ) 15、受控源在电路分析中的作用,和独立源完全相同。 ( × ) 16、电路等效变换时,如果一条支路的电流为零,可按短路处理。 ( × ) 二、单项选择题(建议每小题2分) 1、当电路中电流的参考方向与电流的真实方向相反时,该电流( B ) A 、一定为正值 B 、一定为负值 C 、不能肯定是正值或负值 2、已知空间有a 、b 两点,电压U ab =10V ,a 点电位为V a =4V ,则b 点电位V b 为( B ) A 、6V B 、-6V C 、14V 3、当电阻R 上的、参考方向为非关联时,欧姆定律的表达式应为( B ) A 、Ri u = B 、Ri u -= C 、 i R u = 4、一电阻R 上、参考方向不一致,令=-10V ,消耗功率为0.5W ,则电阻R 为( A ) A 、200Ω B 、-200Ω C 、±200Ω 5、两个电阻串联,R 1:R 2=1:2,总电压为60V ,则U 1的大小为( B ) u i u i u

电路分析基础试题库汇编及答案

《电路》试题六及参考答案 问题1、叠加定理、置换定理结合应用的典型例。 在图示电路中,若要求输出电压)(t u o 不受电压源2s u 的影响,问受控源的控制系数α应为何值? 解:据叠加定理作出)(2t u s 单独作用时的分解电路图 (注意要将受控源保留),解出)(t u o '并令)(t u o '=0即解得满足不受)(2t u s 影响的α的值。这样的思路求解虽然概念正确,方法也无问题,但因α,L R 是字符表示均未 给出具体数值,中间过程不便合并只能代数式表示,又加之电路中含有受控源, 致使这种思路的求解过程非常繁琐。 根据基本概念再做进一步分析可找到比较简单的方法。因求出的α值应使 0)(='t u o ,那么根据欧姆定律知L R 上的电流为0,应用置换定理将之断开,如解1图所示。(这是能简化运算的关键步骤!) 电流 22 1.06 26//3s s u u i =++=' 电压 21 2.02s u i u -='-=' 由KVL 得 2 22221)2.04.0(1.062.06s s s s s o u u u u i u u u ααα-=?-+-='-+'=' 令上式系数等于零解得 2=α 点评:倘若该题不是首先想到应用叠加定理作分解图,再用置换定理并考虑欧姆定律将L R 作断开置换处理,而是选用网孔法或节点法或等效电源定理求解出 o u 表达式,这时再令表达式中与2s u 有关的分量部分等于零解得α的值,其解算 过程更是麻烦。灵活运用基本概念对问题做透彻分析,寻求解决该问题最简便的方法,这是“能力”训练的重要环节。 1 s u Ω 3Ω 6Ω21u 1 u αo u 2 s u Ω 6s i L R 图1Ω3Ω 6Ω 22 s u Ω 61 u '1u 'α解1图 i ' o u '

电路分析基础试题库(答案)

试题库 一、填空题(建议较易填空每空0.5分,较难填空每空1分) 1、电流所经过的路径叫做电路,通常由电源、负载和中间环节三部分组成。 2、实际电路按功能可分为电力系统的电路和电子技术的电路两大类,其中电力系统的电路其主要功能是对发电厂发出的电能进行传输、分配和转换;电子技术的电路主要功能则是对电信号进行传递、变换、存储和处理。 3、实际电路元件的电特性单一而确切,理想电路元件的电特性则多元和复杂。无源二端理想电路元件包括电阻元件、电感元件和电容元件。 4、由理想电路元件构成的、与实际电路相对应的电路称为电路模型,这类电路只适用集总参数元件构成的低、中频电路的分析。 5、大小和方向均不随时间变化的电压和电流称为稳恒直流电,大小和方向均随时间变化的电压和电流称为交流电,大小和方向均随时间按照正弦规律变化的电压和电流被称为正弦交流电。 6、电压是电路中产生电流的根本原因,数值上等于电路中两

点电位的差值。 7、电位具有相对性,其大小正负相对于电路参考点而言。 8、衡量电源力作功本领的物理量称为电动势,它只存在于电源内部,其参考方向规定由电源正极高电位指向电源负极低电位,与电源端电压的参考方向相反。 9、电流所做的功称为电功,其单位有焦耳和度;单位时间内电流所做的功称为电功率,其单位有瓦特和千瓦。10、通常我们把负载上的电压、电流方向称作关联方向;而把电源上的电压和电流方向称为非关联方向。 11、欧姆定律体现了线性电路元件上电压、电流的约束关系,与电路的连接方式无关;基尔霍夫定律则是反映了电路的整体规律,其中KCL定律体现了电路中任意结点上汇集的所有支路电流的约束关系,KVL定律体现了电路中任意回路上所有元件上电压的约束关系,具有普遍性。 12、理想电压源输出的电压值恒定,输出的电流值由它本身和外电路共同决定;理想电流源输出的电流值恒定,输出的电压由它本身和外电路共同决定。 13、电阻均为9Ω的Δ形电阻网络,若等效为Y形网络,各电阻的阻值应为3Ω。

模拟集成电路设计经典教材

1、 CMOS analog circuit design by P.E.ALLEN 评定:理论性90 实用性70 编写 100 精彩内容:运放的设计流程、比较器、 开关电容 这本书在国内非常流行,中文版也 翻译的很好,是很多人的入门教材。 建议大家读影印版,因为ic 领域 的绝大部分文献是以英文写成的。 如果你只能读中文版,你的学习资料 将非常有限。笔者对这本书的评价 并不高,认为该书理论有余,实用性 不足,在内容的安排上也有不妥的地 方,比如没有安排专门的章节讲述反 馈,在小信号的计算方面也没有巧方法。本书最精彩的部分应该就是运放的设计流程了。这是领域里非常重要的问题,像Allen 教授这样将设计流程一步一步表述出来在其他书里是没有的。这正体现了Allen 教授的治学风格:苛求理论的完整性系统性。但是,作为一项工程技术,最关键的是要解决问题,是能够拿出一套实用的经济的保险的方案。所以,读者会发现,看完最后一章关于ADC/DAC 的内容,似乎是面面俱到,几种结构的ADC 都提到了,但是当读者想要根据需求选择并设计一种ADC/DAC 时,却无从下手。书中关于比较器的内容也很精彩,也体现了Allen 教授求全的风格。不过,正好其它教科书里对比较器的系统讲述较少,该书正好弥补了这一缺陷。Allen 教授是开关电容电路和滤波器电路的专家。书中的相关章节很适合作为开关电容电路的入门教材。该书的排版、图表等书籍编写方面的工作也做的很好。像Allen 这样的理论派教授不管在那所大学里,大概都会很快的获得晋升吧。另外,Allen 教授的学生Rincon Moca 教授写的关于LDO 的书非常详尽,值得一读。 2、 CMOS Circuit Design Layout and Simulation CMOS Mixed-Signal Circuit Design by R.J.Baker 评定:理论性80 实用性100 编写80 精彩内容:数据转换器的建模和测量、hspice 网表这本书的风格和Allen 的书刚好相反: 理论的系统性不强,但是极为实用,甚至给出 大量的电路仿真网表和hspice 仿真图线。 这本书的中文版翻译的也很好。最近出了第二 版,翻译人员换了,不知道翻译的水平如何。 不过,第二版好贵啊~~ Baker 教授在工业界 的实战经验丰富,曾经参加过多年的军方项目 的研发,接收器,锁相环,数据转换器,DRAM 等曾设计过。所以,书中的内容几乎了包含 了数字、模拟的所有重要电路,Baker 教授

模拟集成电路设计期末试卷..

《模拟集成电路设计原理》期末考试 一.填空题(每空1分,共14分) 1、与其它类型的晶体管相比,MOS器件的尺寸很容易按____比例____缩小,CMOS电路被证明具有_ 较低__的制造成本。 2、放大应用时,通常使MOS管工作在_ 饱和_区,电流受栅源过驱动电压控制,我们定义_跨导_来 表示电压转换电流的能力。 3、λ为沟长调制效应系数,对于较长的沟道,λ值____较小___(较大、较小)。 4、源跟随器主要应用是起到___电压缓冲器___的作用。 5、共源共栅放大器结构的一个重要特性就是_输出阻抗_很高,因此可以做成___恒定电流源_。 6、由于_尾电流源输出阻抗为有限值_或_电路不完全对称_等因素,共模输入电平的变化会引起差动输 出的改变。 7、理想情况下,_电流镜_结构可以精确地复制电流而不受工艺和温度的影响,实际应用中,为了抑制 沟长调制效应带来的误差,可以进一步将其改进为__共源共栅电流镜__结构。 8、为方便求解,在一定条件下可用___极点—结点关联_法估算系统的极点频率。 9、与差动对结合使用的有源电流镜结构如下图所示,电路的输入电容C in为__ C F(1-A)__。 10、λ为沟长调制效应系数,λ值与沟道长度成___反比__(正比、反比)。 二.名词解释(每题3分,共15分) 1、阱 解:在CMOS工艺中,PMOS管与NMOS管必须做在同一衬底上,其中某一类器件要做在一个“局部衬底”上,这块与衬底掺杂类型相反的“局部衬底”叫做阱。 2、亚阈值导电效应 解:实际上,V GS=V TH时,一个“弱”的反型层仍然存在,并有一些源漏电流,甚至当V GS

电路分析基础练习及答案

电路分析基础练习及答 案 TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】

电路分析基础试题库汇编及答案一.填空题(每空1分) 1-1.所谓电路,是由电的器件相互连接而构成的电流的通路。 1-2.实现电能输送和变换的电路称为电工电路;实现信息的传输和处理的电路称为电子电路。 1-3. 信号是消息或信息的表现形式,通常是时间的函数。 2-1.通常,把单位时间内通过导体横截面的电荷量定义为电流。 2-2.习惯上把正电荷运动方向规定为电流的方向。 2-3.单位正电荷从a点移动到b点能量的得失量定义为这两点间的电压。 2-4.电压和电流的参考方向一致,称为关联参考方向。 2-5.电压和电流的参考方向相反,称为非关联参考方向。 2-6.若P>0(正值),说明该元件消耗(或吸收)功率,该元件为负载。 2-7.若P<0(负值),说明该元件产生(或发出)功率,该元件为电源。 2-8.任一电路中,产生的功率和消耗的功率应该相等,称为功率平衡定律。 2-9.基尔霍夫电流定律(KCL)说明在集总参数电路中,在任一时刻,流出(或流出)任一节点或封闭面的各支路电流的代数和为零。 2-11.基尔霍夫电压定律(KVL)说明在集总参数电路中,在任一时刻,沿任一回路巡行一周,各元件的电压代数和为零。 2-12.用u—i平面的曲线表示其特性的二端元件称为电阻元件。 2-13.用u—q平面的曲线表示其特性的二端元件称为电容元件。 2-14.用i— 平面的曲线表示其特性的二端元件称为电感元件。

2-15.端电压恒为 u(t),与流过它的电流i无关的二端元件称为电压源。 S i(t),与其端电压u无关的二端元件称为电流源。 2-16.输出电流恒为 S 2-17.几个电压源串联的等效电压等于所有电压源的电压代数和。 2-18.几个同极性的电压源并联,其等效电压等于其中之一。 2-19.几个电流源并联的等效电流等于所有电流源的电流代数和。 2-20.几个同极性电流源串联,其等效电流等于其中之一。 2-21.某元件与理想电压源并联,其等效关系为该理想电压源。 2-22.某元件与理想电流源串联,其等效关系为该理想电流源。 2-23.两个电路的等效是指对外部而言,即保证端口的伏安特性(VCR)关系相同。3-1.有n个节点,b条支路的电路图,必有n-1 条树枝和b-n+1条连枝。 3-2.有n个节点,b条支路的电路图,其独立的KCL方程为n-1个,独立的KVL方程数为b-n+1。 3-3.平面图的回路内再无任何支路的闭合回路称为网孔。 3-4.在网孔分析法中,若在非公共支路有已知电流源,可作为已知网孔电流。 3-5.在节点分析法中,若已知电压源接地,可作为已知节点电压。 4-1.叠加定理只适用线性电路的分析。 4-2.受控源在叠加定理时,不能单独作用,也不能削去,其大小和方向都随控制量变化。 4-3.在应用叠加定理分析时,各个独立电源单独作用时,而其他独立电源为零,即其他电压源短路,而电流源开路。 4-4.戴维宁定理说明任何一个线性有源二端网络N,都可以用一个等效电压源即N二端子的开路电压和内阻R0串联来代替。

模拟集成电路设计软件使用教程

模拟集成电路设计软件实验教程 月4年2006

1 目录 实验一自上而下(Top-Down)的电路设计 (3) Lab 1.1 启动软件 (3) Lab 1.2 自上而下的系统级仿真 (3) Lab 1.3 电路图输入 (7) Lab 1.4 模块的创建 (10) Lab 1.5 电源的创建 (12) Lab 1.6 建立运放测试电路 (14) 实验二使用Spectre Direct进行模拟仿真 (17) Lab 2.1 运行仿真 (17) Lab 2.2 使用激励模板 (28) Lab 2.3 波形窗的使用 (32) Lab 2.4 保存仿真状态 (36) Lab 2.5 将仿真结果注释在电路图窗口 (37) 2 实验一自上而下(Top-Down)的电路设计Lab 1.1 启动软件 实验目的: 掌握如何启动模拟电路设计环境.

实验步骤: 1.进入Linux界面后,点击鼠标右键,选中New Terminal,则会弹出一个交互终端. 2.进入教程所在目录后,输入命令cd Artist446 (注意:cd后必须有空格;命令行大小写敏感) 3.在同一个交互终端内,输入命令icms &,在屏幕底部会出现一个命令交互窗(Command Interpreter Window,CIW).如果出现What's New窗口,可使用File-Close命令关闭. Lab 1.2 自上而下的系统级仿真 实验目的: 掌握如何对含AHDL模块的模块级设计进行仿真. 实验步骤: 1.在CIW中选择Tool-Library Manager,会弹出库管理器(Library Manager). 2.在库管理器中,用鼠标左键选中training,则cell中会显示出training库中所有的cell;在training 的所有cell中用左键选中peakTestv;用鼠标中键(或右键)打开(open)view中的schematic.将会出现如下图所示的测试电路: 3 点击左当该模块四周出现一高亮黄色虚线框时,将鼠标置于图中peakDetectv模块上,3. . ,则模块四周线框变为白色实线框键选中该模块EditDesign-Hierarchy-Descend 设置Name将View ,,弹出Descend对话框4.选择: peakDetectv模块的电路图OK.为schematic,然后点击则出现

集成电路设计基础 课后答案

班级:通信二班姓名:赵庆超学号:20071201297 7,版图设计中整体布局有哪些注意事项? 答:1版图设计最基本满足版图设计准则,以提高电路的匹配性能,抗干扰性能和高频工作性能。 2 整体力求层次化设计,即按功能将版图划分为若干子单元,每个子单元又可能包含若干子单元,从最小的子单元进行设计,这些子单元又被调用完成较大单元的设计,这种方法大大减少了设计和修改的工作量,且结构严谨,层次清晰。 3 图形应尽量简洁,避免不必要的多边形,对连接在一起的同一层应尽量合并,这不仅可减小版图的数据存储量,而且版图一模了然。 4 在构思版图结构时,除要考虑版图所占的面积,输入和输出的合理分布,较小不必要的寄生效应外,还应力求版图与电路原理框图保持一致(必要时修改框图画法),并力求版图美观大方。 8,版图设计中元件布局布线方面有哪些注意事项? 答:1 各不同布线层的性能各不相同,晶体管等效电阻应大大高于布线电阻。高速电路,电荷的分配效应会引起很多问题。 2 随器件尺寸的减小,线宽和线间距也在减小,多层布线层之间的介质层也在变薄,这将大大增加布线电阻和分布电阻。 3 电源线和地线应尽可能的避免用扩散区和多晶硅布线,特别是通过

较大电流的那部分电源线和地线。因此集成电路的版图设计电源线和地线多采用梳状布线,避免交叉,或者用多层金属工艺,提高设计布线的灵活性。 4 禁止在一条铝布线的长信号霞平行走过另一条用多晶硅或者扩散区布线的长信号线。因为长距离平行布线的两条信号线之间存在着较大的分布电容,一条信号线会在另一条信号线上产生较大的噪声,使电路不能正常工作。、 5 压点离开芯片内部图形的距离不应少于20um,以避免芯片键和时,因应力而造成电路损坏。

电路分析基础试题

北京理工大学珠海学院 2009 ~ 2010学年第一学期《电路分析基础A 》期末试卷(B ) 适用年级专业:2008级信息工程、自动化专业 试卷说明:闭卷,考试时间120分 一、填空题(每个空1分,共20分)【得分: 】 1.当电压u 和电流i 取关联参考方向时,理想电容元件C 的电压与电流间关系 为 ,理想电感元件L 的电压与电流间关系为 。 2. 若电路中a 、b 、c 三点电位分别为3V 、1V 、2V ,则U ab= 2 V , Uc b= 1 V 。 3.一个阻值为10Ω的电阻,其两端电压为5V ,则通过它的电流 A 。当通过它的电流为1.5A 时,它两端的电压是 15 V 。当电阻两端没有加电压时,它的电流是 0 A ,电阻是 10 Ω。 4.对于一个具有b 条支路和n 个结点的电路,使用支路电流法求解时,可以列出 n-1 个独立的KCL 方程,b-(n-1) 个独立的KVL 方程。 5. 两个电路等效变换的条件是对等效电路以外的部分,即端口的 伏安关系 关系保证相同。 6. 已知5030U =∠?&,频率为ω,则瞬时值u =30)t ω+?。 7. RLC 串联谐振电路工作的基本特点是 电压 和 电流 同相,此时得 到的电路谐振频率f 0 8. 正弦量的三要素是指 幅值 、 频率 和 初相 。 9.已知Z 1=3+j3Ω,Z 2=3-j3Ω,若Z 1 、Z 2串联其等效阻抗为 6Ω 若Z 1 、Z 2并联其等效阻抗为 3Ω 。 二、判断题(正确的划√,错误的划×,每小题2分,共20分)【得分: 】 1.电路如图所示,5V 电压源吸收的功率为-15W 。(× ) du i C dt =di u L dt =

电路分析基础全套练习题习题及答案

第1章 电路的基本概念和定律 习题答案 1-1 电路如图1-64所示,已知R 1=3Ω,R 2=6Ω,U =6V 。求: (1)总电流强度I ; (2)电阻R 1上的电流I 1和R 2上的电流I 2。 解:总电阻:Ω26 +36 ×3+2121==R R R R R= 总电流:A 32 6 ==R U I= A 236+36+2121=?I=R R R = I A 136 +33 +2112=?I=R R R =I 1-2 电路如图1-65所示,已知U S =100V ,R 1=2kΩ,R 2=8kΩ,在下列三种情况下,分别求电阻R 2两端的电压及R 2、R 3中通过的电流: (1)R 3=8kΩ; (2)R 3=∞(开路); (3)R 3=0(短路)。 解:(1)当R 3=8kΩ时,总电阻: k Ω68 88 8232321=+?+=++ =R R R R R R mA 3 50k Ω6V 100S ==R U I= mA 3253508+88+3232=?I=R R R = I mA 3 253508+88+3223=?I=R R R =I V 3 200 3258222=? =R =I U (2)当R 3=∞(开路)时:I 3 = 0A mA 108 +2100 +21S 2==R R U =I 图1-64 习题1-1图 图1-65 习题1-2图

V 80108222=?=R =I U (3)当R 3=0(短路)时:I 2 = 0A ,U 2 = 0V ; mA 50k Ω 2V 1001S 3==R U = I 1-3 图1-66所示的各元件均为负载(消耗电能),其电压、电流的参考方向如图中所示。已知各元件端电压的绝对值为5V ,通过的电流绝对值为4A 。 (1)若电压参考方向与真实方向相同,判断电流的正负; (2)若电流的参考方向与真实方向相同,判断电压的正负。 (a) (b) (c) (d) 图1-66 习题1-3图 解:(1)若电压参考方向与真实方向相同时: 图(a ):电压与电流参考方向关联,电流为正I =4A ; 图(b ):电压与电流参考方向非关联,电流为负I =-4A ; 图(c ):电压与电流参考方向关联,电流为正I =4A ; 图(d ):电压与电流参考方向非关联,电流为负I =-4A 。 (2)若电流的参考方向与真实方向相同时: 图(a ):电压与电流参考方向关联,电压为正U =5V ; 图(b ):电压与电流参考方向非关联,电压为负U =-5V ; 图(c ):电压与电流参考方向关联,电压为正U =5V ; 图(d ):电压与电流参考方向非关联,电压为负U =-5V 。 1-4 一只“100Ω、100W ”的电阻与120V 电源相串联,至少要串入多大的电阻R 才能使该电阻正常工作?电阻R 上消耗的功率又为多少? 解:根据公式R P=I 2 可得 100+0011201002?)(R = 所以R = 20Ω

IC设计基础笔试集锦

IC设计基础(流程、工艺、版图、器件)笔试集锦 1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路 相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA 等的概念)。(仕兰微面试题目) 什么是MCU? MCU(Micro Controller Unit),又称单片微型计算机(Single Chip Microcomputer),简称单片机,是指随着大规模集成电路的出现及其发展,将计算机的CPU、RAM、ROM、定时数器和多种I/O接口集成在一片芯片上,形成芯片级的计算机。 MCU的分类 MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、FLASH ROM等类型。MASK ROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;FALSH ROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;OTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。 RISC为Reduced Instruction Set Computing的缩写,中文翻译为精简执令运算集,好处是CPU核心 很容易就能提升效能且消耗功率低,但程式撰写较为复杂;常见的RISC处理器如Mac的Power PC 系列。 CISC就是Complex Instruction Set Computing的缩写,中文翻译为复杂指令运算集,它只是CPU分类的一种,好处是CPU所提供能用的指令较多、程式撰写容易,常见80X86相容的CPU即是此类。 DSP有两个意思,既可以指数字信号处理这门理论,此时它是Digital Signal Processing的缩写;也可以是Digital Signal Processor的缩写,表示数字信号处理器,有时也缩写为DSPs,以示与理论的区别。 2、FPGA和ASIC的概念,他们的区别。(未知) 答案:FPGA是可编程ASIC。 ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一 个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计 制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)otp是一次可编程(one time programme),掩膜就是mcu出厂的时候程序已经固化到里面去了,不能在写程序进去!( 4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目) 5、描述你对集成电路设计流程的认识。(仕兰微面试题目) 6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目) 7、IC设计前端到后端的流程和eda工具。(未知) 8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知) 9、Asic的design flow。(威盛VIA 2003.11.06 上海笔试试题) 10、写出asic前期设计的流程和相应的工具。(威盛) 11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试) 先介绍下IC开发流程: 1.)代码输入(design input) 用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码 语言输入工具:SUMMIT VISUALHDL MENTOR RENIOR 图形输入: composer(cadence); viewlogic (viewdraw) 2.)电路仿真(circuit simulation) 将vhd代码进行先前逻辑仿真,验证功能描述是否正确 数字电路仿真工具: Verolog:CADENCE Verolig-XL SYNOPSYS VCS MENTOR Modle-sim VHDL : CADENCE NC-vhdl SYNOPSYS VSS MENTOR Modle-sim 模拟电路仿真工具: AVANTI HSpice pspice,spectre micro microwave: eesoft : hp 3.)逻辑综合(synthesis tools) 逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真 中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再 仿真。最终仿真结果生成的网表称为物理网表。 12、请简述一下设计后端的整个流程?(仕兰微面试题目) 13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元 素?(仕兰微面试题目) 14、描述你对集成电路工艺的认识。(仕兰微面试题目)

相关主题