1、引脚连接有典型接法。
2、SPI模式最大CLK27M、FSYNC模式最大37M。
3、DRDY/FSYNC,不同的模式输入输出不同。SPI模式DRDY输出,FSYNC模式FSYNC输入控
制。
4、PWDN5-8,必须接地。
5、供电顺序,有些影响但是没有那么大。AVDD、IOVDD、DVDD,不同的模式,使用的电
压不同,有图表。
6、IOVDD、DVDD可以连接在一起,但是要满足IOVDD电压。IOVDD电压是数字引脚识别
电压。
7、FORMAT设置工作模式,SPI、FSYNC,,,,定点、随机,,,,TDM。有图表。
8、SYNC信号设置四路之间同步采集。
9、PWDN信号可以停用相应的通道,figure75图时序。
10、输入范围Vin=AINP-AINN。- VREF到+VREF,这里的正负不是可以输入负电压,而是
AINP-AINN可以为负(差分输入)。任何AD的输入电压范围都不能超过供电电压范围。
11、MODE设置速度、精度模式。每种模式都有其最大工作频率。
12、DIN用于链模式,TEST用于检测引脚之间的联通,有图表。
13、CLKDIV高低电平不同,接受的最大频率不同。
14、(SPI模式,FSYNC模式不知道)CLK控制采集电压的频率,SCLK控制读取数据的
频率
15、FSYNC模式,采集数据的频率和CLK满足256-2560的关系。
16、SPI模式:DRDY下降沿后,最高位(符号标志位即是输出到DATA上),SCLK出现
在DRDY低电平期间第一个上升沿数据即被读取。但是在SCLK必须在DRDY低电平期间的第一个由上升沿变换到下降沿,DRDY才变高。(和时序图不太一样)
17、最大的参考电压并不大一般是-2.5V---2.5V
经验:
1)时钟分为CLK、。SCLK决定每1bit数据的传输速率,即每一个时钟传输1bit数
据。CLK的数值除以256-2560(参考DIVCLK,和FORMAT设置工作模式选择
256-2560数值)是采样率的设置。