搜档网
当前位置:搜档网 › 福州大学2016本科继电保护期末考

福州大学2016本科继电保护期末考

福州大学2016本科继电保护期末考
福州大学2016本科继电保护期末考

福州大学2016继电保护

红字是抄的潦草看不清自己的字不确定是啥,是学霸的话,是可以凭感觉理解的吧

填空

1.装设自动重合闸的目的是_______启动方法有_______配合_______整定时限

2.继电保护装置是反应_______并动作于_______的一种自动装置(拒动相邻实现保护作用_______)

3.大接地系统中线路接地故障保护可采用由_______,_______和零序过电流保护构成的阶段式零序一段保护,(同一线路零序过电流保护动作时_______本线路过电流保护动作时限。)

4.小接地系统单相接地故障非故障元件零序电流等于_______

5.线路首端电容性功率功率方向为_______中性点非直接接地电网发生单相接地故障先报警保护_______

6.纵联保护通道传送信号按性质分为________,_______,_______,_______上述通道主要组成元件包括_______,_______,连通滤波器,_______等。。。。。。根据其传送信号频率又称高频通道

7.作为距离保护的核心,阻抗继电器根据元件引入电压电流数相数分为_______与_______两大类

8.用相位比较原理构成模拟式阻抗继电器补偿U’表示_______

9.完全无方向阻抗继电器_______和瓦斯保护一起作为油浸式变压器的主保护范围是_______

10.关于不平衡电流影响因素主要包括_______,_______,_______变压器高压侧接于中性点(接地处?)。一般变压器高压侧装设接地保护作为变压器高压绕组和相邻元件故障的_______。当变压器中性点直接接地可以从_______获得(零序1段电流设置两段式零序一段保护,零序一,二段保护较短时限出口跳闸并且_______。)

11.电动机负序一段保护可以反映电动机_______,_______,断相_______和由于负序电流引起的过热_______等。

12.220kv变电站双母同时运行当母线连接支路运行方式固定或经常改变分别宜采用________,______母线保护。

大题:中间那道题是高频保护部分算闭锁角,闭锁区动作区(不抄了当初本渣只会这题)1.下图:AB装设三段式电路保护K’rel=1.25 K”rel=1.1 K’’’rel=1.15自启动系数Kms=1.5 返回Kre=0.85时间级差t=0.5s

(1)当线路AB电流I段保护最小保护范围大于等于线路全长50%,AB线路长度大于多少?

(2)由上诉确定AB长按远后备灵敏度系数大于等于1.2计算,电流三段保护的动作值,该保护动作时间及近后备灵敏度系数。

3.下图网络各路三段距离保护用方向阻抗继电器,主保护为差动保护,图示变压器阻抗已归算到110KV考虑分支系数对AB线路装设三段式距离保护整定。

已知等值系统电势115KV可靠系数K’rel=K’’rel=0.8 K’’’rel=1.2自启动系数Kms=1.5 返回系数Krel=1.15 时级差t=0.5s线路阻抗角&k=65 负载阻抗角&L=26 灵敏度系数应不小于1

PS:考研党大可以放心,因为我们那届考研的基本上全挂了,要挂大不了一起挂其实考完研当初只有2天准备,大家都是一样的想法,这门考试当做看不见好好准备,也是有学霸边考研边过的,觉得考不过也不要放弃至少当做考前热身。好像也有以前年份的历年卷不过好像没什么参考价值,考了发现完全不一样,身为过来人只能帮你们到这里了,如果需要打印建议把图自己重画,还有这段字删了

福州大学集成电路应用实验一

《集成电路应用》课程实验实验一 4053门电路综合实验 学院:物理与信息工程学院 专业: 电子信息工程 年级: 2015级 姓名:张桢 学号: 指导老师:许志猛

实验一 4053门电路综合实验 一、实验目的: 1.掌握当前广泛使用的74/HC/HCT系列CMOS集成电路、包括门电路、反相 器、施密特触发器与非门等电路在振荡、整形、逻辑等方向的应用。 2.掌握4053的逻辑功能,并学会如何用4053设计门电路。 3.掌握多谐振荡器的设计原理,设计和实现一个多谐振荡器,学会选取和 计算元件参数。 二、元件和仪器: 1.CD4053三2通道数字控制模拟开关 2.万用表 3.示波器 4.电阻、电容 三、实验原理: 1.CD4053三2通道数字控制模拟开关 CD4053是三2通道数字控制模拟开关,有三个独立的数字控制输入端A、B、C和INH输入,具有低导通阻抗和低的截止漏电流。幅值为4.5~20V的数字信号可控制峰-峰值至20V的数字信号。CD4053的管脚图和功能表如下所示 4053引脚图

4053的8种逻辑功能 CD4053真值表 根据CD4053的逻辑功能,可以由CD4053由4053电路构成如下图所示8种逻辑门(反相器与非门或非门、反相器、三态门、RS 触发器、——RS 触发器、异或门等)。 输入状态 接通通道

]) 2)(()(ln[ T DD T DD T DD T V V V V V V V RC T -+--=2.多谐振荡器的设计 非门作为一个开关倒相器件,可用以构成各种脉冲波形的产生电路。电路的基本工作原理是利用电容器的充放电,当输入电压达到与非门的阈值电压VT 时,门的输出状态即发生变化。因此,电路输出的脉冲波形参数直接取决于电路中阻容元件的数值。 可以利用反相器设计出如下图所示的多谐振荡器 这样的多谐振荡器输出的信号周期计算公式为: 当R S ≈2R 时,若:VT=0.5VDD ,对于HC 和HCU 型器件,有 T ≈2.2RC 对于HCT 型器件,有 T ≈2.4RC 四、实验内容: 1. 验证CD4053的逻辑功能,用4053设计门电路,并验证其逻辑功能: (1)根据实验原理设计如下的反相器电路图: CD4053构成反相器电路

福州大学集成电路应用实验二-参考模板

《集成电路应用》课程实验实验二锁相环综合实验 学院:物理与信息工程学院 专业: 电子信息工程 年级: 2015级 姓名:张桢 学号: 指导老师:许志猛

实验二锁相环综合实验 一、实验目的: 1.掌握锁相环的基本原理。 2.掌握锁相环外部元件的选择方法。 3.应用CD4046锁相环进行基本应用设计。 二、元件和仪器: 1.CD4046 2.函数信号发生器 3.示波器 4.电阻、电容若干 5.面包板 三、实验原理: 1.锁相环的基本原理。 锁相环最基本的结构如图所示。它由三个基本的部件组成:鉴相器(PD)、环路滤波器(LPF)和压控振荡器(VCO)。 锁相环工作原理图 鉴相器是个相位比较装置。它把输入信号Si(t)和压控振荡器的输出信号So(t)的相位进行比较,产生对应于两个信号相位差的误差电压Se(t)。 环路滤波器的作用是滤除误差电压Se(t)中的高频成分和噪声,以保证环路所要求的性能,增加系统的稳定性。

压控振荡器受控制电压Sd(t)的控制,使压控振荡器的频率向输入信号的频率靠拢,直至消除频差而锁定。 锁相环是个相位误差控制系统。它比较输入信号和压控振荡器输出信号之间的相位差,从而产生误差控制电压来调整压控振荡器的频率,以达到与输入信号同频。在环路开始工作时,如果输入信号频率与压控振荡器频率不同,则由于两信号之间存在固有的频率差,它们之间的相位差势必一直在变化,结果鉴相器输出的误差电压就在一定范围内变化。在这种误差电压的控制下,压控振荡器的频率也在变化。若压控振荡器的频率能够变化到与输入信号频率相等,在满足稳定性条件下就在这个频率上稳定下来。达到稳定后,输入信号和压控振荡器输出信号之间的频差为零,相差不再随时间变化,误差电压为一固定值,这时环路就进入“锁定”状态。这就是锁相环工作的大致过程。 2.CD4046芯片的工作原理。 CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V -18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。 CD4046锁相的意义是相位同步的自动控制,功能是完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如下所示。 4046组成框图

福大结构力学课后习题详细答案(祁皑).. - 副本知识分享

福大结构力学课后习题详细答案(祁皑).. -副本

结构力学(祁皑)课后习题详细答案 答案仅供参考 第1章 1-1分析图示体系的几何组成。 1-1(a) 解 原体系依次去掉二元体后,得到一个两铰拱(图(a-1))。因此,原体系为几何不变体系,且有一个多余约束。 1-1 (b) 解 原体系依次去掉二元体后,得到一个三角形。因此,原体系为几何不变体系,且无多余约束。 1-1 (c) (c-1) (a ( a-1) (b ) (b- (b-

收集于网络,如有侵权请联系管理员删除 (c-2) (c-3) 解 原体系依次去掉二元体后,得到一个三角形。因此,原体系为几何不变体系,且无多余约束。 1-1 (d) (d-1) (d-2) (d-3) 解 原体系依次去掉二元体后,得到一个悬臂杆,如图(d-1)-(d-3)所示。因此,原体系为几何不变体系,且无多余约束。注意:这个题的二元体中有的是变了形的,分析要注意确认。 1-1 (e) 解 原体系去掉最右边一个二元体后,得到(e-1)所示体系。在该体系中,阴影所示的刚片与支链杆C 组成了一个以C 为顶点的二元体,也可以去掉,得到(e-2)所示体系。在图(e-2 )中阴影所示的刚片与基础只 ( d ( e (e-1) A (e-2)

收集于网络,如有侵权请联系管理员删除 用两个链杆连接,很明显,这是一个几何可变体系,缺少一个必要约束。因此,原体系为几何可变体系,缺少一个必要约束。 1-1 (f) 解 原体系中阴影所示的刚片与体系的其它部分用一个链杆和一个定 向支座相连,符合几何不变体系的组成规律。因此,可以将该刚片和相应的约束去掉只分析其余部分。很明显,余下的部分(图(f-1))是一个几何不变体系,且无多余约束。因此,原体系为几何不变体系,且无多余约束。 1-1 (g) 解 原体系中阴影所示的刚片与体系的其它部分用三个链杆相连,符合几何不变体系的组成规律。因此,可以将该刚片和相应的约束去掉,只分析其余部分。余下的部分(图(g-1))在去掉一个二元体后,只剩下一个悬臂杆(图(g-2))。因此,原体系为几何不变体系,且无多余约束。 1-1 (h) (h (f (f-1) (g (g-1) (g-2) (h-1)

福大结构力学课后习题详细答案..-副本

结构力学(祁皑)课后习题详细答案 答案仅供参考 第1章 1-1分析图示体系的几何组成。 1-1(a) 解原体系依次去掉二元体后,得到一个两铰拱(图(a-1))。因此,原体系为几何不变体系,且有一个多余约束。 1-1 (b)

解 原体系依次去掉二元体后,得到一个三角形。因此,原体系为几何不变体系,且无多余约束。 1-1 (c) (c-2) (c-3) 解 原体系依次去掉二元体后,得到一个三角形。因此,原体系为几何不变体系,且无多余约束。 1-1 (d)

(d-1)(d-2)(d-3) 解原体系依次去掉二元体后,得到一个悬臂杆,如图(d-1)-(d-3)所示。因此,原体系为几何不变体系,且无多余约束。注意:这个题的二元体中有的是变了形的,分析要注意确认。 1-1 (e) 解原体系去掉最右边一个二元体后,得到(e-1)所示体系。在该体系中,阴影所示的刚片与支链杆C组成了一个以C为顶点的二元体,也可以去掉,得到(e-2)所示体系。在图(e-2)中阴影所示的刚片与基础只用两个链杆连接,很明显,这是一个几何可变体系,缺少一个必要约束。因此,原体系为几何可变体

系,缺少一个必要约束。 1-1 (f) 解原体系中阴影所示的刚片与体系的其它部分用一个链杆和一个定向支座相连,符合几何不变体系的组成规律。因此,可以将该刚片和相应的约束去掉只分析其余部分。很明显,余下的部分(图(f-1))是一个几何不变体系,且无多余约束。因此,原体系为几何不变体系,且无多余约束。 1-1 (g) 解原体系中阴影所示的刚片与体系的其它部分用三个链杆相连,符合几何不变体系的组成规律。因此,可以将该刚片和相应的约束去掉,只分析其余部分。余下的部分(图(g-1))在

大规模集成电路应用

《大规模集成电路应用》论文姓名:谭宇 学号: 20104665 学院: 计算机与信息工程学院 专业班级: 自动化3班

大规模集成电路的体会 摘要:信息飞速发展时代,半导体、晶体管等已广泛应用,大规模集成电路也 成为必要性的技术,集成电路诞生以来,经历了小规模(SSI)、中规模(MSI)、大规模(LSI)的发展过程,目前已进入超大规模(VLSI)和甚大规模集成电路(ULSI)阶段,进入片上系统(SOC)的时代。 关键字:大规模集成;必要性;体会; 1 大规模集成的重要性 集成电路产业是衡量一个国家综合实力的重要重要指标。而这个庞大的产业主要由集成电路的设计、芯片、封装和测试构成。在这个集成电路生产的整个过程中,集成电路测试是惟一一个贯穿集成电路生产和应用全过程的产业。如:集成电路设计原型的验证测试、晶圆片测试、封装成品测试,只有通过了全部测试合格的集成电路才可能作为合格产品出厂,测试是保证产品质量的重要环节。 集成电路测试是伴随着集成电路的发展而发展的,它为集成电路的进步做出了巨大贡献。我国的集成电路自动测试系统起步较晚,虽有一定的发展,但与国外的同类产品相比技术水平上还有很大的差距,特别是在一些关键技术上难以实现突破。国内使用的高端大型自动测试系统,几乎是被国外产品垄断。市场上各种型号国产集成电路测试,中小规模占到80%。大规模集成电路测试系统由于稳定性、实用性、价格等因素导致没有实用化。大规模/超大规模集成电路测试系统主要依靠进口满足国内的科研、生产与应用测试,我国急需自主创新的大规模集成电路测试技术,因此,本文对集成电路测试技术进行了总结和分析。 2 集成电路测试的必要性 随着集成电路应用领域扩大,大量用于各种整机系统中。在系统中集成电路往往作为关键器件使用,其质量和性能的好坏直接影响到了系统稳定性和可靠性。 如何检测故障剔除次品是芯片生产厂商不得不面对的一个问题,良好的测试流程,可以使不良品在投放市场之前就已经被淘汰,这对于提高产品质量,建立生产销售的良性循环,树立企业的良好形象都是至关重要的。次品的损失成本可以在合格产品的售价里得到相应的补偿,所以应寻求的是质量和经济的相互制衡,以最小的成本满足用户的需要。 作为一种电子产品,所有的芯片不可避免的出现各类故障,可能包括:1.固定型故障;2.跳变故障;3.时延故障;4.开路短路故障;5桥接故障,等等。测试的作用是检验芯片是否存在问题,测试工程师进行失效分析,提出修改建议,从工程角度来讲,测试包括了验证测试和生产测试两个主要的阶段。 一款新的集成电路芯片被设计并生产出来,首先必须接受验证测试。在这一阶段,将会进行功能测试、以及全面的交流(AC)参数和直流(DC)参数的测试等,也可能会探测芯片的内部结构。通常会得出一个完整的验证测试信息,如芯片的工艺特征描述、电气特征(DC参数、AC参数、电容、漏电、温度等测试条件)、时序关系图等等。通过验证测试中的参数测试、功能性测试、结构性测试,可以诊断和修改系统设计、逻辑设计和物理设计中的设计错误,为最终规范(产品手册)测量出芯片的各种电气参数,并开发出测试流程。 当芯片的设计方案通过了验证测试,进入生产阶段之后,将利用前一阶段设

2011年福州大学结构力学研究生真题

福州大学2011研究生试卷 一:选择题(每小空2分,共16分) 1.静定结构在————时,只产生变形和位移,不产生内力。 A温度变化B支座位移C制造误差D荷载作用 2.静定结构在————时,只产生位移,不产生变形和内力。 A温度变化B支座位移C制造误差D荷载作用 3.梁和刚架的位移计算公式,在理论上是—————。 A近似的,误差在工程上是容许的B准确的C近似的,但误差因结构而异4.桁架的位移计算,在理论上是————。 A近似的,误差在工程上是容许的B准确的C近似的,但误差因结构而异5.在工程中,瞬变体系不能作为结构的原因是————。 A会发生微小的位移B约束的数量不足C正常荷载下,可能产生很大的内力6.增加单自由度体系的阻尼(增加后仍是小阻尼),其结果是————。 A自振周期变长B自振周期变短C自振周期不变D不一定 7.在单自由度体系中,在共振区降低结构的动力位移,有效的办法应首选—————,在共振区之外降低结构的动力位移,有效的办法应首选————。 A增加阻尼B改变结构的自振频率 二:判断题(每空2分,共14分)。 1.力法方程,实际上是力的平衡方程。 2.位移法方程,实际上是位移协调方程。 3.三铰拱的合理拱轴线与荷载无关。 4.对于单自由度体系,体系的内力和位移具有统一的动力系数。 5.体系的动力系数一定大于1. 6.去图示结构基本体系,则力法方程△1= ,△2= 。 三:简答题(每小题4分,共12分)。 1.仅用静力平衡方程,即确定全部反力和内力的体系是几何不变体系,而且没有多余约束,为什么? 2.静定结构受荷载作用产生内力,内力大小与杆件截面尺寸无关,为什么? 3.荷载作用在静定多跨梁的附属部分时,基本部分的内力一般不为零,为什么?

《集成电路原理及应用》课后答案..

集成电路原理及应用(第2版)谭博学苗汇静主编 课后习题答案 第二章 模拟集成电路的线性应用 对 A 2 :由"虚断”和"虚短”得 i 3=i 4, v 2_=v 2 - =u i2, 代入 U o1 得U 。哙呱…), 2.11 求图3所示电路的增益A f ,并说明该电路完成什么功能 则 u i1 = U 01 R 1 R 2 R 2 R 1 ,即 u o-(1 K )u i1 , 则 U 。1 -U i2 R 3 U i2 -U o R 4 R 3 因两个输入信号均从同相端输入, 所以输入阻抗比较高。该电路为高输入阻抗的差动放 2.9 试分析图1所示电路是什么电路,有何特点?图中设 解:第一级运放为同相放大器。对 A 1 :由"虚断”和"虚短”得 i 1 =i 2, v^=v 1. =u , 1)U i2 - U o1

解:该电路由两个集成运放构成, A1为主放大器接成反相运算放大器, A2为辅助放大器, A2也接成反相放大器,利用 A2对A1构成正反馈,是整个电路向信号源索取的电流极少。 主放大器A 1 :由“虚断”和“虚短”得 R i U i I i u i 01 u 。 R 2 R i R 2 u i u i 辅助放大器A2的电压放大倍数: o2 u o2 2R 1 该电路为自举电路, U i U i U i R i I i I i - I R 2 R 2 U i U i u i2 u 。 R 2 目的是提高电路的输入电阻。 2R 得 U^2U i RR

当 R = R 1 时,R t 2.12 求图4所示电路输出电压与输入电压的表达式,并说明该电路完成什么 功能 i1 -u o1 ,即u o1 =-u i1 。A 1为倒相器 解:对A 1 :由

福州大学模拟电路课程设计报告

模拟电路课程设计报告 设计课题:程控放大器设计 班级:电子科学与技术 姓名:1111111 学号:1111111 指导老师:杨 设计时间:2015年6月24日~26日 学院:物理与信息工程学院

目录 一、摘要及其设计目的 (3) 二、设计任务和要求 (4) 三、方案论证及设计方案 (5) 四、单元电路的设计、元器件选择和参数计算 (8) 五、总体电路图,电路的工作原理 (10) 六、组装与调试,波形电路实际图及数据 (12) 七、所用元器件及其介绍 (16) 八、课程设计心得与体会 (18)

一、摘要 本次课程设计的目的是通过设计与实验,了解实现程控放大器的方法,进一步理解设计方案与设计理念,扩展设计思路与视野。程控放大器的组成结构:1.利用3个运放OP07构成的耳机放大电路;2.芯片CD4051八位的选择器通过片选端的控制调节R1电阻值的大小,从而改变放大倍数。实现最大放大60db的目的。 A summary The purpose of this course design is to design and experiment, to understand the method of program control amplifier, to further understand the design scheme and design concept, to expand the design idea and the visual field. The structure of programmable amplifier: 1. The three operational amplifier OP07 constitute the headset amplifier circuit; chip CD4051 eight selector through the chip selection terminal control regulating resistor R1 value of size, thus changing the magnification. The purpose of achieving maximum amplification of 60db.

福大结构力学课后习题详细答案(祁皑)

结构力学(祁皑)课后习题详细答案 答案仅供参考 第1章 1-1分析图示体系的几何组成。 1-1(a) 解 原体系依次去掉二元体后,得到一个两铰拱(图(a-1))。因此,原体系为几何不变体系,且有一个多余约束。 1-1 (b) 解 原体系依次去掉二元体后,得到一个三角形。因此,原体系为几何不变体系,且无多余约束。 1-1 (c) (c-1) (a ) (a-1) (b ) (b-1) (b-2)

(c-2) (c-3) 解 原体系依次去掉二元体后,得到一个三角形。因此,原体系为几何不变体系,且无多余约束。 1-1 (d) (d-1) (d-2) (d-3) 解 原体系依次去掉二元体后,得到一个悬臂杆,如图(d-1)-(d-3)所示。因此,原体系为几何不变体系,且无多余约束。注意:这个题的二元体中有的是变了形的,分析要注意确认。 1-1 (e) 解 原体系去掉最右边一个二元体后,得到(e-1)所示体系。在该体系中,阴影所示的刚片与支链杆C 组成了一个以C 为顶点的二元体,也可以去掉,得到(e-2)所示体系。在图(e-2)中阴影所示的刚片与基础只用两个链杆连接,很明显,这是一个几何可变体系,缺少一个必要约束。因此,原体系为几何可变体系,缺少一个必要约束。 1-1 (f) 解 原体系中阴影所示的刚片与体系的其它部分用一个链杆和一个定向支座相 连,符合几何不变体系的组成规律。因此,可以将该刚片和相应的约束去掉只分析其 余部分。很明显,余下的部分(图(f-1))是一个几何不变体系,且无多余约束。因此,原体系为几何不变体系,且无多余约束。 1-1 (g) (d ) (e ) (e-1) A (e-2) (f ) (f-1) (g ) (g-1) (g-2)

集成电路的发展与应用

粉体(1)班学号:1003011020 集成电路技术的发展与应用 摘要: 集成电路(Integrated Circuit,简称IC)是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管、二极管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中所有元件在结构上已组成一个整体,这样,整个电路的体积大大缩小,且引出线和焊接点的数目也大为减少,从而使电子元件向着微小型化、低功耗和高可靠性方面迈进了一大步。它在电路中用字母“IC”(也有用文字符号“N”等)表示。 关键词:集成电路模拟集成电路电子元件晶体管发展应用集成电路对一般人来说也许会有陌生感,但其实我们和它打交道的机会很多。计算机、电视机、手机、网站、取款机等等,数不胜数。除此之外在航空航天、星际飞行、医疗卫生、交通运输、武器装备等许多领域,几乎都离不开集成电路的应用,当今世界,说它无孔不入并不过分。 在当今这信息化的社会中,集成电路已成为各行各业实现信息化、智能化的基础。无论是在军事还是民用上,它已起着不可替代的作用。 一、集成电路的定义、特点及分类介绍 1、什么是集成电路:所谓集成电路(IC),就是在一块极小的硅单晶片上,利用半导体 工艺制作上许多晶体二极管、三极管及电阻、电容等元件,并连接成完成特定电子技术功能的电子电路。从外观上看,它已成为一个不可分割的完整器件,集成电路在体积、重量、耗电、寿命、可靠性及电性能方面远远优于晶体管元件组成的电路,目前为止已广泛应用于电子设备、仪器仪表及电视机、录像机等电子设备中。[1] 2、集成电路的特点:集成电路或称微电路(microcircuit)、微芯片(microchip)、 芯片(chip)在电子学中是一种把电路(主要包括半导体装置,也包括被动元件等)小型化的方式,并通常制造在半导体晶圆表面上。前述将电路制造在半导体芯片表面上的集成电路又称薄膜(thin-film)集成电路。另有一种厚膜(thick-film)混成集成电路(hybrid integrated circuit)是由独立半导体设备和被动元件,集成到衬底或线路板所构成的小型化电路。集成电路具有体积小,重量轻,引出线和焊接点少,寿命长,可靠性高,性能好等优点,同时成本低,便于大规模生产。它不仅在工、民用电子设备如收录机、电视机、计算机等方面得到广泛的应用,同时在军事、通讯、遥控等方面也得到广泛的应用。用集成电路来装配电子设备,其装配密度比晶体管可提高几十倍至几千倍,设备的稳定工作时间也可大大提高。 3、集成电路的分类: (1)按功能结构分类:集成电路,又称为IC,按其功能、结构的不同,可以分为模拟集成电路、数字集成电路和数/模混合集成电路三大系。

(完整word版)福州大学电子通信、集成电路考研复试问题总结

1. 如何消除工频干扰 工频干扰:市电电压的频率为50Hz,它会以电磁波的辐射形式,对人们的日常生活造成干扰,我们把这种干扰称之为工频干扰。 抑制的关键是搞清楚噪声传递方式,是空间辐射还是传导。 ①如果50Hz噪声是空间辐射进入的,说明设计存在高阻抗输入点,降低阻抗可能会解决问 题; ②如果是传导,需要切断传导途径。比如从电源耦合进入的,可以对电源进行二次变换等 等。 ③如果信号频段和工频不一致,可以滤波,采用陷波滤波器(注:就是在一定频带内的信号 不能通过,而且其他频率的信号可以通过。带阻滤波器。),或者软件滤波等等。 ④当然在抑制不了的时候还可以采取适应的方案,就是让设备适应工频噪声,如比例双积分 的ADC可以控制积分时间为50Hz整周期等等。 工频干扰会对电气设备和电子设备造成干扰,导致设备运行异常。应用隔离变压器和滤波器,再加良好屏蔽。总的来说具体问题具体分析,泛泛而谈意义不大。 2. 语音信号与音频信号的区别 音频信号的频率范围就是人耳可以听到的频率范围,超过这个范围的音频信号没有意 义。20Hz-20000Hz.语音的频率范围在30-1000Hz之间。 音频信号是(Audio)带有语音、音乐和音效的有规律的声波的频率、幅度变化信息载 体。 语音信号处理是研究用数字信号处理技术对语言信号进行处理的一门学科,语音信号处 理的理论和研究包括紧密结合的两个方面:一方面,从语言的产生和感知来对其进行研究, 这一研究与语言、语言学、认知科学、心理、生理等学科密不可分;另一方面,是将语音作 为一种信号来进行处理,包括传统的数字信号处理技术以及一些新的应用于语音信号的处理 方法和技术。 音频信号是语音信号经过数码音频系统转化来的

2015年福州大学结构力学考研真题

福州大学828结构力学历年考研真题及真题详解 第一部分 专业课深度解析

一、福大结构力学历年真题考点分布及试卷结构

第七章不涉及考点 第九章不涉及考点

二、历年试题分析 1. 各种题型的答题及试题内容分析 福州大学土木工程学院的结构力学统考试卷的难度适中,考题知识点分布都很均匀,08年以前全都以大题目的形式呈,例如作图题,简答题,计算题。从10年以后题型开始发生了许多大的改变,题型变得多样化,例如选择题,填空题,判断题,问答题,简答题,计算题。10年以前所考知识点主要集中在:分析体系的几何组成,求静定结构的内力,用位移法作内力图,用力法作内力图,作结构的影响线,最后就是动力学,比如求自振频率,振幅,质点的运动方程等方面。10年以后,更侧重对基础知识的考查,及对概念的理解,例如:选择题,填空题,判断题,问答题,这些题目都是在考察对基本概念的理解程度,知识点各章都有,但主要集中在静定结构的计算和位移、影响线、力法、位移法和最重要的动力学。结合历年考题的研究分析,可以发现结构力学历年真题的命题主要存在以下规律: (1)专业课难易程度、分值变动幅度比较稳定。 结构力学的知识点只有那么多,变的只有出题的样式,但难易程度变化不大,题型虽然在10年有大的改动,但近几年应该不会有大的变化,因为他们也需要讲究稳定嘛,这是大的趋势。15年试卷难度稍微增加,对概念的考察力度加大,但是并未超纲,因此应注意复习的全面性,从而取得理想的成绩。 (2)各章节的出题比重 大纲要求的各章节的分值都比较均匀,每章都有涉及题目,但力法和位移法是重点。 (3)知识点相对固定 从近几年的题目来看,选择题有一两年几乎是一模一样的,所以要重视近几年的真题,要反复认真地做。大题目的知识点基本上是固定的,但从15年的试卷分析结果可知道,今后试卷的难度可能由偏简单向中等难度过渡。 2.出题风格 由于结构力学的考察核心知识和考点一直都没有发生变化,选择题,填空题,判断题的知识点可能变化较大外,大题目的知识点几乎没有什么变化。因此,出题的风格变化并不大,在备考过程中,要注意琢磨命题风格,对于考点是注重能力的考察还是基础知识,特别注重基础知识的复习,基础概念的理解,有的放矢的准备复习,在打好基础的同时也要对中等难度题目加以训练。 3. 考试题型

《集成电路原理及应用》课后答案

集成电路原理及应用(第3版) 谭博学 苗汇静 主编 课后习题答案 第二章 模拟集成电路的线性应用 2.9 试分析图1所示电路是什么电路,有何特点?图中设 3 4 21R R R R =。 (图1) 解:第一级运放为同相放大器。对A 1:由“虚断”和“虚短”得 i 1=i 2,v -1=v +1=u 1i , 则u 1i = 1211R R R u o +,即11 21)1(i o u R R u +=, 对A 2:由“虚断”和“虚短”得 i 3=i 4,v -2=v +2=u 2i , 则 4 2321R u u R u u o i i o -=-,即1342 34)1(o i o u R R u R R u -+= 代入u 1o 得))(1( 123 4 i i o u u R R u -+=, 因两个输入信号均从同相端输入,所以输入阻抗比较高。该电路为高输入阻抗的差动放大器。 2.11 求图3所示电路的增益A f ,并说明该电路完成什么功能。

解:该电路由两个集成运放构成,A1为主放大器接成反相运算放大器,A2为辅助放大器,A2也接成反相放大器,利用A2对A1构成正反馈,是整个电路向信号源索取的电流极少。 主放大器A 1:由“虚断”和“虚短”得 2 1R u R u o i -= ,则A f =121o o i i u u R u u R ===- 辅助放大器A2的电压放大倍数:221222 2o o VF i o u u R A u u R = ==- 该电路为自举电路,目的是提高电路的输入电阻。 由1i i i i U U R I I I = = - 由 12i o U U R R =-和321 2o U U R R =-得32i U U = 所以 1i i i U U I R R = - 因此1 1 i i i U RR R I R R = = - 当1R R =时,i R →∞,1I I = 2.12 求图4所示电路输出电压与输入电压的表达式,并说明该电路完成什么功能。

新版福州大学电子信息考研经验考研参考书考研真题

又是一年考研时节,每年这个时候都是考验的重要时刻,我是从大三上学期学习开始备考的,也跟大家一样,复习的时候除了学习,还经常看一些学姐学长们的考研经验,希望可以在他们的经验里找到可以帮助自己的学习方法。 我今年成功上岸啦,所以跟大家分享一下我的学习经验,希望大家可以在我的经历里找到对你们学习有帮助的信息! 其实一开始,关于考研我还是有一些抗拒的,感觉考研既费时间又费精力,可是后来慢慢的我发现考研真的算是一门修行,需要我用很多时间才能够深入的理解它,所谓风雨之后方见才害怕难过,所以在室友们的鼓励和支持下,我们一起踏上了考研之路。 虽然当时不知道结局是怎样,但是既然选择了,为了不让自己的努力平白的付出,说什么都要坚持下去! 因为是这一路的所思所想,所以这篇经验贴稍微有一些长,字数上有一些多,分为英语和政治以及专业课备考经验。 看书确实是需要方法的,不然也不会有人考上有人考不上,在借鉴别人的方法时候,一定要融合自己特点。 注:文章结尾有彩蛋,内附详细资料及下载,还劳烦大家耐心仔细阅读。 福州大学电子信息的初试科目为: (101)思想政治理论(204)英语二(302)数学二(812)自动控制理论 参考书目为: 《自动控制原理》,胡寿松编,科学出版社 先介绍一下英语 单词部分:我个人认为不背的单词再怎么看视频也没用,背单词没捷径。你

想又懒又快捷的提升单词量,没门。(仅供个人选择)我建议用木糖英语单词闪电版,一天200个,用艾宾浩斯曲线一个月能记完,每天记单词需要1小时(还是蛮痛苦的,但总比看真题时啥也看不懂要舒服多)。好处在于是剔除了初高中的简单词,只剩下考研的必考词,能迅速让你上手真题。背单词要一直从3-4月份持续到考研前几天,第一遍记完必须要在暑假前。 阅读完形部分:木糖英语真题手译就挺好用的,不需要做真题以外的任何阅读题。因为真题就是最贴近实战的练习题了,还记得近十年的真题我是刷了大概有四五遍。 不过,我建议从05年的开始抠真题,需要一个单词都不放过,因为考研英语的试卷有80%的单词,去年的卷子重复过。抠真题需要每句都看懂,每个单词都会。尽量在暑假前结束抠题的过程这决定你英语能否考70+,最迟到暑假结束(尽量别这么干,这会拖其他科目的节奏),因为需要大量时间,前期抠真题,一套得一整天。这是为了不让看不懂卡你的阅读,但阅读拿分重要的是逻辑结构,就算看懂了也不一定能做对。在抠完第一遍后,必看木糖的课和木糖的课或者方法。今年的找不到就去找去年的。里面有超级多做题的逻辑,教你提高正确率。然后再做真题,用木糖英语教的方法。最迟10月份搞定。 若你这个时候已经完成这些项目就完全可以三刷了,重点看你为什么会做错,同时要严格用考试要求对待自己。新题型:还是木糖的课,只要阅读好,新题型一般没问题,主要还是,做题方法和套路,找好逻辑关系。 翻译:这个我真没看过,因为我觉得阅读好了,翻译应该没问题,但英语翻译本身平均分就很低,我翻译硬生生做了半小时,也感觉翻的跟屎一样。随缘考试做题顺序:大小作文,阅读,新题型,完形,翻译。最后两项可以颠倒。她俩

福州大学集成电路版图设计实验报告

福州大学物信学院 《集成电路版图设计》 实验报告 姓名:席高照 学号:111000833 系别:物理与信息工程 专业:微电子学 年级:2010 指导老师:江浩

一、实验目的 1.掌握版图设计的基本理论。 2.掌握版图设计的常用技巧。 3.掌握定制集成电路的设计方法和流程。 4.熟悉Cadence Virtuoso Layout Edit软件的应用 5.学会用Cadence软件设计版图、版图的验证以及后仿真 6.熟悉Cadence软件和版图设计流程,减少版图设计过程中出现的错误。 二、实验要求 1.根据所提供的反相器电路和CMOS放大器的电路依据版图设计的规则绘制电路的版图,同时注意CMOS查分放大器电路的对称性以及电流密度(通过该电路的电流可能会达到5mA) 2.所设计的版图要通过DRC、LVS检测 三、有关于版图设计的基础知识 首先,设计版图的基础便是电路的基本原理,以及电路的工作特性,硅加工工艺的基础、以及通用版图的设计流程,之后要根据不同的工艺对应不同的设计规则,一般来说通用的版图设计流程为①制定版图规划记住要制定可能会被遗忘的特殊要求清单②设计实现考虑特殊要求及如何布线创建组元并对其进行布局③版图验证执行基于计算机的检查和目视检查,进行校正工作④最终步骤工程核查以及版图核查版图参数提取与后仿真 完成这些之后需要特别注意的是寄生参数噪声以及布局等的影响,具体是电路而定,在下面的实验步骤中会体现到这一点。 四、实验步骤 I.反相器部分: 反相器原理图:

反相器的基本原理:CMOS反相器由PMOS和NMOS构成,当输入高电平时,NMOS导通,输出低电平,当输入低电平时,PMOS导通,输出高电平。 注意事项: (1)画成插齿形状,增大了宽长比,可以提高电路速度 (2)尽可能使版图面积最小。面积越小,速度越高,功耗越小。 (3)尽可能减少寄生电容和寄生电阻。尽可能增加接触孔的数目可以减小接触电阻。(4)尽可能减少串扰,电荷分享。做好信号隔离。 反相器的版图: 原理图电路设计: 整体版图:

模电课程设计(完整)

模拟电路课程设计指导书福州大学物理与信息工程学院

目录 一.模拟电子电路设计方法 (2) 1、总体方案的设计与选择 (3) 2.单元单路的设计与选择 (3) 3.元器件的选择与参数计算 (4) 4.总体电路图设计 (7) 5.电子电路的安装与调试 (9) 6.设计报告的撰写 (14) 设计一1W扩音机课程设计 (15) 设计二音响放大器设计 (20) 设计三程控放大器设计 (23) 设计四函数信号发生器电路设计 (24)

一.模拟电子电路设计方法 电子电路设计一般包括拟定性能指标、电路的预设计、实验和修改设计等环节。 衡量设计的标准:工作稳定可靠,能达到所要求的性能指标,并留有适当的余量;电路简单、成本低、功耗低;所采用元器件的品种少、体积小且货源充足;便于生产、测试和修改等。 电子电路设计一般步骤如图1-1所示。 图1-1 电子电路设计一般步骤 由于电子电路种类繁多,千差万别,设计方法和步骤也因情况不同而有所差异,因而上述设计步骤需要交叉进行,有时甚至会出现多次反复。因此在设计时,应根据实际情况灵活掌握。

1、总体方案的设计与选择 设计电路的第一步就是选择总体方案,所谓选择总体方案是根据设计任务、指标要求和给定的条件,分析所要求设计电路应完成的功能,并将总体功能分解成若干单元,分清主次和相互的关系,形成若干单元功能模块组成的总体方案。该方案可以有多个,需要通过实际的调查研究,查阅有关的资料或集体讨论等方式,着重从方案能否满足要求、结构是否简单、实现是否经济可行等方面,对几个方案进行比较和论证,择优选取。对选用的方案,常用方框图的形式表示出来。 选择方案应注意的几个问题: 应当针对关系到电路全局的问题,开动脑筋,多提些不同的方案,深入分析比较,有些关键部分,还要提出各种具体电路,根据设计要求进行分析比较,从而找出最优方案。 要考虑方案的可行性、性能、可靠性、成本、功耗和体积等实际问题。 选定一个满意的方案并非易事,在分析论证和设计过程中需要不断改进和完善,出现一些反复是在所难免的,但应尽量避免方案上的大反复,以免浪费时间和精力。 2.单元单路的设计与选择 在确定了总体方案,画出详细框图之后,便可进行单元电路设计。任何复杂的电子电路,都是由若干简单功能的单元电路组成的,这些单元电路的性能指标往往比较单一。在明确每个单元电路的技术指标后,要分析清楚单元电路的工作原理,设计出各单元的电路结构形式,尽量采用学过的或者熟悉的单元电路,要善于通过查询资料,分析研究一些新型电路,开发利用新型器件,亦可在与设计要求相近的电路基础上进行适当改进或进行创造性设计。 设计单元电路的一般方法和步骤: (1)根据设计要求和已选定的总体方案的原理框图,确定对各单元电路的设计要求,必要时应详细拟定主要单元电路的性能指标。注意各单元电路之间的相互配合,但要尽量少用或者不用电平转换之类的接口电路,以简化电路结构、降低成本。

福州大学土木工程学院828结构力学考研笔记

历年简答题部分(早年) 1、为什么仅用静力平衡方程,即可确定全部反力和内力的体系是 几何不变体系,且没有多余约束。 因为静定结构仅有平衡条件即可求出全部反力和内力;超静定 结构仅有平衡条件无法求出全部反力和内力;几何可变体系无 静力解答,并且由于静定结构时没有多余约束的,所以仅用静 力平衡方程即可确定全部反力和内力的体系是几何不变体系 (参考答案)。 2、静定结构受荷载作用产生内力,内力大小与杆件截面尺寸无关, 为什么? 因为静定结构因荷载作用而产生的内力仅有平衡条件即可全部 求得,因此…… 3、荷载作用在静定多跨梁的附属部分时,基本部分的内力一般不 为零,为什么? 因为附属部分是支承在基本部分上的,对附属部分而言,基本 部分等同于支座,故附属部分有荷载时基本部分内力一般不为 零。(参考答案) 4、用力法求解结构时,如何对其计算结果进行校核?为什么? 因为超静定结构的内力是通过变形协调条件和平衡条件得出的,因此在对力法求解结果进行校核时应首先校变形协调条件和平 衡条件。

①校核变形协调条件:因为基本结构在多余约束力和荷载作用下 的变形与原结构完全一致,因此可在基本结构上施加单位力, 作出单位力弯矩图,并与力法计算所得的弯矩图图乘,校核计 算所得位移与结构的实际位移是否一致。 ②校核平衡条件:任取结构某一部分为隔离体,校核其弯矩、剪 力、轴力是否符合平衡条件。 5、用位移法求解结构时,如何对其进行计算结果校核,为什么? 因为超静定结构的内力是通过变形协调条件和平衡条件得出的,因此在对位移法求解结果进行校核时应首先校变形协调条件和 平衡条件。 ①校核平衡条件:任取结构某一部分为隔离体,校核其弯矩、剪 力、轴力是否符合平衡条件。 ②校核变形协调条件:因为在位移法求解过程中已经保证了各杆 端位移的协调,所以,变形协调条件自然满足。 6、为什么实际工程中多数结构都是超静定的? ①因为超静定结构包含多余约束,万一多余约束破坏,结构仍 能继续承载,具有较高的防御能力。 ②超静定结构整体性好,且内力分布均匀,峰值较小。 ③相比于静定结构,多余约束的存在使得超静定结构拥有更好 的强度、刚度、稳定性。 7、静定结构受荷载作用产生的内力与那些因素有关?

福州大学集成电路应用实验一

《集成电路应用》课程实验实验一4053门电路综合实验 学院:物理与信息工程学院 专业: 电子信息工程 年级:2015级 姓名:张桢 学号: 指导老师:许志猛

实验一4053门电路综合实验 一、实验目的: 1.掌握当前广泛使用的74/HC/HCT系列CMOS集成电路、包括门电路、 反相器、施密特触发器与非门等电路在振荡、整形、逻辑等方向的应用。 2.掌握4053的逻辑功能,并学会如何用4053设计门电路。 3.掌握多谐振荡器的设计原理,设计和实现一个多谐振荡器,学会选取和 计算元件参数。 二、元件和仪器: 1.CD4053三2通道数字控制模拟开关 2.万用表 3.示波器 4.电阻、电容 三、实验原理: 1.CD4053三2通道数字控制模拟开关 CD4053是三2通道数字控制模拟开关,有三个独立的数字控制输入端A、B、C和INH输入,具有低导通阻抗和低的截止漏电流。幅值为4.5~20V的数字信号可控制峰-峰值至20V的数字信号。CD4053的管脚图和功能表如下所示

CD4053真值表 根据CD4053的逻辑功能,可以由CD4053由4053电路构成如下图所示 8种逻辑门(反相器与非门或非门、反相器、三态门、RS 触发器、——RS 触发器、异或门等)。 输入状态 接通通道

]) 2)(()(ln[T DD T DD T DD T V V V V V V V RC T -+--=2.多谐振荡器的设计 非门作为一个开关倒相器件,可用以构成各种脉冲波形的产生电路。电路的 基本工作原理是利用电容器的充放电,当输入电压达到与非门的阈值电压VT 时,门的输出状态即发生变化。因此,电路输出的脉冲波形参数直接取决于电路中阻容元件的数值。 可以利用反相器设计出如下图所示的多谐振荡器 这样的多谐振荡器输出的信号周期计算公式为: 当R S ≈2R 时,若:VT=0.5VDD ,对于HC 和HCU 型器件,有 T ≈2.2RC 对于HCT 型器件,有 T ≈2.4RC 四、实验内容: 1. 验证CD4053的逻辑功能,用4053设计门电路,并验证其逻辑功能: (1)根据实验原理设计如下的反相器电路图:

福州大学集成电路应用实验二

福州大学集成电路应用实验二

《集成电路应用》课程实验 实验二锁相环综合实验 学院:物理与信息工程学院 专业:电子信息工程_________ 年级:2015 级______________ 姓名:_______ 张桢___________ 学号:_______________________ 指导老师:许志猛____________

实验二锁相环综合实验 一、实验目的: 1.掌握锁相环的基本原理。 2.掌握锁相环外部元件的选择方法。 3.应用CD4046锁相环进行基本应用设计。 二、元件和仪器: 1.CD4046 2.函数信号发生器 3.示波器 4.电阻、电容若干 5.面包板 三、实验原理: 1.锁相环的基本原理。 锁相环最基本的结构如图所示。它由三个基本的部件组成:鉴相器(PD、环路滤波器(LPF)和压控振荡器(VCO o 锁相环工作原理图 鉴相器是个相位比较装置。它把输入信号Si(t)和压控振荡器的输出信号So(t)的相位进行比较,产生对应于两个信号相位差的误差电压

Se(t) o

环路滤波器的作用是滤除误差电压Se(t)中的高频成分和噪声,以保证环路所要求的性能,增加系统的稳定性。 压控振荡器受控制电压Sd(t)的控制,使压控振荡器的频率向输入信号的频率靠拢,直至消除频差而锁定。 锁相环是个相位误差控制系统。它比较输入信号和压控振荡器输出信号之间 的相位差,从而产生误差控制电压来调整压控振荡器的频率,以达到与输入信号 同频。在环路开始工作时,如果输入信号频率与压控振荡器频率不同,则由于两信号之间存在固有的频率差,它们之间的相位差势必一直在变化,结果鉴相器输出的误差电压就在一定范围内变化。在这种误差电压的控制下,压控振荡器的频率也在变化。若压控振荡器的频率能够变化到与输入信号频率相等,在满足稳定 性条件下就在这个频率上稳定下来。达到稳定后,输入信号和压控振荡器输出信号之间的频差为零,相差不再随时间变化,误差电压为一固定值,这时环路就进入“锁定”状态。这就是锁相环工作的大致过程。 2.CD4046芯片的工作原理。 CD4046是通用的CMO锁相环集成电路,其特点是电源电压范围宽(为3V— 18V),输入阻抗高(约100M Q),动态功耗小,在中心频率f0为10kHz下功耗仅为600卩W属微功耗器件。 CD4046锁相的意义是相位同步的自动控制,功能是完成两个电信号相位同步 的自动控制闭环系统叫做锁相环,简称PLL,它广泛应用于广播通信、频率合成、 自动控制及时钟同步等技术领域。锁相环主要由相位比较器( PC、压控振荡器 (VCO、低通滤波器三部分组成,如下所示。 4046组成框图 Yn

相关主题