搜档网
当前位置:搜档网 › 暨南大学数字电子技术2010--2015,2017--2019年考研真题

暨南大学数字电子技术2010--2015,2017--2019年考研真题

暨南大学数字电子技术2010--2015,2017--2019年考研真题

2010年招收攻读硕士学位研究生入学考试试题

********************************************************************************************学科、专业名称:光学工程

研究方向:

1

2021年考研《电子技术基础》考研真题与考点归纳

2021年考研《电子技术基础》考研真题与考点归纳第一部分模拟部分 第1章半导体二极管 1.1 考点归纳 一、半导体基础知识 1.半导体的分类 (1)本征半导体 ①概念 本征半导体是指纯净的具有晶体结构的半导体。 ②载流子:自由电子和空穴。 ③本征激发 受光照或热激发,半导体中共价键的价电子获得足够的能量挣脱共价键的束缚,成为自由电子,此时共价键中留下一个空位,即空穴。 (2)杂质半导体 ①N型半导体 N型半导体是通过掺杂具有5个价电子的施主杂质形成的,如锑、砷和磷。自由电子浓度远大于空穴浓度,因此电子为多数载流子,空穴为少数载流子,显电中性。 ②P型半导体 P型半导体是通过掺杂具有3个价电子的受主杂质形成的,如硼、镓和铟。空穴浓度远大于自由电子浓度,因此空穴为多数载流子,电子为少数载流子,显电中性。2.半导体特性

半导体导电性能的两个重要特性:掺杂特性与温度特性。掺杂浓度增大,温度升高,导电能力增强。 二、PN结 1.PN结的形成 (1)耗尽区 PN结是指由P型半导体和N型半导体相结合形成的不能移动的正、负离子组成的空间电荷区,又称耗尽区。 (2)内电场 在空间电荷区的两侧,P区带负电,N区带正电,形成内电场,方向由N区指向P 区,可以阻止载流子的运动。 2.PN结的单向导电性 (1)正向导通 PN结外加正向电压时,与内外电场方向相反,外电场的存在削弱内电场,使耗尽区变窄,促进扩散运动,从而形成较大的正向电流。正向偏置的PN结表现为一个阻值很小的电阻。 (2)反向截止 PN结外加反偏电压时,内电场和外电场的方向相同,增强内电场,使耗尽区变宽,形成了较小的反向电流。反向偏置的PN结表现为一个阻值很大的电阻。 3.PN结反向击穿 PN结的反向击穿是指当PN结的反向电压逐渐增加到一定数值时,反向电流会突然快速增加的现象。 (1)电击穿

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业 教材:《数字电子技术基础》 (高等教育出版社,第2版,2012年第7次印刷)第一章: 自测题: 一、 1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路 5、各位权系数之和,179 9、01100101,01100101,01100110; 11100101,10011010,10011011 二、 1、× 8、√ 10、× 三、 1、A 4、B 练习题: 1.3、解: (1) 十六进制转二进制: 4 5 C 0100 0101 1100 二进制转八进制:010 001 011 100 2 1 3 4 十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10 所以:(45C)16=(10001011100)2=(2134)8=(1116)10 (2) 十六进制转二进制: 6 D E . C 8 0110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 000 3 3 3 6 . 6 2 十六进制转十进制:(6DE.C8)16=6*162+13*161+14*160+13*16-1+8*16-2=(1758.78125)10 所以:(6DE.C8)16=(011011011110. 11001000)2=(3336.62)8=(1758.78125)10

(3) 十六进制转二进制:8 F E . F D 1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 010 4 3 7 6 . 7 7 2 十六进制转十进制: (8FE.FD)16=8*162+15*161+14*160+15*16-1+13*16-2=(2302.98828125)10 所以:(8FE.FD)16=(100011111110.11111101)2=(437 6.772)8=(2302.98828125)10 (4) 十六进制转二进制:7 9 E . F D 0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 010 3 6 3 6 . 7 7 2 十六进制转十进制: (79E.FD)16=7*162+9*161+14*160+15*16-1+13*16-2=(1950. 98828125)10 所以:(8FE.FD)16=(011110011110.11111101)2=(3636.772)8=(1950.98828125)10 1.5、解: (74)10 =(0111 0100)8421BCD=(1010 0111)余3BCD (45.36)10 =(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001 )余3BCD (136.45)10 =(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000 )余3BCD (374.51)10 =(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD 1.8、解 (1)(+35)=(0 100011)原= (0 100011)补 (2)(+56 )=(0 111000)原= (0 111000)补 (3)(-26)=(1 11010)原= (1 11101)补 (4)(-67)=(1 1000011)原= (1 1000110)补

2020年暨南大学823电子技术基础考研初试大纲(含参考书目)

更多考研资料就上精都考研网https://www.sodocs.net/doc/c712706003.html, 暨南大学硕士研究生入学考试自命题科目 823《电子技术基础》考试大纲 (适用于通信与信息系统、信号与信息处理、电子与通信工程、电路与系统、微电子学与固体电子学、电磁场与微波技术、物理电子学共7个专业) 一、考查目标 要求考生掌握低频模拟电路的基本理论概念、原理和分析方法,通过对各种电子电路进行分析和近似计算,观察电路工作特点,结合理论,对电路本质特性能够理解和应用。 二、考试形式和试卷结构 1、考试形式 试卷满分为150分,考试时间为180分钟,答题方式为闭卷笔试 2、试卷结构 (1)题型结构 一、简答题。(共20分) 二、分析计算题 (共60分) 三、设计题 (共40分) 四、综合题 (共30分) (2)内容结构 1、集成运放及其基本应用(约25分) 2、半导体二极管及其基本应用电路(约5分) 3、晶体三极管及其基本放大电路(约15分) 4、场效应管及其基本放大电路(约15分) 5、集成运算放大电路(约25分) 6、放大电路中的反馈(约30分) 7、信号的运算和滤波(约15分) 8、波形的发生与变换电路(约15分) 9、直流电源(约5分) 三、考查范围 1、集成运放及其基本应用 放大的概念和放大电路的性能指标,集成运算放大电路,理想运放组成的基本运算电路(比例运算电路,加减运算电路,积分运算电路和微分运算电路),理想运放组成的电压比较器(单限比较器,滞回比较器) 2、半导体二极管及其基本应用电路 半导体基础知识,半导体二极管及其基本应用电路,稳压二极管及其基本应用电路3、晶体三极管及其基本放大电路 晶体三极管及其放大电路的组成原则和基本分析方法(图解法,等效电路法),晶体管放大电路的三种接法,放大电路的频率响应

2010-2016年合肥工业大学832数字电路考研真题及标准答案解析-汇编

2017版合肥工业大学《832数字电路》全套考研资料我们是布丁考研网合工大考研团队,是在读学长。我们亲身经历过合工大考 研,录取后把自己当年考研时用过的资料重新整理,从本校的研招办拿到了最新的真题,同时新添加很多高参考价值的内部复习资料,保证资料的真实性,希望能帮助大家成功考入合工大。此外,我们还提供学长一对一个性化辅导服务,适合二战、在职、基础或本科不好的同学,可在短时间内快速把握重点和考点。有任何考合工大相关的疑问,也可以咨询我们,学长会提供免费的解答。更多信息,请关注布丁考研网。 以下为本科目的资料清单(有实物图及预览,货真价实): 2017版合肥工业大学《数字电路》全套考研资料包含: 一、合肥工业大学《数字电路》历年考研真题及答案解析 2016年合肥工业大学《数字电路》考研真题(含答案解析)(11月份统一更新)2015年合肥工业大学《数字电路》考研真题(含答案解析) 2014年合肥工业大学《数字电路》考研真题(含答案解析) 2013年合肥工业大学《数字电路》考研真题(含答案解析) 2012年合肥工业大学《数字电路》考研真题(含答案解析) 2011年合肥工业大学《数字电路》考研真题(含答案解析) 2010年合肥工业大学《数字电路》考研真题(含答案解析) 二、合肥工业大学《数字电路》期中期末试卷 三、合肥工业大学《数字电路》考研复习笔记 1、合工大《数字电路》2011-2013年内部答疑 2、合工大《数字电路》重点笔记 3、合工大《数字电路》考研复习指导 4、合工大《数字电路》重要概念总结 5、合工大《数字电路》复习大纲和复习题 6、合工大《数字电路》各章重要知识点 四、合肥工业大学《机械原理》考研复习题 1、合工大本科生《数字电路》模拟题含配套答案 2、合工大《数字电路》习题集 3、各高校《数字电路》经典试题集锦 适用专业: 物理电子学、电路与系统、微电子学与固体电子学、电磁场与微波技术、集成电 路与系统、电子与通信工程(专硕)、集成电路工程(专硕) 参考书目: 《数字电路与逻辑设计》(第二版),林红主编,清华大学出版社,2009年版。 以下为截图及预览: 2015年真题及答案

《电子技术基础》研究生入学考试大纲

《电子技术基础》研究生入学考试大纲 课程名称:模拟电子技术、数字电子技术 一、考试的总体要求 模拟电子技术主要考察学生对基本概念、基本理论及基本方法的掌握程度,要求学生能分析计算基本放大电路、集成运算放大电路等模拟电子电路并具有综合运用所学知识分析和解决实际问题的能力。 数字电子技术主要考察学生对基本概念、基本理论及基本方法的掌握程度,要求学生能够运用基本理论分析、设计组合逻辑电路及时序逻辑电路并具有综合运用所学知识分析和解决实际问题的能力。 二、考试内容及比例: 模拟部分: 1、半导体器件(5~10%) (1)理解二极管单向导电特性,掌握二极管伏安特性; (2)理解三极管放大原理,掌握三极管的输入、输出特性曲线; (3)掌握MOS管的转移特性曲线、漏极特性曲线。 2、放大电路的基本原理(20~25%) (1)掌握基本放大电路的结构、工作原理及静态工作点计算; (2)掌握放大电路微变等效电路分析法,理解放大电路的图解分析法。 3、放大电路的频率响应(5~10%) 放大电路的上限频率、下限频率、通频带的概念。正确理解Bode图。 4、集成运算放大器(10~20%) (1)理解零点漂移的概念,理解差动电路克服温漂的原理; (2)掌握差动电路的分析与计算。 5、放大电路中的反馈(5~10%) (1)理解反馈的概念,掌握反馈类型的判断方法,能根据要求引入负反馈; (2)理解反馈对放大器性能的影响; (3)掌握放大电路在深度负反馈条件下的分析计算; (4)理解自激的概念,能根据波特图判断负反馈放大电路是否自激。

6、摸拟信号运算电路(20~25%) (1)理解集成运放电路中“虚短”、“虚断”概念。 (2)掌握基本运算电路的工作原理及分析计算。 7、信号处理电路(10~15%) 掌握信号处理电路原理及分析计算。 8、波形发生电路(10~20%) (1)掌握正弦波振荡电路的工作原理、起振条件、稳幅措施及分析计算; (2)能用相位平衡条件判断各种振荡电路能否起振。 9、功率放大电路(15~20%) OCL、OTL电路的工作原理及分析计算。 10、直流稳压电源(0~10%) (1)整流电路的工作原理及分析计算; (2)电容滤波电路的工作原理及分析计算; (3)稳压电路的工作原理及分析计算。 数字部分: 一、逻辑代数基础(5~10%) (1)逻辑代数基本概念、公式和定理; (2)逻辑函数的化简方法。 二、门电路(15~20%) (1)掌握分立器件门电路的分析方法; (2)理解TTL集成门电路的结构特点,掌握其外特性; (3)理解COMS集成门电路的结构特点,掌握其外特性。 三、组合逻辑电路(30~40%) (1)掌握组合逻辑电路的分析方法及设计方法; (2)熟悉典型组合逻辑电路的设计及逻辑功能表示方法; (3)掌握用中规模集成芯片MSI(译码器、数据选择器等)实现组合逻辑函数。 四、触发器(15~20%) (1)熟悉触发器电路的结构特点; (2)掌握各种结构触发器的功能特点、功能表示方法及应用。

暨南大学数字电子技术2011年考研专业课初试真题

2011年全国硕士研究生统一入学考试自命题试题 A ********************************************************************************************学科与专业名称:光学工程光学工程(专业学位) 考试科目代码与名称:820 数字电子技术 考生注意:所有答案必须写在答题纸(卷)上,写在本试题上一律不给分。

、、填空题(每小题3分,共15分) 1、逻辑函数的反函数= 。 1)(?+?=C B A F F 2、与非门的多余输入端应 。 3、由555定时器组成的电路中,电压控制端与地之间接一个电容的作用是 。 4、随机存储器RAM 在掉电后所存数据将 。 5、PAL 、GAL 、和GPLD 的与-或阵列中, 阵列是可由用户现场编程的。 、、选择题(每小题3分,共15分) 1、下列几种说法中错误的是[ ]。 A .任何逻辑函数都可以用卡诺图表示 B .逻辑函数的卡诺图是唯一的 C .同一个卡诺图化简结果可能不是唯一的 D .卡诺图中1的个数和0的个数相同 2、多路数据分配器可以直接由[ ]来实现。 A .编码器 B .译码器 C .多位加法器 D .多路数据选择器 3、为使TTL 与非门电路组成的单稳态触发器正常工作,定时电阻R 的取值应[ ]。 A .> B .< C .> D .<ΩK 7.0ΩK 7.0ΩK 2Ω K 24、输入和输出有理想的线性关系的A/D 转换器,当分别输入0V 和5V 电压时,输出的数字量分别为00H 和FFH ,则当输入2V 电压时,电路输出的数字量为[ ]。 A .80H B .67H C .66H D .5FH 5、容量是64K×8的存储器共有[ ]。 A .64根地址线,8根数据线 B .64K 个存储单元,8根数据线 C .64K 根地址线,8根数据线 D .8根地址线,16根数据线 考试科目:数字电子技术 共 5 页,第 1 页 三、(10分)已知与非门的电压传输特性,输入特性和输出特性曲线如图1所示,回答 以下问题。 1、电路的噪声容限越 ,其抗干扰能力愈强。 2、分别求电路高电平噪声容限V NH 和低电平噪声容限V NL 。 3、求该与非门扇出系数N 。 图1

数字电子技术基础第五版

数字电子技术基础第五版习题解答: 本书是为配合清华大学电子学教研组编、阎石主编的《数字电子技术基础》(第五版)教材的使用而编写的习题解答。书中除包含有《数字电子技术基础》(第五版)全部习题的详细解答以外,还含有各章习题的分类以及每种类型题目的解题方法和步骤等内容。 数字电子技术基础(第5版): 数字电子技术基础(第5版)》是2006年高等教育出版社出版的图书,作者是阎石、清华大学电子学教研组。 内容简介: 本书是普通高等教育“十五”国家级规划教材。本书以前各版曾分别获得北京市教育教学成果一等奖、国家教委优秀教材一等奖、国家级优秀教材奖。 新版教材是在基本保持第四版教材内容、理论体系和风格的基础上,按照教育部2004年修订的“数字电子技术基础课程教学基本要求”修订而成的。本次修订除改写了部分章节外,还增加了硬件描述语言和EDA软件应用的基础知识。此外,还在多数小节后面增设了复习思考题。为了便于教学,也为了便于读者今后阅读外文教材和使用外文版的EDA软件,书中采用了国际上流行的图形逻辑符号。 全书主要内容有:数制和码制、逻辑代数基础、门电路、组合逻辑电路、触发器、时序逻辑电路、半导体存储器、可编程逻辑器件、硬件描述语言、脉冲波形的产生和整形、数-模和模-数转换等共11章。

本书可作为电气信息类、仪器仪表类各专业的教科书,也可供其他相关理工科专业选用以及社会选者阅读。 作者简介: 阎石,清华大学教授、全国高等学校电子技术研究会理事长。1937年生人。1958年毕业于清华大学自动控制系,其后一直在清华大学从事电子技术的教学与科研工作。曾任国家教委工科本科基础课程教学指导委员会第一、二届委员,华北地区高等学校电子技术教学研究会理事长。1989年与童诗白教授等一起获得普通高等学校优秀教学成果国家级特等奖。主编的《数字电子技术基础》第二版获国家教委优秀教材一等奖,第三版获国家优秀教材奖,第四版获北京市教育教学成果一等奖。 主要著作有:《数字电子技术基础》第一、二、三、四版,高等教育出版社分别于1981年、1984年、1989年、1998年出版;《电子技术基础学习指导》,辽宁科技出版社,1985年出版;《数字电子电路》,中央电大出版社,1993年出版;《数字电子技术荩础(第四版)教师手册》,高等教育出版社,2003年出版;《帮你学数字电子技术基础》,高等教育出版社,2004年出版。

数字电子技术基础习题答案

数字电子技术基础习题答案

数字电子技术基础答案 第1章 自测题 1.1填空题 1. 100011.11 00110101.01110101 11110.01 1E.4 2. 4 3. n2 4. 逻辑代数卡诺图 5.) (D C B A F ) (D C B A F+ =' 6.) )( (C B D C B A F 7. 代数法卡诺图8. 1 1.2判断题 1. √ 2.√ 3. × 1.3选择题 1.B 2.C 3.C 1.4 A F= 1⊙B AB F 2 B A F+ = 3 1.5 A B L 0 0 1 0 1 0 1 0 0 1 1 1 1.6 C L=

1.7 AB C B A BC Y 习题 1.1 当0000 1 2 A A A ,7 A 到3 A 有1个不为0时,就可以 被十进制8整除 1.2 (a)AC BC AB F ++=1 (b )B A AB F +=2 (c)C B A S ⊕⊕= AC BC AB C 0 1.3略 1.4 (1) )(B A D C F )(1 ) )((1B A D C F ++=' (2) ) (B A B A F )(2 ) )((2B A B A F ++=' (3) E D C B A F 3 D E C AB F =' 3 (4) ) ()(4D A B A C E A F )( ) )()((4D A C AB E A F +++=' 1.5 C B A F ⊕⊕= 1.6 (1) B A C B C A L (2) D B C B D C A L (3) AD L (4) E ABCD L (5) 0 L 1.7 C B A B C A C AB ABC C B A L ),,( 1.8(1) ABD D A C F 1 (2) BC AB AC F 2 (3) C A B A B A F 3 (有多个答案) (4) C B D C AB C A C D F +++=4 (5) C B A ABD C B A D B A F 5 (6) 1 6 F 1.9 (1) AD D C B B A F 1 (2) B A A C F 2 (3) D A D B C B F 3 (4) B C F 4

考研《数字电子技术》考试大纲

考研《数字电子技术》考试大纲 暨南大学2016考研《数字电子技术》考试大纲 Ⅰ、考查目标 1.考查考生对数字电路的基本概念和基本定理的理解程度; 2.考查考生应用数字电路的基本原理和方法对组合逻辑电路、时序逻辑电路进行分析和设计的能力; 3.考查考生对脉冲电路、A/D、D/A转换器工作原理的了解和对可编程逻辑器件的应用程度。 Ⅱ、考试形式和试卷结构 一、试卷满分及考试时间 本试卷满分为150分,考试时间为180分钟 二、答题方式 答题方式为闭卷、笔试 三、试卷内容结构 基础知识50分 电路分析和设计100分 四、试卷题型结构 单项选择题30分(10小题,每小题3分) 填空题10分(5个空,每空2分) 综合应用题110分 五、参考书:《数字电子技术基础》阎石,第四版,高等教育出版社 Ⅲ、考查范围 第一章逻辑代数基础 1、数制和码制、各码制之间的换算 2、逻辑代数中的基本运算和复合运算关系 3、逻辑代数中的基本公式和常用公式和三个基本定理 4、逻辑函数及其表示方法 5、逻辑函数的两种标准形式 6、逻辑函数的公式化简法 7、逻辑函数的卡诺图化简法 第二章门电路 1、TTL门电路 2、TTL反相器的电路结构和工作原理 3、TTL反相器的静态输入特性和输出特性 4、TTL门电路输入端的的动态特性 5、其他类型的TTL门电路 6、COMS反相器的工作原理 7、COMS反相器的静态输入和输出特性

8、其他类型的COMS门电路 第三章组合逻辑电路 1、组合逻辑电路的分析方法和设计方法 2、若干常用的组合逻辑电路的功能及应用 2.1编码器 2.2译码器 2.3数据选择器 2.4加法器 2.5数值比较器 第四章触发器 1、触发器的电路结构与动作特点 2、触发器的逻辑功能及其描述方法(各种触发器的特性表及特性方程) 3、不同逻辑功能的触发器之间的转换 第五章时序逻辑电路 1、时序逻辑电路的分析方法 1.1、同步时序逻辑电路的分析方法 1.2、时序逻辑电路的状态转换表、状态转换图和时序图 1.3、简单的异步时序逻辑电路的分析(通过画时序图分析电路的逻辑功能) 2、若干常用的时序逻辑电路的功能和应用 2.1寄存器和移位寄存器 2.2计数器 2.3顺序脉冲发生器 2.4序列信号发生器 3、同步时序逻辑电路的设计方法 第六章脉冲波形的产生和整形 1、施密特触发器电路、特性、应用 2、单稳态触发器电路、特性、应用 3、多谐振荡器电路、特性、应用 4、555定时器及其应用 4.1、555定时器的电路结构与功能 4.2、用555定时器接成的施密特触发器 4.3、用555定时器接成的单稳态触发器 4.4用555定时器接成的多谐触发器 第七章半导体存储器 7.1、只读存储器(ROM) 7.2、掩模只读存储器 7.3、可编程只读存储器(PROM) 7.4、可擦除的可编程只读存储器(EPROM) 7.5、随机存储器(RAM) 7.6、用存储器实现组合逻辑函数 第八章可编程逻辑器件 8.1、现场可编程逻辑阵列(FPLA) 8.2、可编程阵列逻辑(PLA)

电子技术基础考研

注意事项:1.本试卷共12道大题,满分150分; 2.本卷属试题卷,答案一律写在答题纸上,写在该试题卷上或草稿纸上均无效。要注意试卷清洁,不要在试卷上涂划; 3.必须用蓝、黑色钢笔或圆珠笔答题,其它笔答题均无效。 ﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡﹡ 一 填空题(本题共14小题除标注外每空1分,共30分) 1、设VD 1、VD 2的正向压降为0.3V ,试分析在不同的U 1、U 2组态下,VD 1、VD 2是导通还是截止,并求U O 的值,把正确答案填入表内。(每三空1分) 2、图中 VT 为小功率锗晶体管当R b 不同时,VT 可能处于放大、饱和、截止状态。把不同状态下基射极电压U BE 、集射极电压U CE 的大致数值范围填入表内。(每三空1分) V CC 3、某放大电路在接有2Ωk 负载电阻时,测得输出电压为3V ,在输入电压不变的情况下断开负载电阻,输出电压上升到7.5V ,说明该放大电路的输出电阻为 ________________。 U 2 U VD 1

4、某放大电路当接接入一个内阻等于零的信号源电压时,测得输出电压为5V,在信号源内阻增大到1Ω k,其它条件不变时,测得输出电压为4V,说明该放大电路的输入电阻为________________。 5、下限截止频率为10Hz的两个相同的单级放大电路连接成一个两级放大电路,这个两级放大电路在信号频率为10Hz时,放大倍数的幅值下降到中频放大倍数的________________倍,或者说下降了________________dB,放大倍数的相位与中频时相比,附加相移约为________________度。(每空0.5分) 6、试在下列空格中填写合适数值。(每空0.5分) 在两边完全对称的差分放大电路中,若两输入端电压u I1=u I2,则双端输出电压u O=___V;若u I1=1mV,u I2=0mV,则差分放大电路的差模输入电压u Id=___mV,其分配在两边的一对差模输入信号为u Id1=___mV,u Id2=___mV,共模输入信号u Ic=___mV。 7、电路如图所示,A1、A2为理想运算放大器。A1组成电路,A2组成电路,VD1、VD2和R组成的电路起作用,u O与u I的关系说明整个电路构成的是电路。 u I O 8、在如图所示电路中,已知稳压管VD Z1的稳定电压U Z1=6.3V,VD Z2的稳定电压 U Z2=7.7V,它们的正向导通电压U D均为0.7V,U I和R的取值合理,U I的实际极性和U O1~U O4的假设极性如图中所标注。(每空0.5分) 填空: U O1=V,U O2=V,U O3=V, U O4=V。

最新数字电子技术基础教材第四章答案

习题4 4-1 分析图P4-1所示的各组合电路,写出输出函数表达式,列出真值表,说明电路的逻辑功能。 解:图(a ):1F AB =;2 F A B =;3F AB = 真值表如下表所示: A B 1F 2F 3F 0 0 0 1 0 0 1 0 0 1 1 0 1 0 0 1 1 1 其功能为一位比较器。A>B 时,11F =;A=B 时,21F =;A

功能:一位半加器,1F 为本位和,2F 为进位。 图(c ):1(0,3,5,6)(1,2,4,7)F M m = =∑∏ 2(0,1,2,4)(3,5,6,7)F M m ==∑∏ 真值表如下表所示: 功能:一位全加器,1F 为本位和,2F 为本位向高位的进位。 图(d ):1F AB =;2 F A B =;3F AB = 功能:为一位比较器,AB 时,3F =1 4-2 分析图P4-2所示的组合电路,写出输出函数表达式,列出真值表,指出该电路完成的逻辑功能。

解:该电路的输出逻辑函数表达式为: 100101102103F A A x A A x A A x A A x =+++ 因此该电路是一个四选一数据选择器,其真值表如下表所示: 1A 0A F 0 0 0x 0 1 1x 1 0 2x 1 1 3x 4-3 图P4-3是一个受M 控制的代码转换电路,当M =1时,完成4为二进制码至格雷码的转换;当M =0时,完成4为格雷码至二进制的转换。试分别写出0Y ,1Y ,2Y ,3Y 的逻辑函数的表达式,并列出真值表,说明该电路的工作原理。

模电考研《模拟电子技术基础》童诗白考研复习考点总结

模电考研《模拟电子技术基础》童诗白考研复习考点 总结 第1章常用半导体器件 1.1 复习笔记 本章首先介绍了半导体的基础知识,随后重点阐述了半导体二极管、晶体管(BJT)和场效应管(FET)的工作原理、特性曲线以及主要参数。半导体器件是组成电子电路的核心元件,因此本章内容是整本书学习的重要基础。通过本章的学习,应能熟练掌握常用半导体器件的工作原理、外特性和主要参数,并熟悉半导体相关基础知识,最后需要了解半导体器件的选用原则,为今后的模拟电路分析和设计打下基础。 一、半导体基础知识 半导体器件是构成电子电路的基本元件,所用的原料是经过特殊加工且性能可控的半导体材料,所以在学习半导体器件之前,需要了解一些半导体的基本名词术语(见表1-1-1)。 表1-1-1 半导体基本名词术语

二、半导体二极管 1二极管的结构和分类(见表1-1-2) 表1-1-2 二极管的结构和分类 2二极管的伏安特性 与PN结一样,二极管具有单向导电性,但由于二极管结构上的不同,具体的伏安特性与PN结又有区别(见表1-1-3)。 表1-1-3 二极管的伏安特性

3二极管的主要参数 为描述二极管性能,常引用以下几个主要参数(见表1-1-4)。 表1-1-4 二极管主要参数 4二极管的等效电路 二极管的伏安特性具有非线性,这给二极管的应用和分析带来了一定的困难。为了便于分析,常在一定的条件下,用线性原件构成的电路来模拟二极管的特性,并取代电路中的二极管,称为二极管的等效电路,也叫等效模型(见表1-1-5)。

表1-1-5 二极管等效电路

5稳压二极管 稳压管在反向击穿时,在一定的电流范围内(或者说在一定的功率损耗范围内),端电压几乎不变,表现出稳压特性。关于稳压二极管见表1-1-6。 表1-1-6 稳压二极管

数字电子技术基础. 第四版. 课后习题答案详解

Y 1 1 Y 第一章 1.1 二进制到十六进制、十进制 (1)(10010111)2=(97)16=(151)10 (3)(0.01011111)2=(0.5F)16=(0.37109375)10 1.2 十进制到二进制、十六进制 (1)(17)10=(10001)2=(11)16 (3) (0.39)10 = (0.0110 0011 1101 0111 0000 1010) 2 = (0.63D70A)16 1.8 用公式化简逻辑函数 (1)Y=A+B (2)Y = ABC + A + B + C 解: = BC + A + B + C = C + A + B + C =(A +A =) (5)Y=0 (2)(1101101)2=(6D)16=(109)10 (4)(11.001)2=(3.2)16=(3.125)10 (2)(127)10=(1111111)2=(7F)16 (4) (25.7)10 = (11001.1011 0011) 2 = (19.B 3)16 (3)Y=1 (4)Y = AB CD + ABD + AC D 解:Y = AD (B C + B + C ) = AD (B + C + C ) = AD (7)Y=A+CD (6)Y = AC (C D + A B ) + BC (B + AD + CE ) 解:Y = BC ( B ⊕ AD + CE ) = BC ( B + AD ) ⊕ CE = ABCD (C + E ) = ABCDE (8)Y = A + ( B + )( A + B + C )( A + B + C ) 解:Y = A + ( B ⊕ C )( A + B + C )( A + B + C ) = A + ( AB C + B C )( A + B + C ) = A + B C ( A + B + C ) = A + AB C + B C = A + B C (9)Y = BC + A D + AD (10)Y = AC + AD + AEF + BDE + BDE 1.9 (a) Y = ABC + BC (b) Y = ABC + ABC (c) Y 1 = AB + AC D ,Y 2 = AB + AC D + ACD + ACD (d) Y 1 = AB + AC + BC , Y 2 = ABC + ABC + ABC + ABC 1.10 求下列函数的反函数并化简为最简与或式 (1)Y = AC + BC (3)Y = ( A + B )( A + C )AC + BC (2) Y = A + C + D 解: = ( A + B )( A + C )AC + BC = [( A + B )( A + C ) + AC ] ⊕ BC = ( AB + AC + BC + AC )( B + C ) = B + C (5)Y = AD + AC + BCD + C 解:Y = ( A + D )( A + C )(B + C + D )C = AC ( A + D )(B + C + D ) = ACD (B + C + D ) = ABCD (4)Y = A + B + C (6)Y = 0 1.11 将函数化简为最小项之和的形式 (1)Y = A BC + AC + B C 解:Y = A BC + AC + B C = A BC + A (B + B )C + ( A + A )B C = A BC + ABC + AB C + AB C + ABC = A BC + ABC + AB C + ABC (2)Y = ABC D + A BCD + ABCD + AB CD + AB CD + A BC D

暨南大学数字电子技术实验3报告

暨南大学本科实验报告专用纸 课程名称数字逻辑电路实验成绩评定 实验项目名称组合逻辑电路组装与设计测调试指导教师秦岭松 实验项目编号实验项目类型验证型实验地点 B406 学生姓名学号 学院电气信息系专业 实验时间年月日下午~月日午温度℃湿度 一.实验目的 1.深入学习掌握组合逻辑电路的设计和安装方法。 2.进一步加深数字逻辑电路调测试方法掌握。 3.学习DS-4 型数字系统综合实验平台可编辑数字波形发生器组成和 使用方法。 二.实验器件、仪器和设备 1.四双输入与非门74LS00 1片 2.四异或门74LS86 1片 3.双4输入与非门74LS20 1片 4.PC机(数字信号显示仪) 5.数字万用表UT56 6.TDS-4数字系统综合实验平台 7.GOS-6051示波器 暨南大学本科 实验报告专用 纸(附页)

三.实验步骤和测试分析

1.组合逻辑电路测试方法介绍 数字电路静态测试方法是:给定数字电路若干组静态输入值,测定数字电路的输出值是否正确。数字电路状态测试的过程是在数字电路设计好后,将其安装连接成完整的线路,把线路的输入接到逻辑电平开关上,线路的输出接到电平指示灯(LED)或用万用表测量进行电平测试,按功能表或状态表的要求,改变输入状态,观察输入和输出之间的关系是否符合设计要求。数字电路电平测试是测量数字电路输入与输出逻辑电平(电压)值是否正确的一种方法。 静态测试是检查设计与接线是否正确无误的重要一步。 数字电路动态测试方法是:在静态测试的基础上,按设计要求在输入端加动态脉冲信号,观察输出端波形是否符合设计要求,这是动态测试,动态测试的主要目的测试电路的频率特性(如测试电路使用时的频率范围)等)及稳定特性等。 测试数据分析: 1)要使74系列TTL集成芯片正确工作除了必须接好电源(+V CC =5V和地GND)外,还必须使逻辑输入低电平≤0.8V(越靠近0V 越好),输入高电平≥2V (越靠近5V越好),如果不按照此输入 电平要求进行信号输入就可能损坏芯片或得不到正确的逻辑输出 电平。 2) 74系列TTL集成芯片正确的输出逻辑低电平≤0.2V (越靠 近0V越好),输出高电平≥3.5V (越靠近5V越好),如果芯片输 出逻辑电平不符合以上值,这说明有可能芯片损坏、或者电路连 接、或者设计存在问题,实验过程中随时必须对测试的数据进行 分析,当发现测试数据不符合逻辑电平的有效输出值或不满足设 计要求逻辑电平时,电路可能存在问题,对于存在的问题必须查 找原因,并解决存在问题,这样才能使得实验者获得理论和实验 水平的提高,从而达到做实验的真正目的。 2.裁判合格信号逻辑电路组装与测试 1)逻辑电路组装 根据预习时画出的举重比赛裁判合格信号逻辑电路接线图,采用74LS00芯片组装实现举重比赛裁判合格信号逻辑电路。 2)电路测调试 i.采用静态测试方法进行电路测调试。 暨南大学本科实验报告专用纸(附页)

数电考研阎石《数字电子技术基础》考研真题与复习笔记

数电考研阎石《数字电子技术基础》考研真题与复习 笔记 第一部分考研真题精选 第1章数制和码制 一、选择题 在以下代码中,是无权码的有()。[北京邮电大学2015研] A.8421BCD码 B.5421BCD码 C.余三码 D.格雷码 【答案】CD查看答案 【解析】编码可分为有权码和无权码,两者的区别在于每一位是否有权值。有权码的每一位都有具体的权值,常见的有8421BCD码、5421BCD码等;无权码的每一位不具有权值,整个代码仅代表一个数值。 二、填空题 1(10100011.11)2=()10=()8421BCD。[电子科技大学2009研] 【答案】163.75;000101100011.01110101查看答案 【解析】二进制转换为十进制时,按公式D=∑k i×2i求和即可,再由十进制数的每位数对应写出8421BCD码。 2数(39.875)10的二进制数为(),十六进制数为()。[重庆大学2014研] 【答案】100111.111;27.E查看答案

【解析】将十进制数转化为二进制数时,整数部分除以2取余,小数部分乘以2取整,得到(39.875)10=(100111.111)2。4位二进制数有16个状态,不够4位的,若为整数位则前补零,若为小数位则后补零,即(100111.111)2=(0010 0111.1110)2=(27.E)16。 3(10000111)8421BCD=()2=()8=()10=()16。[山东大学2014研] 【答案】1010111;127;87;57查看答案 【解析】8421BCD码就是利用四个位元来储存一个十进制的数码。所以可先将8421BCD码转换成10进制再进行二进制,八进制和十六进制的转换。(1000 0111)8421BCD=(87)10=(1010111)2 2进制转8进制,三位为一组,整数向前补0,因此(001 010 111)2=(127)8。同理,2进制转16进制每4位为一组,(0101 0111)2=(57)16。 4(2B)16=()2=()8=()10=()8421BCD。[山东大学2015研] 【答案】00101011;53;43;01000011查看答案 【解析】4位二进制数有16个状态,因此可以将一位16进制数转化为4位二进制数,得到(2B)16=(0010 1011)2;八进制由0~7八个数码表示,可以将一组二进制数从右往左,3位二进制数分成一组,得到(00 101 011)2=(53)8;将每位二进制数与其权值相乘,然后再相加得到相应的十进制数,(0010 1011)2=(43)10;8421BCD码是一种二进制的数字编码形式,用二进制编码的十进制代码。因此可以将每位二进制数转化为4位8421BCD码,(43)10=(0100 0011)8421BCD。

2021年电子技术基础考研题库

2021年电子技术基础考研题库 2021年电子技术基础考研题库【考研真题精选+章节题库】(上册) 目录 第一部分考研真题精选 一、填空题 二、选择题 三、分析题 第二部分章节题库 第1章数字逻辑概论 第2章逻辑代数与硬件描述语言基础 第3章逻辑门电路 第4章组合逻辑电路 第5章锁存器和触发器 第6章时序逻辑电路 第7章半导体存储器 第8章CPLD和FPGA 第9章脉冲波形的变换与产生 第10章数模与模数转换器

第11章数字系统设计基础 ? 试看部分内容 考研真题精选 一、填空题 1(10100011.11)2=______10=______8421B C D。[电子科技大学2 009年研] 【答案】163.75;000101100011.01110101查看答案 【解析】二进制转换为十进制时,按公式D=∑k i×2i求和即可,再由十进制数的每位数对应写出8421BCD码。 2数(39.875)10的二进制数为______,十六进制数为______。[重庆大学2014年研] 【答案】100111.111;27.E查看答案 【解析】将十进制数转化为二进制数时,整数部分除以2取余,小数部分乘以2取整,得到(39.875)10=(100111.111)2。4位二进制数有16个状态,不够4位的,若为整数位则前补

零,若为小数位则后补零,即(100111.111)2=(0010 0111. 1110)2=(27.E)16。 3(10000111)8421B C D=______2=______8=______10=______16。[山东大学2014年研] 【答案】1010111;127;87;57查看答案 【解析】8421BC D码就是利用四个位元来储存一个十进制的数码。所以可先将8421BCD码转换成10进制再进行二进制,八进制和十六进制的转换。 (1000 0111)8421B C D=(87)10=(1010111)2 2进制转8进制,三位为一组,整数向前补0,因此(001 010 1 11)2=(127)8。 同理,2进制转16进制每4位为一组,(0101 0111)2=(57)16。 4(2B)16=______2=______8=______10=______8421B C D。[山东大学2015年研] 【答案】00101011;53;43;01000011查看答案 【解析】4位二进制数有16个状态,因此可以将一位16进制数转化为4位二进制数,得到(2B)16=(0010 1011)2;八进制由0~7八个数码表示,可以将一组二进制数从右往左,3位二进制数分成一组,得到(00 101 011)2=(53)8;将每位二

(完整word版)数字电子技术基础习题册答案7-11

第7章 时序逻辑电路 【7-1】已知时序逻辑电路如图7.1所示,假设触发器的初始状态均为0。 (1 )写出电路的状态方程和输出方程。 (2) 分别列出X =0和X =1两种情况下的状态转换表,说明其逻辑功能。 (3) 画出X =1时,在CP 脉冲作用下的Q 1、Q 2和输出Z 的波形。 1J 1K C11J 1K C1Q 1 Q 2 CP X Z 1 图7.1 解: 1.电路的状态方程和输出方程 n 1n 2n 11n 1Q Q Q X Q +=+ n 2 n 11n 2Q Q Q ⊕=+ CP Q Q Z 21= 2 .分别列出X =0和X =1两种情况下的状态转换表,见题表7.1所示。逻辑功能为 当X =0时,为2位二进制减法计数器;当X =1时,为3进制减法计数器。 3.X =1时,在CP 脉冲作用下的Q 1、Q 2和输出Z 的波形如图7.1(b)所示。 题表7.1 Q Q Z 图7.1(b) 【7-2】电路如图7.2所示,假设初始状态Q a Q b Q c =000。 (1) 写出驱动方程、列出状态转换表、画出完整的状态转换图。 (2) 试分析该电路构成的是几进制的计数器。 Q c 图7.2

解: 1.写出驱动方程 1a a ==K J n c n a b b Q Q K J ?== n b n a c Q Q J = n a c Q K = 2.写出状态方程 n a 1n a Q Q =+ n a n a n a n a n c n a 1n b Q Q Q Q Q Q Q +=+ n c n a n c n b n a 1n b Q Q Q Q Q Q +=+ 3.列出状态转换表见题表7.2,状态转换图如图7.2(b)所示。 图7.2(b) 表7.2状态转换表 CP n a n b c Q Q Q 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 0 0 0 n 4.由FF a 、FF b 和FF c 构成的是六进制的计数器。 【7-3】在二进制异步计数器中,请将正确的进位端或借位端(Q 或Q )填入下表 解: 题表7-3 下降沿触发 由 Q 端引出进位 由Q 端引出借位 触发方式 加法计数器 减法计数器上升沿触发 由Q 端引出进位 由Q 端引出借位 【7-4】电路如图7.4(a)所示,假设初始状态Q 2Q 1Q 0=000。 1. 试分析由FF 1和FF 0构成的是几进制计数器; 2. 说明整个电路为几进制计数器。列出状态转换表,画出完整的状态转换图和CP 作用下的波形图。