搜档网
当前位置:搜档网 › 计算机科学与技术数字逻辑电路习题课3

计算机科学与技术数字逻辑电路习题课3

计算机科学与技术数字逻辑电路习题课3
计算机科学与技术数字逻辑电路习题课3

1.十进制数65用8421BCD 码表示,可以写成(C ) A.65

B.[]BCD 1000001

C.[]BCD 01100101

D.[]21000001

2.今测得NPN 三极管各电极对地的电位分别为VC=6V ,VB=-0.6V ,VE=0V ,则该三极管 工作在以下哪种状态(B )

A.放大状态

B.截止状态

C.饱和状态

D.击穿状态 3.逻辑函数F =)(A D C C B ++的反函数是(A )

A.F =)()(A D C C B +?+

B.F =)(DA C C B +?+

C.F =)(A D C BC +?+

D.F =A D C C B +?+ 4.为了将J K 触发器转换为D 触发器,应使J K 触发器的J K 端接成以下哪种组合(A ) A.J =D ,K =D B.K =D ,J =D C.J =K =D D.J =K =D 5.下列触发器中,没有约束条件的是(D )

A.基本R S 触发器

B.主从R S 触发器

C.同步R S 触发器

D.边沿D 触发器 6.T T L 单定时器型号的最后几位数字是(A ) A.555 B.556 C.7555 D.7556 7.下面哪组设置能使四选一数据选择器实现函数Y =0101A A A A +(A ) A.D 0=D 2=0、D 1=D 3=1 B.D 0=D 2=1、D 1=D 3=0 C.D 0=D 1=0,D 2=D 3=1 D.D 0=D 1=1,D 2=D 3=0

8.在下列逻辑电路中,不是组合逻辑电路的是(D ) A.译码器 B.编码器 C.全加器 D.寄存器 9.三极管工作在开关状态下,其“关态”和“开态”分别指工作在下列哪种状态(D ) A.饱和状态和截止状态B.截止状态和放大状态 C.放大状态和饱和状态D.截止状态和饱和状态

10.用二进制异步计数器从0做加法,计到十进制数178,则最少需要

多少个触发器(D ) A.2 B.6 C.7 D.8

11.用J K 触发器实现特性方程AB Q A Q

n n +=+1

,则J K 端的方程为(B ) A.J =A B ,K =B A B.J =A B ,K =B A C.J =B A +,K =A B D.J =B A ,K =A B

12.一个无符号4位权电阻D A C ,最低位处的电阻为40K Ω,则最高位

处电阻为(B ) A.4K Ω B.5K Ω C.10K Ω D.20K Ω 13.在四变量卡诺图中,逻辑上不相邻的一组最小项是( C ) A.1m 和3m B.4m 和6m C.5m 和13m D.2m 和8m

14.能实现“线与”的门电路有(A ) A.OC 与非门 B.异或门 C.三态门 D.与或非门

15.用555定时器组成施密特触发器,当输入控制端C O 外接10V 电压

时,回差电压为(B )

A.3.33V

B.5V

C.6.66V

D.10V

16.和二进制数(1100110111.001)B 等值的十六进制数是(A ) A.(337.2)H

B.(637.1)H

C.(1467.1)H

D.(C37.4)H

17.下列说法不正确的是(C )

A.集电极开路的门称为OC 门

B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)

C.OC 门输出端直接连接可以实现正逻辑的线或运算

D.利用三态门电路可实现双向传输 18.A+BC=(C ) A.A +B B.A +C C.(A +B )(A +C ) D.B +C 19.在下列触发器中,有约束条件的是哪一个(C ) A.主从J K F /F B.主从D F /F C.同步R S F /F D.边沿D F /F 20.一个触发器可记录一位二进制代码,它有多少个稳态(C ) A.0 B.1 C.2 D.3 21.以下各电路中,哪一种可以实现脉冲定时功能(B ) A.多谐振荡器 B.单稳态触发器 C.施密特触发 D.石英晶体多谐振荡器 22.四选一数据选择器的数据输出Y 与数据输入i X 和地址码i A 之间的逻

辑表达式为Y =(A )

A.3X A A X A A X A A X A A 01201101001+++

B.001X A A

C.101X A A

D.3X A A 01

23.下列逻辑电路中为时序逻辑电路的是(C ) A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器

24.欲使D 触发器按n n Q Q

=+1

工作,应使输入D =(D ) A.0 B.1 C.Q D.Q

25.某电视水平-垂直扫描发生器需要一个分频器,将31500H Z 的脉冲转

换为60H Z 的脉冲,欲构成此分频器至少需要多少个触发器(A ) A.10 B.60 C.525 D.31500

26.若用J K 触发器来实现特性方程AB Q A Q

n n +=+1

,则J K 端的方程为(B ) A.J =A B ,K =B A

B.J =A B ,K =B A

C.J =B A +,K =A B

D.J =B A ,K =A B

27.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入

模拟信号的最高频率f ax Im 的关系是(C )

A.f s ≥f ax Im

B.f s ≤f ax Im

C.f s ≥2f ax Im

D.f s ≤2f ax Im 28.N 个触发器可以构成最大计数长度(进制数)为多少的计数器(D ) A.N B.2N C.2

N

D.N

2

29.对T 触发器,当T=1时,触发器能实现( C )功能。

A.置1

B.置0

C.计数

D.保持 30.用555定时器构成多谐振荡器,则其输出脉宽为(A )

A.0.7)2(21R R + C

B.1.1)2(21R R + C

C.1.4)2(21R R +C

D.1.8)2(21R R + C

1.与十进制数()105.53等值的数或代码为(A )(B )(C )(D )

A .()BCD 84210101.01010011

B .()168.35

C . ()21.110101

D .()84.65 E.()168.28 2.T T L 电路在正逻辑系统中,以下各种输入中,哪些相当于输入逻辑 “1” (A )(B )(C ) A.悬空 B.通过电阻 2.7k Ω接电源 C.通过电阻 2.7k Ω接地 D.通过电阻510Ω接地 E.接地

3.已知F=A B +BD+CDE+A D ,下述结果正确的是(A )(C )

A.F =D B A +

B.F =D B A )(+

C.F =))((D B D A ++

D.F =))((D B D A ++

E.F =B D

4.对于T 触发器,现态0=n Q ,下述T 的哪些输入能使次态11

=+n Q

(B )(D )

A.0

B.1

C.Q

D.Q

E.Q Q

5.函数C B AB C A F ++=,当变量的取值为以下哪些组合时时,将出现冒险

现象 (A )(C )(D ) A.B =C =1 B.B =C =0 C.A =1,C =0 D.A =0,B =0 E.A =0,C =1 6.在一个8位的存储单元中,能够存储的最大无符号整数是(C )(D ) A .()10256 B .()10127

C .()16FF

D .()10255

E .()10FF

7.对于T T L 与非门闲置输入端的处理,以下哪些方式是正确的(A )(B ) (D )(E )

A.接电源

B.通过电阻3k Ω接电源

C.接地

D.与有用输入端并联E .悬空 8.以下哪些情形可用逻辑变量的取值1和0表示(A )(B )(C )(D )(E )

A.开关的闭合、断开

B.电位的高、低

C.真与假

D.电流的有、无E .灯的亮与灭

9.对于J K 触发器,下面哪组输入能够使J K 触发器按n n Q Q =+1

工作(A )(B )

(D )(E )

A.J =K =0

B.J =Q ,K =Q

C.J =Q ,K =Q

D.J =Q ,K =0

E.J =0,K =Q

10.下列触发器中,哪些克服了空翻现象(A )(B )(D )

A.边沿D 触发器

B.主从R S 触发器

C.同步R S 触发器

D.主从J K 触发器

E.基本R S 触发器

1.()168F =( 248 )10=( 11111000 )2。

2.5 个变量可构成 32 个最小项,全体最小项之和为 1 。

3.函数()D C A AB A F +++=,其反函数=F )(D C B A ++;对偶式F '=CD B A +。

4.对于JK 触发器的两个输入端,当输入信号相反时构成 D 触发器,当输入信号相同时构成 T 触发器。

5.常见的脉冲产生电路有多谐振荡器,常见的脉冲整形电路有单稳态触发器或 施密特触发器。

6.要构成5 进制计数器,至少需要 3 个触发器,其无效状态有 3 个。

7.如果对72 个符号进行二进制编码,则至少需要 7 位二进制代码。

8.A / D 转换的基本步骤是 采样 、 保持 、 量化 、 编码 四个步骤。

9.在数字电路中,三极管工作在 饱和 和 截止 状态。 10.写出JK 触发器的特性方程1+n Q =n n Q K Q J +。 11.16210) 36.2 () 110110.001 ()125.54(==

12.D 触发器具有 置0 和_置1_的逻辑功能。

13.时序逻辑电路根据输出信号的特点分 米勒 型和 摩尔 型。 14.一个门电路的输出端能带同类门的个数称为 扇出系数 。 15.A A A A F ⊕⊕⊕= = 0 。

16.用555 构成的施密特触发器,当V V CC 18=时,电压控制端经0.01μF 电容接地,则回差 电压T V ?= 6 V 。

1.三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)

2.CMOS OD 门(漏极开路门)的输出端可以直接相连,实现线与。(√)

3.约束项就是逻辑函数中不会出现的变量取值组合,用卡诺图化简时,可将约束项当作 1 , 也可当作 0 。(√)

4.同步时序电路由组合电路和触发器两部分组成。(√)

5.CMOS 多余的输入端可以悬空。(×)

6.八进制数()817比十进制数()1017小。(√)

7.一般TTL 门电路的输出端可以直接相连,实现线与。(×)

8.逻辑函数的化简是为了使表达式简化而与硬件电路无关。(×) 9.编码与译码是互逆的过程。(√)

10.二进制计数器既可实现计数也可用于分频。(√) 1.用代数法将下面的函数化为最简与或式:

()CD C A D AC ABC D C B A F +++=,,,1

2.用卡诺图法将下列函数化简为最简与或式:

()()()∑∑+=15,14,11,10,9,813,12,5,4,2,0,,,2d m D C B A F

3.用代数法将下面的函数化为最简与或式:()C A C B C B AB C B A F +++=,,1

4.用卡诺图法将下列函数化简为最简与或式:

∑∑+=)11,9,7,6,5()14,12,4,3,1,0(),,,(2d m D C B A F

1.试分析题图所示逻辑电路,写出逻辑表达式和真值表,并描述其功能。

2.两片74161芯片组成的计数器电路如题图所示,分析电路,回答下列问题。 (1)第一、二片74161各接成多少进制计数器;

(2)整个电路Y 输出是多少进制计数器。(74161功能表见题表

)

题图

题表 74161功能表

3.题图中,分析电路确定其逻辑功能,写出驱动方程,状态方程,状态转换图,设01,Q Q 的初态均为零。

4.

5.分析题图所示4选1数据选择器74LS153组

成的组合逻辑

电路,写出F(A,B)的函数表达式。74LS153的功能表如题 表所示。

6.分析题图由边沿JK 触发器构成的时序逻辑电路,写出驱动方程、

输出方程、状态方程,画 出状态转换图。

7.在题图上,利用3 线—8 线译码器74LS138 和必要的门电路完成下列函数

BC C A F +=1 ;BC C B A F +=2

8.用下降沿触发的JK 触发器设计一个同步四进制加法计数器,写出状态转换表、状态方程、 驱动方程。

9.利用一片 74161 和必要的门电路完成13进制计数器(采用同步置数法)的设计,画出状态 转换图,并在题图上画出连线图

10.用上升沿触发的JK 触发器完成同步四进制加法计数器的设计。要求:(1)列出次态

卡诺图;(2)写出状态方程;(3)写出驱动方程。

74161

组合逻辑电路例题终版.doc

【例题1】设计一个投票表决器,三个投票人分别为A 、B 、C ,按规定只要二人以上同意才能通过。 解:设投同意票为“1”表示,不同意票为“0”;输出为“1”表示通过,为“0”表示不通过。 第一步:由逻辑关系列出真值表 第二步:由真值表写出逻辑函数表达式 第三步:化简逻辑函数表达式 ◆用卡诺图化简 ◆用代数法化简如下 第四步 由化简后的逻辑表达式画出逻辑电路图 7 653111*********m m m m ABC C AB C B A BC A F +++=真值表 ∑= ) 7,6,5,3(m F AB BC AC AB BC AC AB BC AC F ??=++=++=AB BC AC AB BC AC AB BC AC A C C B AC C AB B A C B A B A A C AB A B B C C AB C B A BC C AB C B A A A BC ABC C AB C B A BC A F ??=++=++=++=++=+=+++=++=+++=+++=)()()()()(

F高电平时,三极管导通,灯亮;低电平时三极管截止,灯灭。 【例题2】某汽车驾驶员培训班进行结业考试。有三名评判员,其中A为主评判员,B、C 为副评判员。评判时按少数服从多数原则,但若主评判认为合格,也可通过。试用与非门构成逻辑电路实现评判的规定。 解:(1)根据逻辑设计要求,设定三个输入变量A、B、C,并规定如下:主评判A意见:A=1认为合格;A=0认为不合格 副评判B意见:B=1认为合格;B=0认为不合格 副评判C意见:C=1认为合格;C=0认为不合格 设输出变量Y:Y=1认为通过;Y=0认为不通过 (2)列真值表 (3)根据真值表写出逻辑表达式 (4)用卡诺图化简 (5)画出逻辑电路图 【例题3】有一火灾报警系统,设有烟感、温感、紫外光感三种不同类型的火灾探测器。为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾探测信号时,报警系统才产生报警控制信号,试设计产生报警控制信号的电路。 [解](1)根据逻辑要求设置逻辑输入、输出变量。 用A、B、C分别代表烟感、温感、紫外光感三种探测器的探测输出信号,作为报警控制电路的输入变量,以“1”表示高电平,“0”表示低电平,高电平表示有火灾报警,低电平表示无火灾报警; F为报警控制电路的输出,以“1”表示高电平,“0”表示低电平,同样高电平表示有火灾报警,低电平表示无火灾报警。 真值表 ∑ = + + + + = + + + + = )7,6,5,4,3( 7 6 5 4 3 m m m m m m ABC C AB C B A C B A BC A Y A BC A BC A BC Y ? = + = + =

时序逻辑电路习题解答

5-1 分析图所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。 CLK Z 图 题 5-1图 解:从给定的电路图写出驱动方程为: 0012 10 21()n n n n n D Q Q Q D Q D Q ?=??=?? =?? e 将驱动方程代入D 触发器的特征方程D Q n =+1 ,得到状态方程为: 10012110 12 1()n n n n n n n n Q Q Q Q Q Q Q Q +++?=??=??=??e 由电路图可知,输出方程为 2 n Z Q = 根据状态方程和输出方程,画出的状态转换图如图题解5-1(a )所示,时序图如图题解5-1(b )所示。 题解5-1(a )状态转换图

1 Q 2/Q Z Q 题解5-1(b )时序图 综上分析可知,该电路是一个四进制计数器。 5-2 分析图所示电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A 为输入变量。 Y A 图 题 5-2图 解:首先从电路图写出驱动方程为: () 0110101()n n n n n D AQ D A Q Q A Q Q ?=? ?==+?? 将上式代入触发器的特征方程后得到状态方程 () 1011 10101()n n n n n n n Q AQ Q A Q Q A Q Q ++?=? ?==+?? 电路的输出方程为: 01n n Y AQ Q = 根据状态方程和输出方程,画出的状态转换图如图题解5-2所示

Y A 题解5-2 状态转换图 综上分析可知该电路的逻辑功能为: 当输入为0时,无论电路初态为何,次态均为状态“00”,即均复位; 当输入为1时,无论电路初态为何,在若干CLK 的作用下,电路最终回到状态“10”。 5-3 已知同步时序电路如图(a)所示,其输入波形如图 (b)所示。试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图,并说明该电路的功能。 X (a) 电路图 1234CLK 5678 X (b)输入波形 图 题 5-3图 解:电路的驱动方程、状态方程和输出方程分别为: 0010110001101101 1, ,n n n n n n n n n n J X K X J XQ K X Q X Q XQ X Q XQ Q XQ XQ XQ Y XQ ++?==??==???=+=?? ?=+=+?= 根据状态方程和输出方程,可分别做出11 10,n n Q Q ++和Y 的卡诺图,如表5-1所示。由此 做出的状态转换图如图题解5-3(a)所示,画出的时序图如图题解5-3(b )所示。

数字逻辑电路试题

院系: 专业班级: 学号: 姓名: 座位号: A. 4 B. 3 C. 6 D. 5 7. 下列电路中属于时序逻辑电路的是 【 】 A. 加法器 B. 数据分配器 C. 计数器 D. 译码器 8. 下列关于门电路的使用,描述不正确的是 【 】 A. TTL 与非门闲置输入端可以直接接电源 B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用 C. CMOS 或门闲置输入端应接地 D. CMOS 门电路的闲置输入端不允许悬空 9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】 A. 同时增大R 、C 值 B. 同时减小R 、C 值 C. 同比增大R 值减小C 值 D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】 A. ROM B. 动态RAM C. MUX D. 静态RAM 1. 8位D/A 转换器的理论分辨率是_____________________。 2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。 3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。 4. 图2.1所示集成计数器的模M=_____________________。 图2.1 (题2.4图) 5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。 二、填空题 (每小题2分,共20分)

6. 对于T 触发器,当T=______时,触发器处于保持状态。 7. 逻辑函数C B AB F +=的反函数F 为_____________________。 8. 5个变量的逻辑函数全部最大项有_____________________个。 9. 二进制数()20110.101110转换成十进制数是___________________。 10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。 1. 时序逻辑电路中可以没有门电路,但是必须要有触发器。 ( ) 2. 对于二进制正数,反码和补码相同。 ( ) 3. 半加器只能用于对两个1位二进制数相加。 ( ) 4. 多谐振荡器需要输入触发信号才可以输出矩形脉冲。 ( ) 5. 逻辑函数的取值与逻辑变量的取值不同,可以有0、1、2等多种可能。 ( ) 6. 分析组合逻辑电路的目的是要得到逻辑电路的真值表。 ( ) 7. 数字逻辑电路的晶体管和模拟电路的晶体管工作状态相同。 ( ) 8. 同步时序逻辑电路有稳定状态,异步时序逻辑电路没有稳定状态。 ( ) 9. 两个或多个OC 门的输出端可以直接相连,实现线与。 ( ) 10. 可编程阵列逻辑PAL 的与阵列可编程,或阵列不可编程。 ( ) 1. 写出图4.1所示电路表示的逻辑函数关系式; F A C B 图4.1(题4.1) F= _____________________ 2. 画出实现逻辑函数C B A ABC Y +=的门电路图; 3. 由D 触发器和与非门组成的电路如图 4.2所示,试画出Q 端的波形,设电路 初态为 0; A Q 12345CP A Q 图4.2(题4.2) 4. 用卡诺图法将逻辑函数()∑=)15,14,12,10,8,7,5,2,0(m D ,C ,B ,A Y 化成最简 “与或”表达式。 四、综合题 (每小题5分,共20分) 三、判断题(正确的在题号后括号内填写“T ”,错误的填写“F ”) (每小题1分,共10分)

(完整版)时序逻辑电路习题与答案

第12章时序逻辑电路 自测题 一、填空题 1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。 2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。 3.用来累计和寄存输入脉冲个数的电路称为。 4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。、 5.、寄存器的作用是用于、、数码指令等信息。 6.按计数过程中数值的增减来分,可将计数器分为为、和三种。 二、选择题 1.如题图12.1所示电路为某寄存器的一位,该寄存器为 。 A、单拍接收数码寄存器; B、双拍接收数码寄存器; C、单向移位寄存器; D、双向移位寄存器。 2.下列电路不属于时序逻辑电路的是。 A、数码寄存器; B、编码器; C、触发器; D、可逆计数器。 3.下列逻辑电路不具有记忆功能的是。 A、译码器; B、RS触发器; C、寄存器; D、计数器。 4.时序逻辑电路特点中,下列叙述正确的是。 A、电路任一时刻的输出只与当时输入信号有关; B、电路任一时刻的输出只与电路原来状态有关; C、电路任一时刻的输出与输入信号和电路原来状态均有关; D、电路任一时刻的输出与输入信号和电路原来状态均无关。 5.具有记忆功能的逻辑电路是。 A、加法器; B、显示器; C、译码器; D、计数器。 6.数码寄存器采用的输入输出方式为。 A、并行输入、并行输出; B、串行输入、串行输出; C、并行输入、串行输出; D、并行输出、串行输入。 三、判断下面说法是否正确,用“√"或“×"表示在括号 1.寄存器具有存储数码和信号的功能。( ) 2.构成计数电路的器件必须有记忆能力。( ) 3.移位寄存器只能串行输出。( ) 4.移位寄存器就是数码寄存器,它们没有区别。( ) 5.同步时序电路的工作速度高于异步时序电路。( ) 6.移位寄存器有接收、暂存、清除和数码移位等作用。() 思考与练习题 12.1.1 时序逻辑电路的特点是什么? 12.1.2 时序逻辑电路与组合电路有何区别? 12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码

《数字逻辑电路》试题及参考答案

一、填空题(共15空,每空2分,共30分) 1. 二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。 2. 十进制数 -13的8位二进制补码为____11110011________。 3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。 4. 逻辑表达式''=+ +()Y AB C D 的反演式为(())Y A B C D ''''' =+。 5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。 6. 基本RS 触发器的约束条件是_____RS=0____。 7. 写出两个逻辑变量A 、B 的全部最小项 ,,,AB A B AB A B '''' 。 8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系 01 A E N Y EN ''=?=?'=?高阻态。 9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。 8题图 9题图 10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。 11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。 12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。 13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。 14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。 15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。 A B Y 0 0 1 0 1 1 1 0 1 1 1 得分

吉大19春学期《数字逻辑电路》在线作业一

(单选题)1: 在下列逻辑电路中,不是组合逻辑电路的有() A: 译码器 B: 编码器 C: 全加器 D: 寄存器 正确答案: (单选题)2: 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端()A: J=K=1 B: J=Q,K=/Q C: J=/Q ,K=Q D: J=Q,K=1 正确答案: (单选题)3: 以下表达式中符合逻辑运算法则的是( ). A: C·C=C2 B: 1+1=10 C: 0<1 D: A+1=1 正确答案: (单选题)4: 在一个8位的存储单元中,能够存储的最大无符号整数是( ). A: (256)10 B: (127)10 C: (FE)16 D: (255)10 正确答案: (单选题)5: 以下电路中常用于总线应用的有(). A: TSL门 B: OC门 C: 漏极开路门 D: CMOS与非门 正确答案: (单选题)6: 存储8位二进制信息要()个触发器 A: 2 B: 3 C: 4 D: 8 正确答案: (单选题)7: 欲使JK触发器按Qn+1=/Qn 工作,可使JK触发器的输入端()A: J=K=0

B: J=Q,K=/Q C: J=/Q ,K=Q D: J=Q,K=0 正确答案: (单选题)8: 一位8421BCD码计数器至少需要()个触发器 A: 3 B: 4 C: 5 D: 10 正确答案: (单选题)9: 对于JK触发器,若J=K,则可完成()触发器的逻辑功能 A: RS B: D C: T D: T' 正确答案: (单选题)10: 逻辑表达式Y=AB可以用()实现 A: 正或门 B: 正非门 C: 正与门 D: 或非门 正确答案: (判断题)11: 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。() A: 错误 B: 正确 正确答案: (判断题)12: OC门,即集电极开路门,是一种能够实现线逻辑的电路。() A: 错误 B: 正确 正确答案: (判断题)13: 逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。() A: 错误 B: 正确 正确答案: (判断题)14: 当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。()

组合逻辑电路设计例题

9.4、组合逻辑电路的分析与设计习题 1、在一旅游胜地,有两辆缆车可供游客上下山,请设计一个控制缆车正常运行的逻辑电路。要求:缆车A 和B 在同一时刻只能允许一上一下的行驶,并且必须同时把缆车的门关好后才能行使。设输入为A 、B 、C ,输出为Y 。(设缆车上行为“1”,门关上为“1”,允许行驶为“1”) (1) 列真值表; (2)写出逻辑函数式; (3)用基本门画出实现上述逻辑功能的逻辑电路图。 解:(1)列真值表: (3)逻辑电路图: A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 1 1 1 (2)逻辑函数式: )()(___ ___ ___ ___ B A C B A B A C C B A BC A F ⊕=+=+= 2、某同学参加三类课程考试,规定如下:文化课程(A )及格得2分,不及格得0分;专业理论课程(B )及格得3分,不及格得0分;专业技能课程(C )及格得5分,不及格得0分。若总分大于6分则可顺利过关(Y ),试根据上述内容完成: (1)列出真值表; (2)写出逻辑函数表达式,并化简成最简式; (3)用与非门画出实现上述功能的逻辑电路。 解:(1)真值表: (3)逻辑电路图 A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 1 1 1 1 (2)逻辑函数表达式 BC AC A B C B A B C C B A BC C B A ABC BC A ABC C B A BC A F +=+=+=+=++=++=)()(___ ___ ___ ___ ___ ___ A BC 00 01 11 10 0 0 0 1 0 1 0 1 1 & 00 00 & 00 00 >=1 A B C F 1 1 = & A F B C >=1 & A F B C

数字逻辑电路习题集85096

第一章 数字逻辑电路基础 一、填空题 1、模拟信号的特点是在 和 上都是 变化的。(幅度、时间、连续) 2、数字信号的特点是在 和 上都是 变化的。(幅度、时间、不连续) 3、数字电路主要研究 与 信号之间的对应 关系。(输出、输入、逻辑) 4、用二进制数表示文字、符号等信息的过程称为_____________。(编码) 5、()11011(2= 10),()1110110(2= 8),()21(10= 2)。(27、16 6、10101) 6、()101010(2= 10),()74(8= 2),()7(16=D 2)。(42、111100、11010111) 7、最基本的三种逻辑运算是 、 、 。(与、或、非) 8、逻辑等式三个规则分别是 、 、 。(代入、对偶、反演) 9、逻辑函数化简的方法主要有 化简法和 化简法。(公式、卡诺图) 10、逻辑函数常用的表示方法有 、 和 。(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可) 11、任何一个逻辑函数的 是唯一的,但是它的 可有不同的形式,逻辑函数的各种表示方法在本质上是 的,可以互换。(真值表、表达式、一致或相同) 12、写出下面逻辑图所表示的逻辑函数Y= 。(C B A Y )(+=) 13、写出下面逻辑图所表示的逻辑函数Y= 。())((C A B A Y ++=) 14、半导体二极管具有 性,可作为开关元件。(单向导电) 15、半导体二极管 时,相当于短路; 时,相当于开路。(导通、截止) 16、半导体三极管作为开关元件时工作在 状态和 状态。(饱和、截止) 二、判断题 1、十进制数74转换为8421BCD 码应当是BCD 8421)01110100(。(√)

数字逻辑电路复习题1

《数字逻辑电路》复习题 一、填空题(每空2分,共30分) 1.逻辑函数的两种标准形式分_______________,_______________ 2.将2004个“1”异或起来得到的结果是_______________。 3.半导体存储器的结构主要包含三个部分,分别是_______________、_______________、_______________。 4.8位D/A 转换器当输入数字量10000000为5v 。若只有最低位为高电平,则输出电压为_______________v ;当输入为10001000,则输出电压为_______________v 。 5.就逐次逼近型和双积分型两种A/D 转换器而言,_______________的抗干扰能力强,_______________的转换速度快。 6.由555定时器构成的三种电路中,_______________和______________是脉冲的整形电路。 7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对_______________进行编程设定其_______________的工作模式来实现的,而且由于采用了_______________的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题(共15分) 1. 将逻辑函数 P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。 三、分析图3所示电路(15分) 1) 画出A2、A1、A0从000~111连续变化时,Y 的波形图; 2) 说明电路的逻辑功能。 Y A B C =+

四、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(20分)

时序逻辑电路练习题及答案

《时序逻辑电路》练习题及答案 [6.1] 分析图P6-1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。 图P6-1 [解] 驱动方程:311Q K J ==, 状态方程:n n n n n n n Q Q Q Q Q Q Q 13131311⊕=+=+; 122Q K J ==, n n n n n n n Q Q Q Q Q Q Q 12212112 ⊕=+=+; 33213Q K Q Q J ==,, n n n n Q Q Q Q 12313 =+; 输出方程:3Q Y = 由状态方程可得状态转换表,如表6-1所示;由状态转换表可得状态转换图,如图A6-1所示。电路可以自启动。 表6-1 n n n Q Q Q 123 Y Q Q Q n n n 111213+++ n n n Q Q Q 123 Y Q Q Q n n n 1112 13+++ 0 00 00 1 010 01 1 0010 0100 0110 1000 100 10 1 110 11 1 000 1 011 1 010 1 001 1 图A6-1 电路的逻辑功能:是一个五进制计数器,计数顺序是从0到4循环。 [6.2] 试分析图P6-2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A 为输入逻辑变量。 图P6-2

[解] 驱动方程:21 Q A D =, 2 12Q Q A D = 状态方程:n n Q A Q 21 1 =+, )(122112n n n n n Q Q A Q Q A Q +==+ 输出方程:21Q Q A Y = 表6-2 由状态方程可得状态转换表,如表6-2所示;由状态转换表 可得状态转换图,如图A6-2所示。 电路的逻辑功能是:判断A 是否连续输入四个和四个以上“1” 信号,是则Y=1,否则Y=0。 图A6-2 [6.3] 试分析图P6-3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。 图P6-3 [解] 321Q Q J =,11=K ; 12Q J =,312Q Q K =; 23213Q K Q Q J ==, =+11n Q 32Q Q ·1Q ; 211 2 Q Q Q n =++231Q Q Q ; 3232113Q Q Q Q Q Q n +=+ Y = 32Q Q 电路的状态转换图如图A6-3所示,电路能够自启动。 图A6-3 [6.4] 分析图P6-4给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A 为输入变量。 n n Q AQ 12 Y Q Q n n 1 112++ 000 00 1 010 01 1 100 11 1 110 10 1 010 100 110 00 1 11 1 100 010 000

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A.500KHz B.200KHz C.100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装

【参考借鉴】数字逻辑电路习题集.doc

第一章数字逻辑电路基础 一、填空题 1、模拟信号的特点是在 和 上都是 变化的。(幅度、时间、连续) 2、数字信号的特点是在 和 上都是 变化的。(幅度、时间、不连续) 3、数字电路主要研究 与 信号之间的对应 关系。(输出、输入、逻辑) 4、用二进制数表示文字、符号等信息的过程称为_____________。(编码) 5、()11011(2= 10),()1110110(2= 8),()21(10= 2)。(27、16 6、10101) 6、()101010(2= 10),()74(8= 2),()7(16=D 2)。(42、111100、11010111) 7、最基本的三种逻辑运算是 、 、 。(与、或、非) 8、逻辑等式三个规则分别是 、 、 。(代入、对偶、反演) 9、逻辑函数化简的方法主要有 化简法和 化简法。(公式、卡诺图) 10、逻辑函数常用的表示方法有 、 和 。(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可) 11、任何一个逻辑函数的 是唯一的,但是它的 可有不同的形式,逻辑函数的各种表示方法在本质上是 的,可以互换。(真值表、表达式、一致或相同) 12、写出下面逻辑图所表示的逻辑函数R= 。(C B A Y )(+=) 13、写出下面逻辑图所表示的逻辑函数R= 。())((C A B A Y ++=) 14、半导体二极管具有 性,可作为开关元件。(单向导电) 15、半导体二极管 时,相当于短路; 时,相当于开路。(导通、截止) 16、半导体三极管作为开关元件时工作在 状态和 状态。(饱和、截止) 二、判断题 1、十进制数74转换为8421BCD 码应当是BCD 8421)01110100(。(√)

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 一、选择题(每小题2分,共20分) 1.八进制(273)8中,它的第三位数2 的位权为___B___。 A.(128)10B.(64)10C.(256)10 D.(8)10 2. 已知逻辑表达式C B C A AB F+ + =,与它功能相等的函数表达式 _____B____。 A.AB F=B.C AB F+ = C.C A AB F+ =D.C B AB F+ = 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A.原码B.ASCII码C.补码D.BCD码4.对于如图所示波形,其反映的逻辑关系是___B_____。 A.与关系B.异或关系C.同或关系D.无法判断 5.连续异或1985个1的结果是____B_____。 A.0B.1 C.不确定D.逻辑概念错误 6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 A.D C B A F+ + + =B.D C B A F+ + + = C.D C B A F=D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 B A F & ? F B A &

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。 A. 0100100 B.1100011 C. 1011011 D.0011011 二、填空题(每小题2分,共20分) 11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。 12.N 个输入端的二进制译码器,共有___N2____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。 13.给36个字符编码,至少需要____6______位二进制数。 14.存储12位二进制信息需要___12____个触发器。

时序逻辑电路习题

触发器 一、单项选择题: (1)对于D触发器,欲使Q n+1=Q n,应使输入D=。 A、0 B、1 C、Q D、 (2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。 A、0 B、1 C、Q (4)请选择正确的RS触发器特性方程式。 A、 B、 C、 (约束条件为) D、 (5)请选择正确的T触发器特性方程式。 A、 B、 C、 D、 (6)试写出图所示各触发器输出的次态函数(Q )。 n+1 A、 B、 C、 D、 (7)下列触发器中没有约束条件的是。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 二、多项选择题: (1)描述触发器的逻辑功能的方法有。 A、状态转换真值表 B、特性方程 C、状态转换图 D、状态转换卡诺图 (2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。

A、J=K=0 B、J=Q,K= C、J=,K=Q D、J=Q,K=0 (3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。 A、J=K=1 B、J=0,K=0 C、J=1,K=0 D、J=0,K=1 (4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。 A、J=K=1 B、J=1,K=0 C、J=K=0 D、J=0,K=1 三、判断题: (1)D触发器的特性方程为Q n+1=D,与Q 无关,所以它没有记忆功能。() n (2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。 () (3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。() (8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。 (9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。 (10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。 四、填空题: (1)触发器有()个稳态,存储8位二进制信息要 ()个触发器。 (2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。 (3)按逻辑功能分,触发器有()、()、()、()、()五种。 (4)触发器有()个稳定状态,当=0,=1时,称为()状态。 时序逻辑电路 一、单项选择题: (2)某512位串行输入串行输出右移寄存器,已知时钟频率为4MHZ,数据从输入端到达输出端被延迟多长时间? A、128μs B、256μs C、512μs D、1024μs (3)4个触发器构成的8421BCD码计数器共有()个无效状态。 A、6 B、8 C、10 D、4 (4)四位二进制计数器模为 A、小于16 B、等于16 C、大于16 D、等于10 (5)利用异步预置数端构成N进制加法计数器,若预置数据为0,则应将()所对应的状态译码后驱动控制端。 A、N B、N-1 C、N+1 (7)采用集成中规模加法计数器74LS161构成的电路如图所示,选择正确答案。 A、十进制加法计数器 B、十二进制加法计数器

《数字逻辑电路》试题2

《数字逻辑电路》试题2

共 9 页 第 2 页 2004级 数字逻辑电路 课程试题(B 卷) 合分人: 复查人: 一、填空题:(每题 2 分,共 20 分) 分数 评卷人 1.十进制数35的二进制数是 ,十六进制数4C 的十进制数是 。 2.正逻辑与门实现负逻辑的运算关系是 。 3.TTL 门电路中能实现线与运算是 。 4.一位全加器和一位半加器的区别是 。 5.T 触发器的特征方程 是 。 题号 一 二 三 四 五 六 七 八 九 十 总分 分数

6.四位计数器的有效状态个数最多是。 7.顺序脉冲产生电路中计数器的有效状态个数由确定。 8.存贮器的片选信号无效时,其数据线呈现状态。 9.由555定时器中构成的多谐振荡器输出波形是。 10.八位D/A转换器的分辨率是。 二、简答题(每题 5 分,共30 分)分 数 评卷 人 1.化简逻辑函数 F(A,B,C)=∑(0, 1, 2, 5, 6,7)F=A-B+-A C+D+-C-D 共 9 页第 3 页

2. 写出下图所示逻辑图的逻辑关系式: 3.用3-8线地址译码器实现逻辑函数F= (1,2,5,6)。 4.画出将JK 触发器转换为D触发器的电路。 5.电路如下图所示,画出Q波形。 共 9 页第 4 页

共 9 页 第 5 页 J Q Q K SET CLR A A CP CP 6.用一片十六进制计数器设计一个十进制计数器。 三、(10 分) 分 数 评卷 人 已知多输出函数真值表(见下表),用一片3-8线地址译码器和若干逻辑门实现。

共 9 页 第 6 页 A B C 00000001000100001101100101011011011111 1 2L 1 L 四、( 10 分) 分 数 评卷人 分析下面电路的逻辑功能,写出其真值表。

计算机科学与技术数字逻辑电路习题课4

习题课4 1.十进制数25用8421BCD 码表示为(B ) A .10101 B .00100101 C .100101 D .10101 2.NPN 晶体三极管工作在饱和区的条件是(C ) A.0

第5章 时序逻辑电路思考题与习题题解

思考题与习题题解 5-1填空题 (1)组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与电路原来所处的状态无关;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与信号作用前电路原来所处的状态有关。 (2)构成一异步n2进制加法计数器需要 n 个触发器,一般将每个触发器接成计数或T’型触发器。计数脉冲输入端相连,高位触发器的 CP 端与邻低位Q端相连。 (3)一个4位移位寄存器,经过 4 个时钟脉冲CP后,4位串行输入数码全部存入寄存器;再经过 4 个时钟脉冲CP后可串行输出4位数码。 (4)要组成模15计数器,至少需要采用 4 个触发器。 5-2 判断题 (1)异步时序电路的各级触发器类型不同。(×)(2)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(×)(3)具有 N 个独立的状态,计满 N 个计数脉冲后,状态能进入循环的时序电路,称之模N计数器。(√)(4)计数器的模是指构成计数器的触发器的个数。(×) 5-3 单项选择题 (1)下列电路中,不属于组合逻辑电路的是(D)。 A.编码器 B.译码器 C. 数据选择器 D. 计数器 (2)同步时序电路和异步时序电路比较,其差异在于后者( B )。 A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 (3)在下列逻辑电路中,不是组合逻辑电路的有( D )。 A.译码器 B.编码器 C.全加器 D.寄存器 (4)某移位寄存器的时钟脉冲频率为100KHz,欲将存放在该寄存器中的数左移8位,完成该操作需要(B)时间。 A.10μS B.80μS C.100μS D.800ms (5)用二进制异步计数器从0做加法,计到十进制数178,则最少需要( C )个触发器。 A.6 B.7 C.8 D.10 (6)某数字钟需要一个分频器将32768Hz的脉冲转换为1HZ的脉冲,欲构成此分频器至少需要(B)个触发器。 A.10 B.15 C.32 D.32768 (7)一位8421BCD码计数器至少需要(B)个触发器。 A.3 B.4 C.5 D.10

(整理)《数字逻辑电路》试题2.

一、选择题(每小题1.5分) 第一章: 1. 带符号位二进制数10011010的反码是( )。 A. 11100101 B. 10011010 C. 10011011 D. 11100110 2. 十进制数5对应的余3码是( )。 A. 0101 B. 1000 C. 1010 D. 1100 3. 二进制代码1011对应的格雷码是( )。 A. 1011 B. 1010 C. 1110 D. 0001 第二章: 1. 下列公式中哪一个是错误的? ( ) A. A A 0=+ B. A A A =+ C. B A )B A ('+'='+ D. )C A )(B A (BC A ++=+ 2. 下列各式中哪个是三变量A 、B 、C 的最小项? ( ) A. B A '' B. C B A +'+' C.ABC D. C B '+' 3. 下列函数中不等于A 的是( )。 A. A +1 B. A +A C. A +AB D. A (A +B ) 4. 在逻辑代数的加法运算中,1+1=( )。 A. 2 B. 1 C. 10 D. 0 5. A ⊕1=( )。 A. A B. 1 C. A ' D. 0 6. 含有A 、B 、C 、D 四个逻辑变量的函数Y=A+B+D 中所含最小项的个数是( )。 A. 3 B. 8 C. 14 D. 16 7. 下列函数中等于AB 的是( )。 A. (A +1)B B. (A +B )B C. A +AB D. A (AB ) 8. 为了将600份文件顺序编码,如果采用二进制代码,最少需要用( )位。 A. 3 B. 10 C. 1024 D. 600 9. 为了将600个运动员顺序编码,如果采用八进制代码,最少需要用( )位。 A. 3 B. 4 C. 10 D. 75 第三章:

数字逻辑电路试卷(附答案)

1.逻辑函数的两种标准形式分别为。 2.将2004个“1”异或起来得到的结果是(0)。 3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。 4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。 5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。 6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。 7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD; 8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50); 9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6) 10. 根据对偶规则和反演规则,直接写出的对偶式和反函数, Fd =(),=(); 11. 12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111); 13.T' 触发器的次态方程是(Qn+1 = ~Qn); 14.D触发器的次态方程是(); 15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F= ()的情形,则存在1型险象;

相关主题