级联编码及FPGA的实现
刘小荣
【期刊名称】《无线电技术(上海)》
【年(卷),期】2003(000)001
【摘要】本文主要介绍了卷积码(2,1,7)和RS(255,223)级联编码的编码算法及FPGA的硬件实现。并分别具体介绍了卷积码和RS码的编码原理,通过FPGA设计电路实现编码过程,最后说明串型级联编码的应用优越性。
【总页数】7页(83-89)
【关键词】RS编码;卷积编码;级联编码;FPGA;LFSR;无线信道
【作者】刘小荣
【作者单位】无
【正文语种】英文
【中图分类】TN911.22
【相关文献】
1.CAVLC编码算法及高速熵编码器的FPGA实现[J], 刘晓明; 张续莹; 李芳; 陈光洪
2.基于FPGA的级联型逆变器的脉冲发生器的实现[J], 黄华; 杨振宇; 倪喜军; 赵剑锋
3.基于级联码的信道编译码设计与FPGA实现 [J], 丁欢; 李生红
4.高效实现FPGA数字下变频的多类滤波器分组级联技术 [J], 朱涛玉; 余志勇
5.级联梳状积分滤波器的原理及FPGA实现 [J], 万婷婷; 孙丽华