一、术语和定义
8B / 10B代码:参考文献1第36.2.4节中规定的面向DC平衡八位字节的数据编码。(参
考文献。
IEEE 802.3)
ceil(x):大于或等于x的最小整数。
character:由八位字节的8B / 10B编码产生的符号。
注1:虽然所有八位字节都可以编码为数据字符,但某些八位字节也可以编码为控制字符。注2:根据运行差异,相同的字符可能存在两个不同的代码组。
字符时钟:用于对8B / 10B字符或八位字节进行排序的信号。
时钟发生器:用于为JESD204B系统中的各种器件生成同步,相位对齐器件时钟的电路。
注:时钟发生器电路可以包括一个或多个时钟发生器设备,但它们必须使用公共源时钟。代码组:一组十位,在表示数据时,传送一个八位字节。(参考IEEE 802.3)
控制接口:用于在转换器设备和逻辑设备之间和/或在设备和更高层应用程序级别之间传
递信息(通常是状态和控制信息)的特定于应用程序的接口。
注:控制接口的详细信息超出了本标准描述的串行接口的范围。
转换时钟:用于定义转换器中模拟采样时刻的信号。
注:通常转换时钟与采样时钟相同,但内插DAC或抽取ADC的情况除外,其中转换时钟比采样时钟快。在所有情况下,转换时钟都来自器件时钟。
转换器:模数转换器(ADC)或数模转换器(DAC)。
注:在本标准中,假设转换器通过单个数字样本流接口。
转换器设备:包含一个或多个转换器的组件包。
注:本标准规定了一个逻辑器件与一个或多个转换器器件之间的相互作用。
数据链路:由两个设备的部分和互连数据电路组成的组件,由一个链接协议控制,使数据能够从数据源传输到数据接收器。(ANSI T1.523-2001中“终端”替换为“设备”。)descrambler:扰码器的倒数
注:解扰器输出是一个信号,恢复到进入相关扰码器时的状态,前提是没有发生错误。
设备时钟:设备必须从中生成本地时钟的主时钟信号。
floor(x):小于或等于x的最大整数。
frame:一组连续的八位字节,其中每个八位字节的位置可以通过参考帧对齐信号来识别。注1:帧对齐信号不一定出现在每帧中。
注2:在JESD204中,帧由F个八位字节组成,并通过单个通道传输。
帧时钟:用于对帧进行排序或监视其对齐的信号。
帧周期:帧时钟的一个周期,即一帧的持续时间。
注:在一个帧周期内,在多通道链路的每个通道上传输一帧。
空闲模式:用于当前未对数据进行采样的转换器的操作模式。
互连:信号传播的传输路径
无效代码组:根据当前运行差异在8B / 10B解码表的正确列中找不到的代码组
lane:用于在一个方向上进行数据传输的差分信号对。
line clock(线路时钟):用于对电气接口上的串行位进行排序的信号。
link:“数据链接”的同义词。
本地时钟:从设备时钟在设备内部导出的时钟,用于执行设备内的JESD204B链接。
注1:可以将本地时钟与外部信号对齐,例如,SYSREF。
注2:设备时钟的内部副本不是本地时钟。
逻辑器件:仅包含或主要包含数字逻辑的元件包; 例如,ASIC或FPGA。
注:本标准规定了一个逻辑器件与一个或多个转换器器件之间的相互作用。
max(x,y):x和y中最大的。
min(x,y):x和y中的最小值。
mod(x,y):将x除以y后的余数(x modulo y)。
复帧:一组连续帧,其中每帧的位置可以通过参考复帧对齐信号来识别。(参考文献ANSI
T1.523-2001)
注1:多帧对齐信号不一定出现在每个复帧中。
注2:在JESD204中,复帧由K帧组成,并通过单个通道传输
多帧时钟:用于对多帧进行排序或监视其对齐的信号。
多点链路:连接三个或更多设备的数据通信链路。(“终奌站”
由ANSI T1.523-2001中的“device”替换。)
nibble半字节:一组四个数据位。(参考IEEE 802.3)
octet八位字节:一组八个相邻的二进制数字,用作8B / 10B编码器的输入或8B / 10B解
码器的输出。
接收器:连接到通道的电路,用于将串行比特流重建为时间对齐的帧。
注:接收器由一个物理层块和一个链路层块组成。
接收器块:接收器传输层和所有接收器链路层的组合以及连接到链路的物理层块。
接收器设备:包含一个或多个接收器块的组件包。
差分信号(P,N)的上升沿:当信号(P)从低逻辑电平变为高逻辑电平并且信号(N)
从高逻辑电平变为低逻辑电平时发生的同时转换。
运行差异:具有值+或- 的二进制参数,表示8B / 10B代码组序列中1和0的数量之间
的不平衡。(参考IEEE 802.3)
sample:在离散时间测量或确定的信号的瞬时值。
注:在JESD204的上下文中,样本始终是信号的数字表示。
采样时钟:用于定义帧内采样边界的信号。
注意通常采样时钟与帧时钟相同,除非帧内每个转换器有多个采样,其中采样时钟是帧时钟的整数倍。在所有情况下,采样时钟都来自器件时钟。
扰码器:一种随机化机制,用于消除长串连续相同的发送符号,并避免信号频谱中存在频
谱线而不改变信令速率。(参考IEEE 802.3)
源时钟:从中导出各种其他时钟信号的振荡器。该振荡器通常是时钟发生器装置内的VCO,
或时钟发生器电路内的外部VCO。
符号:介质上编码数据的最小单位。
注意在本标准中用作“字符”的同义词。
SYSREF:用于对齐JESD204B子类1器件中本地时钟边界的周期性单触发(选通脉冲型)
或“间隙”周期信号。SYSREF必须与器件时钟源同步。
发送器:一种串行化输入帧并在通道上传输结果比特流的电路。
注:发送器由一个链路层块和一个物理层块组成。
发送器块:发送器传输层和连接到链路的所有发送器链路层和物理层块的组合。
发送器设备:包含一个或多个发送器块的组件包。
有效代码组:根据当前运行差异在8B / 10B解码表的适当列中找到的代码组。
word:字符串或二进制元素字符串,便于将其视为实体
2、符号和缩写的含义
/ A /:K28.3字符,通道对齐。
ADC:模数转换器
C:控制位(用于图中)。
CF:每个链路每帧时钟周期的控制字数。
Cr:转换器(用于图)。
CGS:代码组同步,见5.3.3.1。
CS:每个转换样本的控制位数。
D:Dx.y,任何8B10B数据符号(用于图中)。
DAC:数模转换器
/Dx.y/:数据代码组Dx.y根据当前运行差异进行编码。(参考IEEE 802.3)/ F /(缩写):K28.7字符,帧同步。
F(作为符号):每帧的八位字节数。
HD:高密度用户数据格式,见5.1.3。
ILA:初始通道对齐,见5.3.3.5。
/ K /(缩写):K28.5字符,代码组同步。
K(作为符号):每个复帧的帧数。
/Kx.y/:根据当前运行差异对控制代码组Kx.y进行编码。(参考IEEE 802.3)L:每个转换器设备的通道数。
LMP:每个多点链接的通道总数。
LMFC:本地多帧时钟。
M:每个设备的转换器数量。
MCDA:多个转换器设备对齐(见第9节)
ML:多通道(见第9条)
mod:Modulo。x mod y用作mod(x,y)的替代表示法。N:转换器分辨率。
N':用户数据格式中每个样本的总位数。
NG:Nibble组
NMCDA:无多个转换器设备对齐(见第9节)。
PVT:表示器件跨过程角,电源电压和温度的变化的术语。/ R /:K28.0字符。
RBD:RX缓冲延迟,见6.1。
RD:运行差异
RX:接收器
S:每帧周期每个转换器传输的样本数。
SERDES:串行器/解串器
SL:单通道(见第9节)。
T:尾巴位
Tf:帧周期
TX:发射器
UI:单位间隔=串行位的持续时间。