搜档网
当前位置:搜档网 › ch2(3)_blue_DS

ch2(3)_blue_DS

实验二_门电路的特性

实验二门电路的特性(终结报告) 预习报告(记录有原始数据) 一.实验目的 1.在理解CMOS门电路和TTL门电路的工作原理和电特性基础上,学习并 掌握其电特性主要参数的测试方法。 2.学习并掌握数字集成电路的正确使用方法 二.预习任务 1,回顾实验一“常用电子仪器使用”,回答下列问题: (1)如何调整函数发生器,使其输出100Hz、0~5V的三角波信号? 选择三角波输出选项,通过“50Ω”输出端连接示波器观察波形,通过调 节函数信号发生器的频率旋钮,调节频率至100Hz,Vp-p为5V,将示波器的 参考电平位置设置在三角波的最低值处,得到0-5V的三角波,用示波器进 行实际测量,判断调节是否正确应该以示波器的测量结果为准。 (2)用示波器观测到如图1所示的a、b两个信号,假设此时示波器的垂直定标(灵敏度)旋钮位置分别为1V/格和2V/格,请写出它们的最高值和最低值。 解:图(a)中最高值为2V,最低值为-2V 图(b)中最高值为4V,最低值为0V (3)电压传输特性曲线是指输出电压随输入电压变化的曲线。示波器默认的时基模式为“标准(YT)模式”显示的是电压随时间变化的波形,若要观测电 压传输特性曲线,需改变示波器上哪些菜单或旋钮? 解:示波器默认的时基模式为“标准(YT)模式”,若要观察电压传输特性, 应该将时基模式调节为XY模式。具体调节方法如下:按下【Horiz】按钮,

在“水平设置菜单”中,按下时间模式,然后改变时基模式由原来的“标 准”变为“XY模式”。 (4)用示波器观测两路信号时,如何调整示波器使波形稳定的显示在屏幕上? 应该合理设置触发源和触发电平使得波形稳定,调节【Trigger】旋钮2,仔细阅读《数字电子技术基础》第三章相关内容,并结合各项任务完成以下内容。 (1)写出各测试电路中门电路的工作电压。 测试电路1,工作电压V DD=5V; 测试电路2,V DD=12V; 测试电路3,工作电压为V DD=5V; (2)写出各测试电路输入信号的类型、频率、电压值。 测试电路1, (3)什么是阈值电压?什么是噪声容限?在电压传输特性曲线中如何读取? 解:阈值电压:通常将传输特性曲线中输出电压随输入电压改变而急剧变化转折区 的中点对应的输入电压称为阈值电压; 噪声容限:是指在前一极输出为最坏的情况下,为保证后一极正常工作,所允许的最大噪声幅度; 高电平噪声容限=最小输出高电平电压-最小输入高电平电压 低电平噪声容限=最大输入低电平电压-最大输出低电平电压 噪声容限=min{高电平噪声容限,低电平噪声容限} (4)写出各项任务的测试方法及步骤。 步骤见各任务; (5)列出各项任务记录数据的表格。 表格见各任务; (6)写出测试过程中的注意事项。 测试2:每次在改变变阻器阻值时,都要断电后再进行电阻的测量,而且计 算时电阻的取值以实际测量值为准; 测试3:要注意传输延迟时间的定义,是以输入,输出的幅值的一半对应的时间点为基准进行计算的数据记录 (7)根据选做任务内容分析图5电路,试着给出取样电阻R的阻值范围。三.必做任务 1. CMOS与非门CD4011的电压传输特性

实验十三集成门电路逻辑功能转换及测试

实验十三集成门电路逻辑功能转换及测试 一、实验目的 1.学习检查和使用集成与非门的方法。 2.掌握基本门电路的逻辑功能及测试方法。 3.学会利用与非门组成其它逻辑门电路。 4. 观察门电路对数字信号传输的控制作用。 二、实验原理 TTL与非门是数字电路中广泛使用的一种基本逻辑门电路。利用逻辑代数的基本运算法则,可以用与非的逻辑关系实现“与”、“非”、“或”、“或非”、“异或”、“同或”等逻辑运算,既可以用与非门组成其它逻辑门电路。例如当只使用一个输入端,其余输入端悬空(相当于接1),或者将几个输入端并在一起接输入信号时,如图13.1所示,具有非门的功能。 常用基本逻辑门电路的逻辑表达式、符号、逻辑功能、逻辑功能转换及用作控制门时,控制信号、输入输出信号间的关系如表13.1所示。 表13.1 用与非门可以组成控制门。逻辑门对数字信号有控制作用,就是利用逻辑门的逻辑功能在门的一端加上控制信号(1或0),由控制信号决定门电路的打开或关闭。当门电路处于打开状态时,数字信号被传输,当门电路处于关闭状态时,数字信号被封锁。如图13.2所示,A为控制端,B为信号输入端。当A=0时,无论B端信号如何,输出端F=1,相当于关门。当A=1时,输出端F的状态才随输入信号B变化而改变,相当于开门。

三、实验仪器和设备 1.数字万用表 1块 2.双踪示波器 1台 3.74LS00二输入四与非门 1片 4.74LS86二输入四异或门 1片 5.数字电路实验箱 1台 四、预习要求 1.复习与非门的逻辑功能。画出用与非门构成与门、或门、或非门、异或门、同或门的逻辑图。 2.熟悉集成与非门、异或门的管脚功能。 3.集成与非门有多个输入端,对不使用的输入端应如何处理? 4.复习逻辑代数的运算法则,能熟练地进行逻辑函数化简。 五、实验内容及步骤 1.与非门逻辑功能测试 (1)74LS00二输入四与非门的管脚排列如图13.3所示。找到74LS00组件的“1”号标识位,将其插入实验箱上的14脚插座板上。注意组件管脚的序号要与插座板上的序号一致。按图13.3所示,分清楚“电源”、“地”、“输入”、“输出”的管脚序号。 Y 图13.1 与非门组成非门 (a ) (b ) 图13.2 与非门组成控制门

ch2-4LEDIT绘制nmos管版图

LOGO 第2单元绘制版图 主讲:赵琳娜 LOGO 2.4 绘制版图 绘制版图 CH2 LOGO 绘制版图 根据手中的0.25um 设计规则,画出反相器中NMOS 管的版图!(Tanner) NMOS:1um/.25um PMOS:2um /.25um LOGO 绘制版图 画版图时,要严格按照design rule 来画! 软件:tanner14.1 L-Edit 软件使用说明详见《集成电路版图设计入门》 好。Come on ! LOGO Layer 零距离接触Tanner L-Edit ! LOGO 零距离接触Tanner L-Edit !

LOGO 零距离接触Tanner L-Edit ! LOGO 零距离接触Tanner L-Edit ! LOGO 零距离接触Tanner L-Edit ! LOGO 绘制版图 LOGO LVS DRC 验证通过并不代表Layout 就完全正确了,极端的例子是Layout 中即使什么都没画,DRC 也不会报错,所以我们还需将Layout 和Schematic 作对比,看看是不是该画的器件都画上了,该连的线也都连对了,这样的检查叫LVS(Layout Vs. Schematic) LVS 验证需要的三个文件: GDS2、网表文件(Netlist File )和LVS 命令文件 LOGO 绘制版图——DRC 检查

LOGO 绘制版图——DRC 检查LOGO 绘制版图 LOGO DRC 检查LOGO DRC 检查 LOGO DRC 检查LOGO 画Schematic ,提取网表文件 1)网表文件(Netlist File ) 1.

实验2

一.实验目的 1.掌握使用示波器测量二进制脉冲信号的方法 2.掌握测量门电路平均延时时间的方法 3.熟悉集成门电路的逻辑功能和测试方法 4.用QUARTUSII平台对组合逻辑电路进行仿真,确定其逻辑 功能。 5.掌握TTL和CMOS与非门的电压传输特性和部分参数的测 试方法;

二、实验器材 1. TDS-2002数字示波器 2. DLBS-1型逻辑实验器

三、实验内容 必做: 1.门电路输入输出信号的测量 2.门电路平均延时间的测试 3.门电路静态逻辑功能测试 3.CPLD完成组合逻辑电路的仿真选做: 1.非门电压传输特性的测试 2.TTL与非门的输入、输出电流测量

门电路动态逻辑功能测试 1.非门输入输出信号的测量 搭接实验电路,用示波器观察并记录Vi和Vo的波形;测量每路信号的6个波形参数,各个波形参数的意义如下图所示:

示波器测量周期性信号步骤: a.调节示波器使波形显示稳定。 方法一:使用示波器自动设置功能,点自动设置菜单(AUTOSET)按钮,示波器根据被测信号的频率关系自动设定触发菜单各个选项,使波形稳定显示。 自动设置菜单按钮

方法二:手动调节,先点触发菜单按钮,打开触发菜单,若测量单路信号,触发信号源选择被测信号所连接的通道。测两路信号时若两路信号频率相同,可将任意一路设为触发信号源,若两路信号的频率不同,则必须选择频率低的一路信号为触发信号源。调节触发电平调节旋钮,把触发电平设定在触发信号的最小值和最大值区间里的任意一个值即可。 触发电平调节旋钮 触发菜单按钮 触发菜单 触发信号源 触发电平光标 触发电平指示值

计算机网络课后题答案第三章

第三章数据链路层 301 数据链路(即逻辑链路)与链路(即物理链路)有何区别?“电路接通了”与“数据 链路接通了”的区别何在? 答:(1)数据链路与链路的区别在于数据链路除链路外,还必须有一些必要的规程来控 制数据的传输。因此,数据链路比链路多了实现通信规程所需要的硬件和软件。 (2)“电路接通了”表示链路两端的结点交换机已经开机,物理连接已经能够传送比 特流了。但是,数据传输并不可靠。在物理连接基础上,再建立数据链路连接,才是“数据 链路接通了”。此后,由于数据链路连接具有检测、确认和重传等功能,才使不太可靠的物 理链路变成可靠的数据链路,进行可靠的数据传输。当数据链路断开连接时,物理电路连接 不一定跟着断开连接。 3-02、数据链路层中的链路控制包括哪些功能?试讨论数据链路层做成可靠的链路层有哪 些优点和缺点。 答:数据链路层中的链路控制包括以下功能:链路管理;帧同

步;流量控制;差错控制; 将数据和控制信息分开;透明传输;寻址。 数据链路层做成可靠的链路层的优点和缺点:所谓“可靠传输”就是:数据链路层的 发送端发送什么,在接收端就收到什么。这就是收到的帧并没有出现比特差错,但却出现了 帧丢失、帧重复或帧失序。以上三种情况都属于“出现传输差错”,但都不是这些帧里有“比 特差错”。“无比特差错” 与“无传输差错”并不是同样的概念。在数据链路层使用CRC 检验,能够实现无比特差 错的传输,但这不是可靠的传输。 3-03、网络适配器的作用是什么?网络适配器工作在哪一层?答:络适配器能够对数据的串行和并行传输进行转换,并且能够对缓存数据进行出来,实现 以太网协议,同时能够实现帧的传送和接受,对帧进行封闭等.网络适配器工作在物理层和数 据链路层。 3-04、数据链路层的三个基本问题(帧定界、透明传输和差错检测)为什么都必须加以解 决? 答:帧定界使收方能从收到的比特流中准确地区分出一个帧的

第3章 物理层测试

复查测验: 第3章 物理层测试 用户 方超 计算机1206 已提交 15-10-31 下午7:38 名称 第3章 物理层测试 状态 已完成 分数 得 10 分,满分 10 分 已用时间 总时长为 1 小时 0 分钟,允许超出 0 小时、4 分钟、27 秒。 说明 问题 1 得 1 分,满分 1 分 以下关于奈奎斯特准则的描述中,错误的是______. 所选答案: 用于计算有随机噪声状态下的“带宽”与“速率”的关系 如果以下是一个8bit 数据的曼彻斯特编码波形,这个数据是______。 所选答案: 01001011 以下关于时分多路复用概念的描述中,错误的是______. 所选答案: 统计时分多路复用将时间片预先分配给各个信道 问题 4 得 1 分,满分 1 分 下选项中不属于自含时钟编码的是______。

所选答案: 非归零码 1 以下关于物理层的描述中,错误的是______。 所选答案: 物理层屏蔽了Ethernet 与IP 的差异性 以下关于ADSL 与HFC 技术特点比较的描述中,错误的是。 所选答案: ADSL 主干线路使用光纤,HFC 主干线路使用宽带同轴电缆 以下关于T1载波的描述中,错误的是______。 所选答案: T1载波的数据传输速率为 2.048Mbps 以下关于统计时分多路复用技术特征的描述中,错误的是______。 所选答案: 统计时分多路复用的英文缩写是 “ATDM ”

以下关于传输速率基本概念的描述中,错误的是______。 所选答案: 比特率S与调制速率B之间的关系可以表示为:S=B·lgk(k为多相调制的相数) 以下关于数据传输速率的描述中,错误的是______. 所选答案: 常用的数据传输速率单位有:1Mbps=1024×10 ^6 bps

计算机网络 第三章课后答案

第三章数据链路层 3-01 数据链路(即逻辑链路)与链路(即物理链路)有何区别? “电路接通了”与”数据链路接通了”的区别何在? 答:数据链路与链路的区别在于数据链路出链路外,还必须有一些必要的规程来控制数据的传输,因此,数据链路比链路多了实现通信规程所需要的硬件和软件。 “电路接通了”表示链路两端的结点交换机已经开机,物理连接已经能够传送比特流了,但是,数据传输并不可靠,在物理连接基础上,再建立数据链路连接,才是“数据链路接通了”,此后,由于数据链路连接具有检测、确认和重传功能,才使不太可靠的物理链路变成可靠的数据链路,进行可靠的数据传输当数据链路断开连接时,物理电路连接不一定跟着断开连接。 3-02 数据链路层中的链路控制包括哪些功能?试讨论数据链路层做成可靠的链路层有哪些优点和缺点. 答:链路管理 帧定界 流量控制 差错控制 将数据和控制信息区分开 透明传输 寻址 可靠的链路层的优点和缺点取决于所应用的环境:对于干扰严重的信道,可靠的链路层可以将重传范围约束在局部链路,防止全网络的传输效率受损;对于优质信道,采用可靠的链路层会增大资源开销,影响传输效率。 3-03 网络适配器的作用是什么?网络适配器工作在哪一层? 答:适配器(即网卡)来实现数据链路层和物理层这两层的协议的硬件和软件 网络适配器工作在TCP/IP协议中的网络接口层(OSI中的数据链里层和物理层) 3-04 数据链路层的三个基本问题(帧定界、透明传输和差错检测)为什么都必须加以解决? 答:帧定界是分组交换的必然要求 透明传输避免消息符号与帧定界符号相混淆 差错检测防止合差错的无效数据帧浪费后续路由上的传输和处理资源 3-05 如果在数据链路层不进行帧定界,会发生什么问题? 答:无法区分分组与分组 无法确定分组的控制域和数据域 无法将差错更正的范围限定在确切的局部 3-06 PPP协议的主要特点是什么?为什么PPP不使用帧的编号?PPP适用于什么情况?为什么PPP协议不能使数据链路层实现可靠传输? 答:简单,提供不可靠的数据报服务,检错,无纠错 不使用序号和确认机制 地址字段A 只置为0xFF。地址字段实际上并不起作用。 控制字段C 通常置为0x03。

集成门电路功能测试(三态门)

集成门电路功能测试实验报告 一实验内容 1 三态门的静态逻辑功能测试。 2 动态测试三台门。并画出三态门的输出特性曲线。输入为CP矩形波。 3 测试三态门的传输延迟时间。 4 动态测试三态门的电压传输特性曲线。输入为三角波。 二实验条件 硬件基础实验箱,函数信号发生器,双踪示波器,数字万用表,74LS125。 三实验原理 1 首先测试实验箱上提供的频率电源参数是否正确。 打开实验箱电源,把分别把5MHz的脉冲接入红表笔上,黑表笔接地。观察示波器显示波形的频率是否为5MHz,经过观察计算,波形频率接近5M。误差很小,从下图可以看出,ch1为输入波形一个周期占四个格子,可计算得到f=5MHz。 2 三态门的静态逻辑功能测试。(后面四个实验都是通过示波器在同一时刻测试 3动态测试三台门。并画出三态门的输出特性曲线。输入为CP矩形波。 使能端无效是波形:

使能端有效时输出波形 4 测试三态门的传输延迟时间。 通过测量同一时刻的输入输出波形,可以观察到三态门的输出延迟。得到波形图为

CH1,CH2分别为输入输出波形,可以看出在上升沿的输出延迟为10ns 然而下降沿的时候的截图已经丢失了,依稀记得在实验时候,测得是数据下降沿的输出延迟与上升沿的不一致,并且比上升沿的短。为9.6ns,其传输延迟为两个延迟的平均值9.8ns。 5 测试三态门的电压传输特性曲线。输入为三角波。 得到输入输出波形为:CH1为输入,CH2为输出。

得到阀值电压为0.92V。 四总结 这次实验基本上和上次实验的方法一样,没遇到什么大的问题。就是还是粗心。五评价 实验效果挺好。巩固了对逻辑器件的功能测试的方法和操作。

第3章 物理层

第3章物理层 一.术语辨析 从给出的26 个定义中挑出20 个,并将标识定义的是字母填在对应术语前的空格位置。 A.计算机存储、处理和传输的信息。 B.可以通过传输介质进行传输的信息表现形式。 C.国际标准ISO 646 信息交换编码。 D.通过为多个信道分配互不重叠的时间片,达到同时传输多路信号的目的。 E.为每一个用户分配一种吗型,使多个用户同时使用一个信道而不互相干扰的方法。 F.信号可以同时双向传送的通信方式。 G.允许动态的分配时间片的方法。 H.以字符为传输单元,字符之间的时间间隔可以是任意的。 I.T1 载波波速率值 J.E1 载波波速率值 K.信号与光纤轴成多个可分辨角度的多路光载波传输方式。 L.信号与光纤轴成单个可分辨角度的单路光载波传输方式。 M.由缆芯、中心加强芯与护套三部分构成的传输线路。 N.专门划出、免予申请的工业、科学与医学专用频段的名称。 O.在模拟信道上传输数字数据信号的方法。 P.通过改变载波信号角频率来表示数字信号的方法。 Q.用相位的绝对值表示数字信号的方法。 R.为了提高数据传输速率常采用的多相调制的方法。 S.每秒钟载波调制状态改变次数。 T.每秒传送的构成代码二进制比特数,单位是bps U.在数字信道值上直接传送基带信号的方法。 V.通过电话线路,并且上、下信道宽带是不对称接入方式。 W.通过有线电视网络接入ISP 的方式。 X.无线通信中手机与基站的通信接口, Y.我国自主研发的3G 标准。 Z.描述最大传输速率与信道宽带、信号噪音功率比之间关系的理论。 二.选择题 1. 以下关于物理层的描述中,错误的是D A. 物理层的主要任务是保证比特流通过传输介质的正确传输、

逻辑门电路 作业题(参考答案)

第四章逻辑门电路 (Logic Gates Circuits) 1.知识要点 CMOS逻辑电平和噪声容限;CMOS逻辑反相器、与非门、或非门、非反相门、与或非门电路的结构; CMOS逻辑电路的稳态电气特性:带电阻性负载的电路特性、非理想输入时的电路特性、负载效应、不用的输入端及等效的输入/输出电路模型; 动态电气特性:转换时间、传输延迟、电流尖峰、扇出特性; 特殊的输入/输出电路结构:CMOS传输门、三态输出结构、施密特触发器输入结构、漏极开路输出结构。 重点: 1.CMOS逻辑门电路的结构特点及与逻辑表达式的对应关系; 2.CMOS逻辑电平的定义和噪声容限的计算; 3.逻辑门电路扇出的定义及计算; 4.逻辑门电路转换时间、传输延迟的定义。 难点: 1.CMOS互补网络结构的分析和设计; 2.逻辑门电路对负载的驱动能力的计算。 (1)PMOS和NMOS场效应管的开关特性 MOSFET管实际上由4部分组成:Gate,Source,Drain和Backgate,Source和Drain之间由Backgate连接,当Gate对Backgate的电压超过某个值时,Source和Drain之间的电介质就会形成一个通道,使得两者之间产生电流,从而导通管子,这个电压值称为阈值电压。对PMOS管而言,阈值电压是负值,而对NMOS管而言,阈值电压是正值。也就是说,在逻辑电路中,NMOS管和PMOS管均可看做受控开关,对于高电平1,NMOS导通,PMOS截断;对于低电平0,NMOS截断,PMOS导通。 (2)CMOS门电路的构成规律 每个CMOS门电路都由NMOS电路和PMOS电路两部分组成,并且每个输入都同时加到一个NMOS管和一个PMOS管的栅极(Gate)上。 对正逻辑约定而言,NMOS管的串联(Series Connection)可实现与操作(Implement AND Operation),并联(Parallel Connection)可实现或操作(Implement OR Operation)。 PMOS电路与NMOS电路呈对偶关系,即当NMOS管串联时,其相应的PMOS管一定是并联的;而当NMOS 管并联时,其相应的PMOS管一定需要串联。 基本逻辑关系体现在NMOS管的网络上,由于NMOS网络接地,输出需要反相(取非)。 (3)CMOS逻辑电路的稳态电气特性 一般来说,器件参数表中用以下参数来说明器件的逻辑电平定义: V OHmin输出为高电平时的最小输出电压 V IHmin能保证被识别为高电平时的最小输入电压 V OLmax能保证被识别为低电平时的最大输入电压 V ILmax输出为低电平时的最大输出电压 不同逻辑种类对应的参数值不同。输入电压主要由晶体管的开关门限电压决定,而输出电压主要由晶体管的“导通”电阻决定。 噪声容限是指芯片在最坏输出电压情况下,多大的噪声电平会使得输出电压被破坏成不可识别的输入值。对于输出是高电平的情况,其最坏的输出电压是V OHmin,如果要使该电压能在输入端被正确识别为高电平,即被噪

计算机网络课后习题答案解析(第三章)

计算机网络课后习题答案(第三章) (2009-12-14 18:16:22) 转载▼ 标签: 课程-计算机 教育 第三章数据链路层 3-01 数据链路(即逻辑链路)与链路(即物理链路)有何区别? “电路接通了”与”数据链路接通了”的区别何在? 答:数据链路与链路的区别在于数据链路出链路外,还必须有一些必要的规程来控制数据的传输,因此,数据链路比链路多了实现通信规程所需要的硬件和软件。 “电路接通了”表示链路两端的结点交换机已经开机,物理连接已经能够传送比特流了,但是,数据传输并不可靠,在物理连接基础上,再建立数据链路连接,才是“数据链路接通了”,此后,由于数据链路连接具有检测、确认和重传功能,才使不太可靠的物理链路变成可靠的数据链路,进行可靠的数据传输当数据链路断开连接时,物理电路连接不一定跟着断开连接。 3-02 数据链路层中的链路控制包括哪些功能?试讨论数据链路层做成可靠的链路层有哪些优点和缺点. 答:链路管理 帧定界 流量控制 差错控制 将数据和控制信息区分开 透明传输 寻址 可靠的链路层的优点和缺点取决于所应用的环境:对于干扰严重的信道,可靠的链路层可以将重传范围约束在局部链路,防止全网络的传输效率受损;对于优质信道,采用可靠的链路层会增大资源开销,影响传输效率。 3-03 网络适配器的作用是什么?网络适配器工作在哪一层? 答:适配器(即网卡)来实现数据链路层和物理层这两层的协议的硬件和软件 网络适配器工作在TCP/IP协议中的网络接口层(OSI中的数据链里层和物理层) 3-04 数据链路层的三个基本问题(帧定界、透明传输和差错检测)为什么都必须加以解决? 答:帧定界是分组交换的必然要求 透明传输避免消息符号与帧定界符号相混淆

以太网知识讲座物理层器件

以太网知识讲座()——物理层器件 以太网知识讲座(3)——物理层器件 2010-05-2513:24 (天津光电通信产业集团恒光科技有限公司;天津300211) 摘要:系统地介绍了以太网的基本要领介质接入控制和物理层标准规范,以太网信号的帧结构、网络硬件设备、网络组成及主要性能,以及以太网信号在PDH、SDH/SONET中的传输等等。由于以太网中的各种设备必需通物理层接口器件才能与网络传输介质相连,因此本部分主要介绍物理层器件。 关键词:以太网;物理层;接口 1物理层器件 物理层器件(PHY:Physical Layer Interface Devices)是将各网元连接到物理介质上的关键部件。负责完成互连参考模型(OSI)第I层中的功能,即为链路层实体之间进行bit传输提供物理连接所需的机械、电气、光电转换和规程手段。其功能包括建立、维护和拆除物理电路,实现物理层比特(bit)流的透明传输等。 通常物理层的功能均被集成在一个芯片之中,但有的芯片也将部分链路层的功能集成进来,如物理介质接入控制(MAC:Media Access Con-brol)子层的功能等。其MAC/Repeater接口在10Mbit/s、100Mbit/s两种速率下有10/100MII、100M符号、10M串行和链路脉冲几种模式。 1.1PHY的结构 如图1所示,物理层包括四个功能层和两上层接口。两个层接口为物理介质无关层接口(MII)和物理介质相关层接口(MDI),在MII的上层是逻辑数据链路层(DLL),而MDI的下层则直接与传输介质相连。 以下对四个功能层和两个层接口分别进行介绍。 1.2MII MII满足ISO/IEC8802-3和IEEE802.3标准的要求,支持以太网数据传输的速率为10Mbit/s,100Mbit/s、1000Mbit/s和10Gbit/s,有对应的运行时钟。MII接口主要由与链路层之间的端口(MAC-PHY)和与站管理实体(STA:Station Management Entity)之间的端口(STA-PHY)两部分组成。 1.2.1MAC-PHY端口 这是MAC与PHY器件之间的接口,包括同步收发接口和介质状态控制接口。在介质状态控制接口中有载波读出信号(CRS:Carrier Sense Signal)和碰撞检测信号(COL:Collision Detection Signal)等。 1.2.2STA-PHY端口

几种取样门电路

几种取样积分电路的分析比较取样积分电路包括取样和积分两个步骤,且将取样积分方法有很多种类。根据取样点的不同将取样积分方法分为单点式取样积分和多点式取样积分,单点式取样积分是指在每个周期内固定取样,且仅仅为一个取样点。采用此方法对信号进行取样积分时,需要经过太多的周期才能得到测量结果,这将大大降低了取样积分的效率。当被测信号为低频率微弱信号时,采样过程中要采样更多的点,即更多个周期,而过长的测量时间会因电容漏电因素而导致对生命信号的测量不准确。多点取样积分方式是指在每个周期内固定取样,但每次取样为多个取样点,这就大大提高了取样的效率。每个周期取样点数的多少都是由输入信号的频率和要求恢复信号的精度决定的,但要求积分器的多少与取样的点数相同。 取样积分电路根据取样门的不同分为对称平衡取样积分电路(李葵芳,李太全.“平衡取样积分电路分析与应用”)、双管取样积分电路(Parssinen A,Magoon R,Stephen I L.A2GHz Sub-harmonic Sampler For signal Down-conversion)和桥式取样积分电路(Yu-xiao Chen et.”Design and Simulation of 100ps Transient Sampling Gate Based on High Speed Schottky Diode”)等。各种取样门电路各有其优缺点,平衡取样积分电路是由两个采用共阴极集成的高速开关二极管接成对称结构,且两个门电路共用一个取样脉冲,后面的积分电路采用共模抑制比较高的差分放大器、电容和电阻构成线性积分电路;双管取样门电路是由两个快速二极管和电阻组成一个桥路,其中二极管一般都处于截止状态,由两个极性相反的取样脉冲对其二极管进行控制,后面的积分电路采用线性积分电路,其良好的对称性帮助其电路更好的实现取样积分;桥式取样积分电路是由四个二极管构成一个桥路,由幅度相等、极性相反的取样脉冲控制其桥式二极管的开关,后面积分电路采用最简单电容和电阻构成。综上所述,三个取样积分电路各有其特点:平衡取样积分电路是由一个取样脉冲对其电路进行控制,电路简单易设计,但其对取样脉冲宽度的要求很高;双管取样门电路则是由两个极向相反的取样脉冲对电路进行控制,且对电路的对称性要求极高。同平衡取样积分电路一样,其对取样脉冲宽度的要求极高,要求其取样门导通时间要小于被取样信号最高频率倒数的0.443倍;桥式二极管取样积分电路同双管取样门电路

逻辑门电路习题答案

第2章逻辑门电路 2.1 题图2.1(a)画出了几种两输入端的门电路,试对应题图2.1(b)中的A、B波形画出各门的输出F1~ F6的波形。 题图2.1 解: 2.2 求题图2.2所示电路的输出逻辑函数F1、F2。

题图2.2 解: 2.3 题图2.3中的电路均为TTL门电路,试写出各电路输出Y1~Y8状态。 题图2.3 解: Y1=0, Y2=1, Y3=Hi-Z, Y4=0, Y5=0, Y6=0, Y7=0, Y8=0. 2.4 题图2.4中各门电路为CMOS电路,试求各电路输出端Y1、Y2和Y的值。

解: Y1=1, Y2=0, Y3=0. 2.5 6个门电路及A、B波形如题图2.5所示,试写出F1~F6的逻辑函数,并对应A、B波形画出 F1~F6的波形。 题图2.5 解: 2.6 电路及输入波形分别如题图2.6(a)和2.6(b)所示,试对应A、B、C、x1、x2、x3波形画出F端波 形。

解 2.7 TTL与非门的扇出系数N是多少?它由拉电流负载个数决定还是由灌电流负载决定? 解: N≤8 N由灌电流负载个数决定. 2.8 题图2.8表示三态门用于总线传输的示意图,图中三个三态门的输出接到数据传输总线,D1D2、D3D4、…、D m D n为三态门的输入端,EN1、EN2、EN n分别为各三态门的片选输入端。试问:EN信号应如何控制,以便输入数据D1D2、D3D4、…、D m D n顺序地通过数据总线传输(画出EN1~EN n 的对应波形)。 题图2.8 解:用下表表示数据传输情况 2.9 某工厂生产的双互补对称反相器(4007)引出端如题图2.9所示,试分别连接成:(1)反相器; (2)三输入与非门;(3)三输入或非门。

第3章-物理层测试

复查测验:第3章物理层测试 用户方超计算机1206 已提交15-10-31 下午7:38 名称第3章物理层测试 状态已完成 分数得10 分,满分10 分 已用时间总时长为 1 小时0 分钟,允许超出0 小时、4 分钟、27 秒。 说明 问题1得1 分,满分1 分以下关于奈奎斯特准则的描述中,错误的是______. 所选答案: 用于计算有随机噪声状态下的“带宽”与“速率”的关系 问题2得1 分,满分1 分如果以下是一个8bit数据的曼彻斯特编码波形,这个数据是______。 所选答案: 01001011 问题3得1 分,满分1 分以下关于时分多路复用概念的描述中,错误的是______. 所选答案: 统计时分多路复用将时间片预先分配给各个信道 问题4得1 分,满分1 分下选项中不属于自含时钟编码的是______。

所选答案:非归零码 问题5得1 分,满分1 分 1 以下关于物理层的描述中,错误的是______。 所选答案: 物理层屏蔽了Ethernet与IP的差异性 问题6得1 分,满分1 分以下关于ADSL与HFC技术特点比较的描述中,错误的是。 所选答案: ADSL主干线路使用光纤,HFC主干线路使用宽带同轴电缆 问题7得1 分,满分1 分以下关于T1载波的描述中,错误的是______。 所选答案: T1载波的数据传输速率为 2.048Mbps 问题8得1 分,满分1 分以下关于统计时分多路复用技术特征的描述中,错误的是______。 所选答案: 统计时分多路复用的英文缩写是 “ATDM” 问题9得1 分,满分1 分

以下关于传输速率基本概念的描述中,错误的是______。 所选答案: 比特率S与调制速率B之间的关系可以表示为:S=B·lgk(k为多相调制的相数) 问题10得1 分,满分1 分 以下关于数据传输速率的描述中,错误的是______. 所选答案: 常用的数据传输速率单位有:1Mbps=1024×10 ^6 bps

门电路逻辑功能及测试(完成版)

实验一门电路逻辑功能及测试 计算机一班组员:2014217009赵仁杰 一、实验目的 1. 熟悉门电路的逻辑功能、逻辑表达式、逻辑符号、等效逻辑图。 2. 掌握数字电路实验箱及示波器的使用方法。 3、学会检测基本门电路的方法。 二、实验仪器及材料 1、仪器设备:双踪示波器、数字万用表、数字电路实验箱 2. 器件: 74LS00 二输入端四与非门2片 74LS20 四输入端双与非门1片 74LS86 二输入端四异或门1片

三、预习要求 1. 预习门电路相应的逻辑表达式。 2. 熟悉所用集成电路的引脚排列及用途。 四、实验内容及步骤 实验前按数字电路实验箱使用说明书先检查电源是否正常,然后选择实验用的集成块芯片插入实验箱中对应的IC座,按自己设计的实验接线图接好连线。注意集成块芯片不能插反。实验中改动接线须先断开电源,接好线后再通电实验。每个芯片的电源和GND引脚,分别和实验台的+5V 和“地(GND)”连接。芯片不给它供电,芯片是不工作的。用实验台的逻辑开关作为被测器件的输入。拨动开关,则改变器件的输入电平。开关向上,输入为1,开关向下,输入为0。 将被测器件的输出引脚与实验台上的电平指示灯连接。指示灯亮表示输出电平为1,指示灯灭表示输出电平为0。 1.与非门电路逻辑功能的测试 (1)选用双四输入与非门74LS20一片,插入数字电路实验箱中对应的IC座,按图1.1接线、输入端1、2、4、5、分别接到K1~K4的逻辑开关输出插口,输出端接电平显示发光二极管D1~D4中任意一个。注意:芯片74LS20的14号引脚要接试验箱下方的+5V电源,7号引脚要接试验箱下方的地(GND)。用万用表测电压时,万用表要调到直流20V档位,因为芯片接的电源是直流+5V。 表1.1

计算机网络 第三章课后答案

计算机网络第三章课后答案

第三章数据链路层 3-01 数据链路(即逻辑链路)与链路(即物理链路)有何区别? “电路接通了”与”数据链路接通了”的区别何在? 答:数据链路与链路的区别在于数据链路出链路外,还必须有一些必要的规程来控制数据的传输,因此,数据链路比链路多了实现通信规程所需要的硬件和软件。 “电路接通了”表示链路两端的结点交换机已经开机,物理连接已经能够传送比特流了,但是,数据传输并不可靠,在物理连接基础上,再建立数据链路连接,才是“数据链路接通了”,此后,由于数据链路连接具有检测、确认和重传功能,才使不太可靠的物理链路变成可靠的数据链路,进行可靠的数据传输当数据链路断开连接时,物理电路连接不一定跟着断开连接。 3-02 数据链路层中的链路控制包括哪些功能?试讨论数据链路层做成可靠的链路层有哪些优点和缺点. 答:链路管理 帧定界

流量控制 差错控制 将数据和控制信息区分开 透明传输 寻址 可靠的链路层的优点和缺点取决于所应用的环境:对于干扰严重的信道,可靠的链路层可以将重传范围约束在局部链路,防止全网络的传输效率受损;对于优质信道,采用可靠的链路层会增大资源开销,影响传输效率。 3-03 网络适配器的作用是什么?网络适配器工作在哪一层? 答:适配器(即网卡)来实现数据链路层和物理层这两层的协议的硬件和软件 网络适配器工作在TCP/IP协议中的网络接口层(OSI中的数据链里层和物理层) 3-04 数据链路层的三个基本问题(帧定界、透明传输和差错检测)为什么都必须加以解决?答:帧定界是分组交换的必然要求 透明传输避免消息符号与帧定界符号相

计算机网络试题_第三章_数据链路层

、选择题 1、 数据在传输过程出现差错的主要原因是( A ) A. 突发错 B. 计算错 C. CRC 错 D. 随机 错 2、PPP 协议是哪一层的协议? ( B ) A. 物理层 B. 数据链路层 C. 网络层 D. 高层 3、控制相邻两个结点间链路上的流量的工作在( A )完成。 A. 链路层 B. 物理层 C. 网络层 D. 运 输层 4、在OSI 参与模型的各层中,(B )的数据传送单位是帧 A.物理层 B .数据链路C.网络层 D .运输层 6网桥是在(A )上实现不同网络的互连设备。 A. 数据链路层 B.网络层 A. CSMA/CD 第三章 数据链路层 C.对话层 7、局域网的协议结构( B )。 A. 包括物理层、数据链路层和网络层 C.只有LLC 子层和MAC 子层 18、10Base-T 以太网中,以下说法不对的是: A . 1 0指的是传输速率为 10Mbps C .T 指的是以太网 的一种配置 9、 以太网是下面哪一种协议的实现( C ): A. 802.1 B. 802.2 802.4 10、 E thernet 采用的媒体访问控制方式为( D. 物理层 B. 包括物理层、LLC 子层和MA (子层 D. 只有物理层 (C ) B . Base 指的是基带传输 D .10Base-T 是以太网 C. 802.3 D A )

C.令牌总线 无竞争协议 11、若网络形状是由站点和连接站点的链路组成的一个闭合环,则称这种拓扑结构 为(C) A. 星形拓 扑 B. 总线拓扑 C. 环形拓 扑 D.树形拓扑 12、对于基带CSMA/C呵言,为了确保发送站点在传输时能检测到可能存在的冲突,数据帧的传输时延至少要等于信号传播时延的(C) A.1 倍 B.2倍 C.4 倍 D.2.5 倍 13、以太网采用的发送策略是(C) A.站点可随时发送,仅在发送后检测冲突 B.站点在发送前需侦听信道,只在信道空闲时发送 C.站点采用带冲突检测的CSMA、议进行发送 D.站点在获得令牌后发送 14、在不同网络之间实现数据帧的存储转发,并在数据链路层进行、议转换的网络互连器称为(B)

计算机网络课后习题答案解析(第三章)讲解学习

计算机网络课后习题答案解析(第三章)

计算机网络课后习题答案(第三章) (2009-12-14 18:16:22) 转载▼ 标签: 课程-计算机 教育 第三章数据链路层 3-01 数据链路(即逻辑链路)与链路(即物理链路)有何区别? “电路接通了”与”数据链路接通了”的区别何在? 答:数据链路与链路的区别在于数据链路出链路外,还必须有一些必要的规程来控制数据的传输,因此,数据链路比链路多了实现通信规程所需要的硬件和软件。 “电路接通了”表示链路两端的结点交换机已经开机,物理连接已经能够传送比特流了,但是,数据传输并不可靠,在物理连接基础上,再建立数据链路连接,才是“数据链路接通了”,此后,由于数据链路连接具有检测、确认和重传功能,才使不太可靠的物理链路变成可靠的数据链路,进行可靠的数据传输当数据链路断开连接时,物理电路连接不一定跟着断开连接。 3-02 数据链路层中的链路控制包括哪些功能?试讨论数据链路层做成可靠的链路层有哪些优点和缺点. 答:链路管理 帧定界 流量控制 差错控制

将数据和控制信息区分开 透明传输 寻址 可靠的链路层的优点和缺点取决于所应用的环境:对于干扰严重的信道,可靠的链路层可以将重传范围约束在局部链路,防止全网络的传输效率受损;对于优质信道,采用可靠的链路层会增大资源开销,影响传输效率。 3-03 网络适配器的作用是什么?网络适配器工作在哪一层? 答:适配器(即网卡)来实现数据链路层和物理层这两层的协议的硬件和软件网络适配器工作在TCP/IP协议中的网络接口层(OSI中的数据链里层和物理层) 3-04 数据链路层的三个基本问题(帧定界、透明传输和差错检测)为什么都必须加以解决? 答:帧定界是分组交换的必然要求 透明传输避免消息符号与帧定界符号相混淆 差错检测防止合差错的无效数据帧浪费后续路由上的传输和处理资源 3-05 如果在数据链路层不进行帧定界,会发生什么问题? 答:无法区分分组与分组 无法确定分组的控制域和数据域 无法将差错更正的范围限定在确切的局部

实验一 门电路的特性

实验一门电路的特性 预习报告 一.实验目的 1.在理解CMOS门电路和TTL门电路的工作原理和电特性基础上,学习并 掌握其电特性主要参数的测试方法。 2.学习查阅集成电路芯片数据手册 3.学习并掌握数字集成电路的正确使用方法 二.预习任务 1.回顾上学期的“常用电子一仪器使用”,以及实验中用到的测试方法,回 答下列问题 (1)如何调整函数信号发生器,使其输出100Hz,0-5V的锯齿波(三角波) 信号? 选择三角波输出选项,通过“50Ω”输出端连接示波器观察波形,通 过调节函数信号发生器的频率旋钮,调节频率至100Hz,Vp-p为5V, 将示波器的参考电平位置设置在三角波的最低值处,得到0-5V的三 角波,用示波器进行实际测量,判断调节是否正确应该以示波器的测 量结果为准。 (2)图(a)中最高值为2V,最低值为-2V 图(b)中最高值为4V,最低值为0V (3)若要观测电压传输特性曲线,应该改变示波器上哪些菜单或旋钮? 示波器默认的时基模式为“标准(YT)模式”,若要观察电压传输特性,应该 将时基模式调节为XY模式。具体调节方法如下:按下【Horiz】按钮,在“水

平设置菜单”中,按下时间模式,然后改变时基模式由原来的“标准”变为“XY 模式”。 (4)用示波器观测两路信号时,如何调整示波器使波形稳定的显示在屏幕上? 应该合理设置触发源和触发电平使得波形稳定,调节【Trigger】旋钮 2.数字集成电路电路74HC00和74LS00的引脚图 74HC00各项参数如下 引脚图如下

74LS00各项参数如下 引脚图如下 三.实验任务 1. CMOS与非门CD4011的电压传输特性

门电路逻辑功能及测试

实验一门电路逻辑功能及测试 一、实验目的 1. 熟悉门电路的逻辑功能、逻辑表达式、逻辑符号、等效逻辑图。 2. 掌握数字电路实验箱及示波器的使用方法。 3、学会检测基本门电路的方法。 二、实验仪器及材料 1、仪器设备:双踪示波器、数字万用表、数字电路实验箱 2. 器件: 74LS00 二输入端四与非门2片 74LS20 四输入端双与非门1片 74LS86 二输入端四异或门1片 三、预习要求 1. 预习门电路相应的逻辑表达式。 2. 熟悉所用集成电路的引脚排列及用途。 四、实验内容及步骤 实验前按数字电路实验箱使用说明书先检查电源是否正常,然后选择实验用的集成块芯片插入实验箱中对应的IC座,按自己设计的实验接线图接好连线。注意集成块芯片不能插反。线接好后经实验指导教师检查无误方可通电实验。实验中改动接线须先断开电源,接好线后再通电实验。 1.与非门电路逻辑功能的测试 (1)选用双四输入与非门74LS20一片,插入数字电路实验箱中对应的IC座,按图接线、输入端1、2、4、5、分别接到K1~K4的逻辑开关输出插口,输出端接电平显示发光二极管D1~D4任意一个。 (2)将逻辑开关按表的状态,分别测输出电压及逻辑状态。 图 表

图 图 表 输入输出 A B Y Z L L H H L H L H 表 输入输出 A B Y L L H H L H L H 输入输出 1(k1) 2(k2) 4(k3) 5(k4) Y 电压值(v) H H H H L H H H L L H H L L L H L L L L 2. 异或门逻辑功能的测试 图 (1)选二输入四异或门电路74LS86,按图接线,输入端1、2、4、5接逻辑开关(K1~K4),输出端A、B、Y接电平显示发光二极管。 (2)将逻辑开关按表的状态,将结果填入表中。 表 输入输出 1(K1) 2(K2) 4(K3) 5(K4) A B Y 电压(V) L H H H H L L L H H H H L L L H H L L L L L H H 3. 逻辑电路的逻辑关系测试 (1)用74LS00、按图,接线,将输入输出逻辑关系分别填入表、表中。 (2)写出上面两个电路逻辑表达式,并画出等效逻辑图。 4. 利用与非门控制输出(选做) 用一片74LS00按图接线,S接任一电平开关,用示波器观察S对输出脉冲的控制作用。 5. 用与非门组成其它逻辑门电路,并验证其逻辑功能。 (1)组成与门电路 图

相关主题