搜档网
当前位置:搜档网 › 微机原理—中断系统

微机原理—中断系统

微机原理—中断系统
微机原理—中断系统

微机原理期末复习总结

一、基本知识 1、微机的三总线是什么? 答:它们是地址总线、数据总线、控制总线。 2、8086 CPU启动时对RESET要求?8086/8088 CPU复位时有何操作? 答:复位信号维高电平有效。8086/8088 要求复位信号至少维持 4 个时钟周期的高电平才有效。复位信号来到后,CPU 便结束当前操作,并对处理器标志寄存器,IP,DS,SS,ES 及指令队列清零,而将cs 设置为FFFFH, 当复位信号变成地电平时,CPU 从FFFF0H 开始执行程序 3、中断向量是是什么?堆栈指针的作用是是什么?什么是堆栈? 答:中断向量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。堆栈指针的作用是指示栈顶指针的地址,堆栈指以先进后出方式工作的一块存储区域,用于保存断点地址、PSW 等重要信息。 4、累加器暂时的是什么?ALU 能完成什么运算? 答:累加器的同容是ALU 每次运行结果的暂存储器。在CPU 中起着存放中间结果的作用。ALU 称为算术逻辑部件,它能完成算术运算的加减法及逻辑运算的“与”、“或”、“比较”等运算功能。 5、8086 CPU EU、BIU的功能是什么? 答:EU(执行部件)的功能是负责指令的执行,将指令译码并利用内部的寄存器和ALU对数据进行所需的处理BIU(总线接口部件)的功能是负责与存储器、I/O 端口传送数据。 6、CPU响应可屏蔽中断的条件? 答:CPU 承认INTR 中断请求,必须满足以下 4 个条件: 1 )一条指令执行结束。CPU 在一条指令执行的最后一个时钟周期对请求进行检测, 当满足我们要叙述的4 个条件时,本指令结束,即可响应。 2 )CPU 处于开中断状态。只有在CPU 的IF=1 ,即处于开中断时,CPU 才有可能响应可屏蔽中断请求。 3 )没有发生复位(RESET ),保持(HOLD )和非屏蔽中断请求(NMI )。在复 位或保持时,CPU 不工作,不可能响应中断请求;而NMI 的优先级比INTR 高,CPU 响应NMI 而不响应INTR 。 4 )开中断指令(STI )、中断返回指令(IRET )执行完,还需要执行一条指令才 能响应INTR 请求。另外,一些前缀指令,如LOCK、REP 等,将它们后面的指令看作一个总体,直到这种指令执行完,方可响应INTR 请求。 7、8086 CPU的地址加法器的作用是什么? 答:8086 可用20 位地址寻址1M 字节的内存空间,但8086 内部所有的寄存器都是16 位的,所以需要由一个附加的机构来根据16 位寄存器提供的信息计算出20 位的物理地址,这个机构就是20 位的地址加法器。 8、如何选择8253、 8255A 控制字? 答:将地址总线中的A1、A0都置1 9、DAC精度是什么? 答:分辨率指最小输出电压(对应的输入数字量只有最低有效位为“1 ”)与最大输出电压(对应的输入数字量所有有效位全为“1 ”)之比。如N 位D/A 转换器,其分辨率为1/ (2--N —1 )。在实际使用中,表示分辨率大小的方法也用输入数字量的位数来表示。 10、DAC0830双缓冲方式是什么?

微机原理期末总结

第一章微机原理概述 主要内容: 1.数制的转换 2.原码、反码、补码、移码间的转换 典型习题: 复习PPT上两种题型弄懂做法即可 第二章微型计算机系统的微处理器 主要内容: 1.8086CPU的组成结构,要记牢EU和BIU的各组成部分名称和缩写 2.各寄存器组的作用 3.逻辑地址的表示方法和物理地址的计算方法 4.标志寄存器各位的含义 5.了解最大模式和最小模式下的一些要求 典型习题: 复习PPT上两种基本类型的习题即可,令需注意基础知识的记忆,可结合课后习题及答案进行记忆 第三章8086/8088指令系统 主要内容: 1.各种寻址方式的特点

2.上课老师要求的各条指令的用法 典型习题: 熟练掌握PPT上的题型,另需注意课后习题的判断题部分,大致了解一下可能的指令用错的情况。 第四章汇编语言程序设计 主要内容: 1.熟悉各种程序机构和伪指令含义 2.通过各种例子掌握基本的程序结构,尤其是开头和结尾部分的书写规范 典型习题: 以课本例题为主 第五章(了解 第六章半导体存储器 主要内容: 1.历来考试的考点和取分点,位与字节含义的区分。 2.存储容量和线路计算方法 3.线路译码方法 4.简单设计,前三项的综合 典型习题: 以PPT上习题为主。

第七章微型计算机和外设间的数据传输(了解基本概念,对照答案熟读一遍课后习题即可 第八章中断系统 主要内容: 1.中断的基本概念的判断 2.8086中断系统基本概念和相应计算 3.8259A的特点和编程知识 典型习题: 熟读课本各例题,弄清每句含义,再通读实验时的程序代码,自己体会分析一遍即可。 第九章微型计算机常用接口技术 主要内容: 1.熟练掌握8255A知识与应用 2.了解通信相关知识 典型习题: 通第八章 小结: 参照以往考试经验,考试中小题部分每张都会涉及而且较为固定,大家自己感觉重点的地方肯定是会考到的。大题部分虽然每年都再变,但有几项肯定要考的,一定

微机原理复习知识点总结资料

微机原理复习知识点 总结

1.所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7.接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内总线、外总线。ISA总线属于内总线。 12.面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合的总线系统从而达到最佳的效果。 13. SCSI总线的中文名为小型计算机系统接口(Small Computer System Interface),它是 芯的信号线,最多可连接 7 个外设。 14. USB总线的中文名为通用串行接口,它是4芯的信号线,最多可连接127个外设。 15. I/O端口的编码方式有统一编址和端口独立编址。访问端口的方式有直接寻址和间接寻址。PC机的地址由16位构成,实际使用中其地址范围为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O指令。 17. 74LS688的主要功能是:8位数字比较器,把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较。如果相等输d出0,不等输出1。 主要功能:把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18. 8086的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。 19. 8086有20地址线,寻址空间1M,80286有24根地址线,寻址空间为 16M。 20. 8086/8088有两种工作模式,即最大模式、最小模式,它是由MNMX 决定的。

微机原理与接口技术-期末考试试题答案3

“微机原理与接口技术” 1.微机系统的硬件由哪几部分组成? 答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。 2.什么是微机的总线,分为哪三组? 答:是传递信息的一组公用导线。分三组:地址总线,数据总线,控制总线。 3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什 么? 答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接口部件进行算术运算。 4.8086指令队列的作用是什么? 答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。 5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对 20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的

内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。 6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令 的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗? 答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。 7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址 为多少? 答:偏移地址为54100H。(物理地址=段地址*16+偏移地址) 8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意 义各是什么? 答:状态标志位有6个: ZF,SF,CF,OF,AF,PF。其意思是用 来反映指令执行的特征,通常是由CPU根据指令执行结果自动设置的;控制标志位有3个:DF,IF,TF。它是由程序通过执行特定的 指令来设置的,以控制指令的操作方式。 9.8086CPU的AD0~AD15是什么引脚? 答:数据与地址引脚 10.INTR、INTA、NMI、ALE、HOLD、HLDA引脚的名称各是什么? 答:INTR是可屏蔽请求信号,INTA中断响应信号,NMI是不可屏 蔽中断请求信号,ALE是地址锁存允许信号,HOLD总线请求信 号,HLDA总线请求响应信号。 11.虚拟存储器有哪两部分组成?

微机原理67章答案

第6章作业 问答题 3 若8086系统采用单片8259A,其中一个中断源的中断类型码为46H,问该中断源应与8259A 的哪一个IR输入端连接?其中断矢量地址是多少?若其中断服务子程序的首地址为16A0:23D4H,则向量表对应的4个单元的内容是什么? 该中断源应与8259A的IR6相连.其中断矢量地址是0000:0118H,矢量区对应的4个单元内容依次是:D4H,23H,A0H,16H。 4,怎样用8259A的屏蔽命令字来禁止IR4和IR5引脚上的请求?又怎样撤销这一禁止命令?设8259A的端口地址为20H-21H,写出有关指令。 使OCW1的D4和D5位为1,写到8259A的奇地址就可禁止IR4和IR5引脚上的请求。撤销 禁令只需写入D4和D5位为0的OCW1命令。有关指令如下: IN AL,21H OR AL,30H OUT 21H,AL ;禁止IR4,IR5的请求 IN AL,21H AND AL,0CFH OUT 21H,AL ;撤销对IR4,IR5的禁令用OR和AND命令是为了保持OCW1的其他6位不变。IMR(中断屏蔽寄存器)内容可读写。 补充1、什么叫中断?简述中断的处理过程。 所谓中断是指CPU在正常运行程序的过程中,CPU内部或外部出现某些事件、异常需要及时处理,导致CPU暂停正在执行的程序,转去执行处理该事件或异常对应的程序,并在处理完毕返回原程序处继续执行被暂停的程序,这一过程称为中断及中断处理。 中断处理过程包括:中断请求、中断响应、中断处理和中断返回几个步骤。 补充2、8086cpu有哪几种中断?简述8086cpu对可屏蔽中断的响应过程。 中断源可分为两大类:一类是外设接口的中断请求,由CPU的引脚引入,中断源来自CPU 外部,故称外部中断(又称硬件中断);另一类在执行指令时引起,来自CPU的内部,故称内部中断(又称软件中断)。 外部中断分为NMI(非屏蔽中断)和INTR(可屏蔽中断) 内部中断分为除法错误中断、溢出中断INTO、单步执行中断(单步中断)、INT n中断指令引起的中断、断点中断 在8086/8088系统中,CPU对可屏蔽中断的响应处理要经过以下几步: (1) 执行2个中断响应总线周期,取得中断类型码。 当CPU响应INTR引脚上的中断请求后,在2个总线周期的T2~T4状态分别输出2个负脉冲,在第2个总线周期的T2~T4状态内,CPU在低8位数据总线上获得8259A送来的中 断类型码 (2) 执行一个总线写周期将标志寄存器FLAG的值压栈。 (3) 将TF送入TEMP。 (4) 设置IF=0,TF=0,即关中断和禁止单步中断。

微机原理复习知识点总结

1 .所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、 设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。 5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU 与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7 .接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置 接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步 传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、 程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内 总线、外总线。ISA 总线属于内总线。 12 .面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合 的总线系统从而达到最佳的效果。 13.SCSI 总线的中文名为小型计算机系统接口(Small Computer System Interface) ,它是 芯的信号线,最多可连接7 个外设。 14.USB 总线的中文名为通用串行接口,它是 4 芯的信号线,最多可连接127 个外设。15 .I/O 端口的编码方式有统一编址和端口独立编址。访问端口的 方式有直接寻址和间接寻址。PC机的地址由16 位构成,实际使用中其地址范围 为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O 指令。 17.74LS688的主要功能是:8 位数字比较器,把输入的8 位数据P0-P7 和预设的8 位数据Q0-Q7进行比较。如果相等输 d 出0,不等输出1。 主要功能:把输入的8 位数据P0-P7 和预设的8 位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址 范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18.8086 的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。19.8086 有20 地址线,寻址空间1M,80286有24根地址线,寻址空间为16M。20.8086/8088 有两种工作模式,即最大模式、最小模式,它是由MNMX决定的。21.在8086/8088 系统中,I/O 端口的地址采用端口独立编址方式,访问端口时 使用专门的 I/O 指令。

微机原理与接口技术 试题与答案

微机原理与接口技术试题 微型计算机原理与接口技术综合测试题一 一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过(1 )控制线来区分是存储器访问,还是I/O 访问,当CPU执行IN AL,DX指令时,该信号线为(2 )电平。 (1) A. M/ B. C. ALE D. N/ (2) A. 高 B. 低 C. ECL D. CMOS 2.n+1位有符号数x的补码表示范围为()。 A. -2n < x < 2n B. -2n ≤ x ≤ 2n -1 C. -2n -1 ≤ x ≤ 2n-1 D. -2n < x ≤ 2n 3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。 A. AND AL, 0FH B. AND AL, 0FOH C. OR AL, 0FH D. OR AL 0FOH 4.下列MOV指令中,不正确的指令是()。 A. MOV AX, BX B. MOV AX, [BX] C. MOV AX, CX D. MOV AX, [CX] 5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。

A. 00017H B. 00068H C. 0005CH D. 0005EH 6.条件转移指令JNE的条件是()。 A. CF=0 B. CF=1 C. ZF=0 D. ZF=1 7. 在8086/8088 CPU中,一个最基本的总线读写周期由(1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发( 2 )信息。 ⑴ A. 1个 B. 2个 C. 4个 D. 6个 ⑵ A. 数据 B . 地址 C. 状态 D. 其它 8. 8086有两种工作模式, 最小模式的特点是(1 ),最大模式的特点是( 2 )。 ⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定 C. 不需要8286收发器 D. 需要总线控制器8288 ⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定 C. 需要总线控制器8288 D. 适用于单一处理机系统 9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。 A. 0AH B. 0BH C. 0CH D. 0DH 10.真值超出机器数表示范围称为溢出,,此时标志寄存器中的( )位被置位 A. OF B AF C PF D CF

微机原理课程设计总结

微机原理课程设计 数据采集系统(中断法)

一、课设目的:进一步掌握微机原理知识,了解微机在实时采集数 据的应用,学习掌握编程和程序调试的方法。 二、课设内容和要求:用中断法将ADC0809通道0外接0—5V电 压,转换成数字量后,在七段数码管LED上显示。以小数点后 两位表示精度,显示模拟电压的十进制;0809通道0的数字量 以线性控制方式DAC0832输出,当通道0的电压为5V时,0832 的OUT为0V当通道0的电压为0时,0832的OUT为2.5V; 此模拟电压再送到ADC0809通道1,转换后的数字量在CRT 上以十六进制显示。ADC0809的采样脉冲CLK由定时器8254 的OUT0提供;ADC0809的EOC信号用作8259中断请求信号。 三、总体设计: 1)、ADC0809的IN0采集电位器0—5V电压,IN1采集0832输出的模拟量。 2)、DAC0832将ADC0809的IN0数字量重新转换成模拟量输出3)、8259用于检测ADC0809转换是否结束和向CPU发送INTR 信号 4)8255为七段LED数码管显示提供驱动信息 5)、七段LED数码管显示ADC0809的IN0的值 6)8254提供ADC0809的采样时钟脉冲。 四、硬件设计:因采用PC机和微机实验箱,硬件电路设计相对比较简单,主要利用微机实验箱上的8255并行口,ADC0809,DAC0832,七段数码管LED,8254定时/计数器,74LS574输出接口,电位器等

单元 (图1:数据采集系统硬件连接示意图) 六、软件设计:本设计通过软件编程,实现模/数转换,0809分别对IN0 0—5V直流电压的采样和经线性控制后输出电压IN1采样,IN0

微机原理与接口技术第六章 8259A练习题及答案

中断技术和中断控制器8259A练习题及答案 一、填空题 1.8088微处理器最多能处理256种不同类型的中断。 2.8088系统的中断向量表位于从内存地址 00000H 开始,占1K字节存储单元。 3.8088CPU响应INTR中断时,将PSW(或标志寄存器内容)和断点(或CS:IP)进堆栈保存。 4.8259A可管理8级优先级中断源,通过级联,最多可管理 64 级优先级中断源。 5.若8259A的IRR(中断请求寄存器)的内容为10H,说明IR4请求中断。 二、选择题 6.8088CPU的标志寄存器中IF=1时,表示允许CPU响应______中断。C A.内部中断 B.外部中断 C.可屏蔽中断 D.不可屏蔽中断 7.CPU在响应中断时,保存断点是指______。D A.将用户设置的程序指令地址入栈保存 B.将中断服务程序的入口地址入栈保存 C.将程序状态字PSW入栈保存 D.将返回地址即程序计数器PC(CS:IP)的内容入栈保存 8.8088的中断向量表用于存放______。B A.中断类型号 B.中断服务程序的入口地址 C.中断服务程序的返回地址 D.断点地址 三、判断题 9.8086的可屏蔽中断的优先级高于不可屏蔽中断。 [ ] × 10.通常8259A芯片中的IR0优先级最低,IR7的优先级最高。 [ ]× 11.在8088系统中,所谓中断向量就是中断服务程序入口地址。 [ ] √ 四、简答题 12.CPU响应INTR中断的条件是什么? 答:(1)INTR信号为有效电平 (2)当前指令执行完毕 (3)CPU开中断(IF=1) (4)没有更高级的请求(RESET , HOLD ,NMI) 13.一般CPU响应中断时自动做哪些工作? 8088CPU呢? 答:一般CPU在响应中断时,关中断,保存断点,识别中断源,找到中断服务程序入口地址,转入中断服务程序。 8080CPU在响应中断时,首先把PSW(或标志寄存器内容)入栈保存,其余同一般CPU. 14.8088CPU在执行中断返回指令IRET时,执行什么操作? 答:(1)弹出断点送CS:IP (2)弹出PSW送标志寄存器 15.中断控制器8259A中下列寄存器的作用是什么? (1) IRR (中断请求寄存器) :保存中断源的中断请求 (2) IMR (中断屏蔽寄存器) :屏蔽/允许中断源请求中断,由程序写入,1为屏蔽,0为允许

微机原理内容总结

1.简述8086 CPU内部功能结构? 答: 从功能上分:总线接口部件 BIU(Bus Interface Unit) 执行部件 EU(Execution Unit)。 总线接口部件(BIU) 总线接口部件的功能:CPU与外部(存储器、I/O端口)传送指令代码或数据。 CPU执行指令的工作分为两个阶段:取指令和执行指令过程。 取指令时,BIU从内存取指令送到指令队列 执行指令时,BIU配合EU从指定内存或外设端口取数据,送给EU或把EU的操作结果送到指定内存或外设端口 (1)BIU的组成 ①20位的地址加法器 ②16位的4个段地址寄存器(CS、DS、ES、SS) 16位的指令指针寄存器 IP 16位的内部暂存器 ③6字节的指令队列缓冲器 ④总线逻辑控制器 2)BIU各部件的作用 1)段地址寄存器 CS:16位代码段寄存器,寄存程序代码段首地址的高16位。 DS:16位数据段寄存器,寄存数据段首地址的高16位。 ES:16位扩展段寄存器,寄存另一个数据段首地址的高16位。 SS:16位堆栈段寄存器,寄存堆栈区数据段首地址的高16位。 2) 16位的指令指针寄存器 IP:指出当前指令在程序代码段中的16位偏移量。 3)16位的内部暂存器:暂存输入/输出信息的寄存器。 4)20位的地址加法器:用来产生20位物理地址。 段基址:段寄存器提供的16位信息,左移4位。 偏移地址:EU提供的16位信息或者IP提供的16位信息。 5)6字节的指令队列缓冲器:用来存放预取指令的指令队列。 6)总线逻辑控制器:以逻辑控制方式实现总线上的信息传送,如信息分时传送等。执行部件EU 执行部件的功能就是负责指令的执行。 (1) EU的组成: 执行部件由4个通用寄存器(AX、BX、CX、DX) 4个专用寄存器(BP、SP、SI、DI) 算术逻辑单元 EU控制器 标志寄存器组成。 (2) EU各部件的作用 1) 4个通用寄存器可以作为16位或2个八位寄存器 AX:16位的累加器许多指令的执行都用到AX BX:16位的基数寄存器寄存器间接寻址 CX:16位的计数寄存器 DX:16位的数据寄存器 I/O指令中用到

微机原理习题答案8章

第8章中断系统与可编程中断控制器8259A 1.什么叫中断?8086微机系统中有哪几种不同类型的中断? 答:在CPU执行程序的过程中,由于某个事件的发生,CPU暂停当前正在执行的程序,转去执行处理该事件的一个中断服务程序,待中断服务程序执行完成后,CPU再返回到原被中断的程序继续执行。这个过程称为中断。 8086微机系统中有3种中断: 1)外部可屏蔽中断。 2)外部不可屏蔽中断。 3)内部中断 2.什么是中断类型?它有什么用处? 答:通常用若干位二进制编码来给中断源编号,该编号称为中断类型号。8086微处理器用8位二进制码表示一个中断类型,有256个不同的中断。这些中断可以划分为内部中断、外部不可屏蔽中断、外部可屏蔽中断三类。 用处:使CPU识别中断源,从而能正确地转向该中断源对应的中断服务程序入口。 3.什么是中断嵌套?使用中断嵌套有什么好处?对于可屏蔽中断,实现中断嵌套的条件是什么? 答:微处理器在处理低级别中断的过程中,如果出现了级别高的中断请求,微处理器停止执行低级中断的处理程序而去优先处理高级中断,等高级中断处理完毕后,再接着执行低级的未处理完的程序,这种中断处理方式成为中断嵌套。 使用中断嵌套的好处是能够提高中断响应的实时性。对于某些对实时性要求较高的操作,必须赋予较高的优先级和采取中断嵌套的方式,才能保证系统能够及时响应该中断请求。 对于可屏蔽中断,实现中断嵌套的条件有:(1)微处理器处于中断允许状态(IF=1)(2)中断请求的优先级高于正在执行的中断处理程序的优先级。(3)中断请求未被8259屏蔽。(4)没有不可屏蔽中断请求和总线请求。 4.什么是中断向量?中断类型号为1FH的中断向量为2345H:1234H,画图说明它在中断向量表中的存放位置。 答:中断向量为每个中断服务子程序的入口地址,为32位(16位的偏移地址和16位的段地址),在中断向量表中占用4个地址单元。在8086CPU组成的计算机系统中,采用最低的1024个地址单元(称为0页)来存储中断向量。这1024个地址单元成为中断向量表。

微机原理复习总结

一、填空。1.-32的补码是 E0H。字节补码CAH所代表的真值是-54。 2.压缩BCD数1000H所对应的十进制数为1000;十六进制数为 3E8 H; 二进制数为1111101000 B;ASCII码为31303030 。 3.微型计算机主要由 CPU 、存储器、I/O接口、I/O设备、总线组成。 4.8088微处理器的地址总线有20根,数据总线有8 根。 5.已知AX=1234H,BX=5678H,SP=0040H,顺序执行下列程序段并填空: PUSH AX ;(SS:003FH)= 12 H;(SS:003EH)= 34 H;SP= 003EH; PUSH BX ;(SS:003DH)= 56 H;(SS:003CH)= 78 H;SP= 003CH ; 6.8086/8088的寻址方式中,操作数在存储器中的寻址方式有直接寻址、间接寻址 基址寻址、变址寻址、基址变址寻址。 6.若将AL的高4位清零,低4位保持不变,可用指令 AND AL,0FH 实现。 若将AL的高4位取反,低4位保持不变,可用指令XOR AL,0F0H实现。 若将AL的高4位置1,低4位保持不变,可用指令OR AL,0F0H实现。 7.写出执行下列程序段的中间结果: (1) MOV AX, 5634H ADD AL,AH ;AX= 568AH DAA ;AX= 5690H (2) MOV AX, 0809H ADD AL, AH MOV AH, 0 ;AX= 0011H AAA ;AX= 0107H 1.符号数-8192的补码用十六进制数表示为 E000H。 2.8位补码数CBH的真值用十进制表示为-53。 3.十进制数1025所对应的十六进制数为 401 H;所对应的压缩BCD数为 1025 H;所对应的ASCII码为31303235 。 4.将8为无符号数A2H扩展为16位形式,则应为 00A2 H;将8为补码数F3H扩 展为16位形式,则应为FFF3 H。 5.在8086/8088的通用寄存器AX、BX、CX、DX中,用作存储器间址的寄存器为BX ; 用作I/O端口间址的寄存器为 DX ;用作循环控制指令(LOOP)的寄存器为 CX 。 6.8086/8088有 4 段寄存器。其中用来存放数据段段首地址的段寄存器为 DS ;用来存放代码段段首地址的段寄存器为 CS;用来存放堆栈段段首地址的段寄存器为SS。 7.若DS=095FH时,物理地址是11820H。当DS=2F5FH时,物理地址为 37820 H。 8.8086/8088微处理器堆栈的伸展方向是高地址向低地址。堆栈的操作是 以字为单位进行的。

微机原理指令小结

8086CPU 指令小结 所有指令: (1)立即数不能作为目的操作数。 (2)不能在 2 个存储单元之间直接进行操作(串操作除外) 。 (3)MOV 指令和堆栈指令是惟一能对段寄存器进行操作的指令。 (4)源和目的操作数的数据类型必须匹配,都是8 位,或都是16 位。 (5)CS 、IP 不能直接作为操作数。 (6)指令中至少要有一项明确说明传送的是字节还是字,如果没有,可通过PTR 进行设置。 一、传送指令 ( 1)6 种指令:通用传送指令、堆栈操作指令、交换操作指令、I/O 操作指令、目的地 址传送指令和标志传送指令。 (2)对标志位的影响:除标志传送( SAHF、POPF)外,均不影响标志位。 (3) --------------------------------------- 操作数表示方法:立即数 --- data,存储器单元地址mem, 寄存器——reg,段寄存器——segreg。 1. 通用传送指令:完成数据传送 (1)指令格式:MOV OPRD1 , OPRD2 ;[目的操作数OPRD1]—[源操作数OPRD2] ( 2)源OPRD2 :data、mem、reg、segreg。 ( 3)目的OPRD1 :mem、reg、segreg。 ( 4)通用传送指令MOV 和堆栈指令是唯一允许以段寄存器(代码段寄存器CS 和指令指针IP 除外,即CS 、IP 不能作为直接操作数)作为操作数的指令,不允许通过MOV 指令直接以立即数方式给段寄存器赋值,不允许直接在两个段寄存器之间直接进行传送。 ( 5) 8 位/16 位操作。 2. 堆栈操作指令:将数据压入/弹出堆栈 (1)指令格式: 入栈:PUSH OPRD ;先修改堆栈指针SP-2,然后将数据压入堆栈。 ;SP =SP-1, [SP]=操作数高8 位;SP =SP-1, [SP]=操作数低8 位。 出栈:POP OPRD;先将数据弹出堆栈,然后修改堆栈指针SP+2。 ;(操作数低8 位)—[SP], SP =SP+1;(操作数高8 位)—[SP] , SP =SP+1。 (2)操作数:mem、reg、segreg。操作数不能是立即数data。 ( 3)仅能进行字运算( 16 位操作)。 ( 4)堆栈存取原则为后进先出,只有一个入/出口SS:SP,SP 始终指向栈顶,SP 是自动修改的,SP 在初始化中需要设置。 (5) PUSH、POP指令必须成对使用。 3. 交换操作指令:XCHG ——数据交换;XLAT ——完成一个字节的换码转换 (1)指令格式: 交换操作指令:XCHG OPRD1 , OPRD2 ; [OPRD1] ——[OPRD2] 累加器换码指令(表转换指令、查表指令):XLAT ; (AL )—(( DS) X 16+ ( BX ) + (AL ))

微机原理期末自测题

《微机原理及应用》期末自测题 一、基本概念与术语 1、8086是(16 )位计算机。8086地址线有(20 )条,可直接寻址的空间最大为(FFFFFH )。 2、总线周期是指(CPU完成一次访问存储单元或I/O端口所需时间)。基本总线周期有( 4 )T状态。Tw状态是指(等待状态)。 3、8086CPU允许的I/O地址线最多可达(16 )条,最大寻址I/O空间为(FFFFH )。 4、8086CPU由(总线接口单元和执行单元)两部分组成,其功能为()。其中8086CPU 中标志寄存器的作用是(存放算术逻辑运算后的结果特征),指令队列的作用是(),20位地址加法器的作用是(将执行单元提供的16位非重定位地址重定位为20位的存储器物理地址)。代码段物理地址由CPU的(CS、IP)两个寄存器确定。堆栈段物理地址由CPU的(SS、SP )两个寄存器确定。 5、8086中断源有(256 )个。8086中断服务程序入口地址由( 段地址CS和偏移地址IP )组成。中断类型号为20H,其中断向量为(80H )。 6、I/O指令IN/OUT,传送数据的寄存器为(AL/AX ),间接寻址时使用寄存器(DX ),其中 IN AL,DX的含义是(从DX所指端口读一个字节到AL)。OUT 60H,AL的含义是(将AL 中的一个字节输出到60H端口)。 7、一片8259A可以管理(3 )级中断;3片8259A可以管理(22 )级中断。 8、硬件中断是(外部引发?随机的?执行总线周期?中断类型码由中断控制器提供),软件中断是(内部引发?确定的?不执行总线周期?中断类型确定?)软件中断优先级与硬件中断优先级相比,(软件)的级别高。 9、在中断服务程序结束前,为正确返回,必须设置一条指令(RETI )。在子程序调用结束前,为正确返回,必须设置一条指令(RET )。 10、若中断控制器8259的中断请求寄存器IRR状态为10100000B,说明(5、7端口在请求中断)。ISR状态为10100000B说明(5、7端口在中断响应)。 11、可编程定时器8253的地址有( 4 )个。共有(3)独立定时通道。工作方式有( 6 )个。 12、并行接口8255有( 4 )个数据端口,有(3)种工作方式。 13、假设8253的端口地址为40H~43H,那么控制端口地址为(43H),通道0、1、2的端口地址为()。 14、假设8255的端口地址为330H~333H,那么控制端口地址为(333H ),端口A、B、C 的地址为() 15、定时器8253的门控信号GATE作用是(用于外部控制计数器的启动和停止计数操作),CLK端的作用是(用于输入定时脉冲或计数脉冲信号),OUT端作用是(计数器的输出端)。 16、初始化定时器8253需要先写(控制字),后写(初始字)。 17、伪指令的作用是(指示汇编程序如何汇编源程序),(汇编)产生机器代码。

微机原理关于21H中断解释

中断INT 21H :1、字符功能调用类(Character-Oriented Function)01H、07H和08H —从标准输入设备输入字符02H —字符输出03H —辅助设备的输入04H —辅助设备的输出05H —打印输出06H —控制台输入/输出09H —显示字符串0AH —键盘缓冲输入0BH —检测输入状态0CH —清输入缓冲区的输入功能(1)、功能01H、07H和08H功能描述:从标准输入设备(如:键盘)读入一个字符。该中断在处理过程中将一直处于等待状态直到有字符可读为止。该输入还可被重定向,如果这样做,则无法判断文件是否已到文件尾入口参数:AH=01H,过滤掉控制字符,并回显=07H,不过滤掉控制字符,不回显=08H,过滤掉控制字符,不回显出口参数:AL=输入字符的ASCII码(2)、功能02H功能描述:向标准输出设备(如:屏幕)输出一个字符。该输出还可被重定向,如果这样做,则将无法判断磁盘是否满入口参数:AH=02HDL=待输出字符的ASCII码出口参数:无(3)、功能03H功能描述:从辅助设备读入一个字符,该辅助设备的缺省值为COM1入口参数:AH=03H出口参数:AL=读入字符的ASCII码(4)、功能04H功能描述:向辅助设备输出一个字符,该辅助设备的缺省值为COM1入口参数:AH=04HDL=待输出字符的ASCII码出口参数:无(5)、功能05H功能描述:向标准的输出设备输出一个字符。该缺省的输出设备为LPT1端口的打印机,除非用MODE命令来改变入口参数:AH=05HDL=待输出字符的ASCII码出口参数:无(6)、功能06H功能描述:控制台(如:键盘、屏幕)输入/输出。如果输入/输出操作被重定向,那么,将无法判断文件是否已到文件尾,或磁盘已满入口参数:AH=06H,DL=输入/输出功能选择出口参数:若DL=00H-FEH,则此功能为输出,DL为待输出字符的ASCII码;若DL=0FFH,则此功能为输入,此时:若ZF=1,则无字符可读,否则,AL=读入字符的ASCII码(7)、功能09H功能描述:输出一个字符串到标准输出设备上。如果输出操作被重定向,那么,将无法判断磁盘已满入口参数:AH=09HDS:DX=待输出字符的地址说明:待显示的字符串以’$’作为其结束标志出口参数:无(8)、功能0AH功能描述:从标准输入设备上读入一个字节字符串,遇到“回车键”结束输入(输入的字符在标准的输出设备上有回显)。如果该输入操作被重定向,那么,将无法判断文件是否已到文件尾入口参数:AH=0AHDS:DX=存放输入字符的起始地址接受输入字符串缓冲区的定义说明:1、第一个字节为缓冲区的最大容量,可认为是入口参数;2、第二个字节为实际输入的字符数(不包括回车键),可看作出口参数;3、从第三个字节开始存放实际输入的字符串;4、字符串以回车键结束,回车符是接受的最后一个字符;5、若输入的字符数超过缓冲区的最大容量,则多出的部分被丢弃,系统并发出响铃,直到输入“回车”键才结束输入。例如:BUFF 80, ?, 80 DUP(?) ;最多接受80个字符出口参数:无(9)、功能0BH功能描述:检查标准输入设备上是否有字符可读。该输入操作可被重定向入口参数:AH=0BH出口参数:AL=00H——无字符可读;FFH——有字符可读(10)、功能0CH功能描述:清空当前的标准输入缓冲区,再读入字符。其输入操作可被重定向入口参数:AH=0CHAL=01H、06H、07H、08H或0AH出口参数:若入口参数AL为0AH,则DS:DX=存放输入字符的起始地址,否则,出口参数AL=输入字符的ASCII码2、目录控制功能(Directory-Control Function)39H —创建目录3AH —删除目录3BH —设置当前目录47H —读取当前目录(1)、功能39H功能描述:用指定的驱动器和路径创建一个新目录入口参数:AH=39HDS:DX=指定路径的字符串地址(以0为字符串的结束标志)出口参数:CF=0——创建成功,否则,AX=错误号(03H 或05H),其含义见错误代码表(2)、功能3AH功能描述:删除指定的驱动器和路径的目录入口参数:AH=3AHDS:DX=指定路径的字符串地址(以0为字符串的结束标志)出口参数:CF=0——删除成功,否则,AX=错误号(03H或05H),其含义见错误代码表(3)、功能3BH 功能描述:用指定的驱动器和路径设置为当前目录入口参数:AH=3BHDS:DX=指定路径的字符串地址(以0为字符串的结束标志)出口参数:CF=0——设置成功,否则,AX=错误号(03H),其含义见错误代码表(4)、功能47H功能描述:取当前目录的完全路径字符串入口

微机原理知识点总结

第一章概述 1.IP核分为3类,软核、硬核、固核。特点对比p12 第二章计算机系统的结构组成与工作原理 1. 计算机体系结构、计算机组成、计算机实现的概念与区别。P31 2. 冯·诺依曼体系结构:p32 硬件组成五大部分 运算器、存储器、控制器、输入设备、输出设备,以存储器为中心 信息表示:二进制计算机内部的控制信息和数据信息均采用二进制表示,并存放在同一个存储器中。 工作原理:存储程序/指令(控制)驱动编制好的程序(包括指令和数据)预先经由输入设备输入并保存在存储器中 3.接口电路的意义p34 第二段 接口一方面应该负责接收、转换、解释并执行总线主设备发来的命令,另一方面应能将总线从设备的状态或数据传送给总线主设备,从而完成数据交换。 4.CPU组成:运算器、控制器、寄存器。P34 运算器的组成:算术逻辑单元、累加器、标志寄存器、暂存器 5.寄存器阵列p35 程序计数器PC,也称为指令指针寄存器。存放下一条要执行指令的存放地址。 堆栈的操作原理应用场合:中断处理和子程序调用p35最后一段 6.计算机的本质就是执行程序的过程p36 7.汇编语言源程序——汇编——>机器语言程序p36 8.指令包含操作码、操作数两部分。执行指令基本过程:取指令、分析指令、执行指令。简答题(简述各部分流程)p37 9.数字硬件逻辑角度,CPU分为控制器与数据通路。P38 数据通路又包括寄存器阵列、ALU、片上总线。 10.冯·诺依曼计算机的串行特点p38 串行性是冯·诺依曼计算机的本质特点。表现在指令执行的串行性和存储器读取的串行性。也是性能瓶颈的主要原因。 单指令单数据 11.CISC与RISC的概念、原则、特点。对比着看p39、40

微机原理与接口技术 最好的知识点总结

冯.诺依曼型: 运算器、控制器、存储器、输入设备、输出设备 基本工作原理:存储器存储程序控制的原理 1、将事先编好的程序及运算中所需的数据,按一定的方式输入并存储在计算机的内存中; 2.将程序的第一条指令存放的地址送入程序计数器PC 中,并启动运行; 3.计算机自动地逐一取出程序的一条条指令,加以分析并执行所规定的功能。 1.微处理器----由运算器、控制器、寄存器阵列组成 2.微型计算机----以微处理器为基础,配以内存以及输入输出接口电路和相应的辅助电路而构成的裸机 3.微型计算机系统----由微型计算机配以相应的外围设备及软件而构成的系统 4.存储器: 内部:随机存储器(RAM)(断电消失) 读存储器(ROM) 外部:软盘、硬盘、磁带、闪存盘、光盘等 .5..微型计算机的性能指标: 主频、字长、内存容量、存取周期、运算速度、 内核数目、高速缓存 6.总线:地址总线、数据总线、控制总线 8086有16位双向数据总线,20位地址总线, 可寻址20 2=1M大小的存储器 由总线接口部件(BIU)和指令执行部件(EU)组成2.18086CPU结构 执行部件(EU):由通用计算器、运算器和EU控制系统等组成,EU从BIU的指令队列获得指令并执行;总线接口部件(BIU):由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成,负责从内 存中取指令和取操作数。 2.2寄存器结构 段寄存器:CS、DS、ES、SS, 通用寄存器:AX、BX、CX、DX, 堆栈指针SP、基址指针BP、指令指针IP,标志寄存器FLAGS CF:最高位有进位为‘1’;PF:低8位偶数个1 AF:低4向高4有进位;ZF:全零为1 SF:结果最高位为1时等于1;OF:产生溢出,OF=1“对准存放 对准存放” ”:从存储器偶地址开始存放字数据的存放方式简答: 1.什么叫寻址方式?8086有哪些寻址方式? 答:寻址操作数有效地址的方式叫寻址方式。8086的寻址方式有:立即寻址、寄存器寻址、直接寻址、寄存器间接寻址、基址寻址和变址寻址、基址变址寻址。 2.何为中断?中断矢量是什么?中断方式的实现一般需要经历哪些过程? 答:所谓中断是指某事件的发生引起CPU暂停当前程序的运行,转入对所发生事件的处理,处理结束又回到原程序被打断处接着执行这样一个过程。 中断矢量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。 中断方式的实现一般需要经历下述过程: 中断请求—→中断响应—→断点保护—→中断源识别—→中断服务—→断点恢复—→中断返回 3.CPU与外设之间数据传送的方式有哪些?试说明程序控制传送方式。 答:CPU与外设之间数据传送的方式有:程序控制方式、中断方式和DMA方式。 程序控制方式又叫查询方式,是指CPU与外设传输数据之前,先查询外设状态,只有当外设为传输数据作好准备时才进行一次数据传输,否则等待。 4.计算机的硬件系统由哪几个部件组成?简述各部件的功能? 答:计算机硬件由运算器、控制器、存储器、输入设备和输出设备组成。 运算器:主要进行算数和逻辑运算 控制器:控制从存储器取指令,送指令寄存器,再送指令译码器,根据指令的功能产生一系列时序信号控制各部件动作。 输入设备:从外部获取信息的装置 输出设备:将计算机运算结果转换为人们或设备能识别的形式。5.微机的三总线是什么? 答:它们是地址总线、数据总线、控制总线。 6.8086CPU启动时对RESET要求?8086/8088CPU 复位时有何操作? 答:复位信号维高电平有效。8086/8088要求复位信 号至少维持4个时钟周期的高电平才有效。复位信 号来到后,CPU便结束当前操作,并对处理器标志 寄存器,IP,DS,SS,ES及指令队列清零,而将cs设置 为FFFFH,当复位信号变成地电平时,CPU从 FFFF0H开始执行程序 7.中断向量是是什么?堆栈指针的作用是是什么? 什么是堆栈? 答:中断向量是中断处理子程序的入口地址,每个 中断类型对应一个中断向量。堆栈指针的作用是指 示栈顶指针的地址,堆栈指以先进后出方式工作的 一块存储区域,用于保存断点地址、PSW等重要信 息。 8..累加器暂时的是什么?ALU能完成什么运算? 答:累加器的同容是ALU每次运行结果的暂存储器。 在CPU中起着存放中间结果的作用。ALU称为算术 逻辑部件,它能完成算术运算的加减法及逻辑运算 的“与”、“或”、“比较”等运算功能。 9.8086CPU EU、BIU的功能是什么? 答:EU(执行部件)的功能是负责指令的执行,将 指令译码并利用内部的寄存器和ALU对数据进行所 需的处理BIU(总线接口部件)的功能是负责与存 储器、I/O端口传送数据。 10.CPU响应可屏蔽中断的条件? 答:CPU承认INTR中断请求,必须满足以下4个 条件: 1)一条指令执行结束。CPU在一条指令执行的最后 一个时钟周期对请求进行检测,当满足我们要叙述 的4个条件时,本指令结束,即可响应。 2)CPU处于开中断状态。只有在CPU的IF=1,即 处于开中断时,CPU才有可能响应可屏蔽中断请求。 3)没有发生复位(RESET),保持(HOLD)和非 屏蔽中断请求(NMI)。在复位或保持时,CPU不工 作,不可能响应中断请求;而NMI的优先级比INTR 高,CPU响应NMI而不响应INTR。 4)开中断指令(STI)、中断返回指令(IRET)执行 完,还需要执行一条指令才能响应INTR请求。另外, 一些前缀指令,如LOCK、REP等,将它们后面的 指令看作一个总体,直到这种指令执行完,方可响 应INTR请求。 11.8086CPU的地址加法器的作用是什么? 答:8086可用20位地址寻址1M字节的内存空间, 但8086内部所有的寄存器都是16位的,所以需要由 一个附加的机构来根据16位寄存器提供的信息计算 出20位的物理地址,这个机构就是20位的地址加 法器。 12.如何选择8253、8255A控制字? 答:将地址总线中的A1、A0都置1 13.8086(88)内部中断源有哪些? 答:内部(除法除以0、单步、断点、溢出、指令中 断) 14.中断源是什么? 答:所谓中断源即指引起中断的原因或中断请求的 来源。 15.类型号为N中断向量存放在逻辑地址为多少? 如何存放逻辑地址? 答:段地址=N*4+2偏移地址=N*4所以类型 号为N中断向量存放在逻辑地址为段地址:偏移地 址。每个中断类型的逻辑地址为四个字节,高两个 字节存放CS段地址,低两个字节存放IP偏移地址。 16.8088/8086CPU响应中断后,TF和IF标志自动 置为多少? 答:IF为1,TF为0 17.8086CPU可以进行寄存器间接寻址的寄存器是 哪些? 答:BX、BP、SI、DI 18.在微型计算机系统中,主要的输入输出方法有哪 些? 答:在微型计算机系统中,主要的输入输出方法有4 种:程序控制方式,中断控制方式,直接存储器存 取方式,输入/输出处理机方法。 19.中断处理过程应包括哪些步骤? 答:中断方式的实现一般需要经历下述过程:中断请 求→中断响应→断点保护→中断源识别→中断服务 →断点恢复→中断返回 20.CPU何时检测INTA中断请求输入端? 答:CPU在一条指令执行的最后一个时钟周期对请 求进行检测 21.IP指令指针寄存器存放的是什么? 答:IP为指令指针寄存器,它用来存放将要执行的 下一条指令地址的偏移量,它与段寄存器CS联合形 成代码段中指令的物理地址。 22.8086(88)的NMI何时响应中断? 答:每当NMI端进入一个正沿触发信号时,CPU就 会在结束当前指令后,进入对应于中断类型号为2 的非屏蔽中断处理程序。 23.8086CPU共有多少地址线、数据线?,它的寻址 空间为多少字节? 8086CPU地址线宽度为20条,数据线为16位,可寻 址范围为1MB 24.中断向量是什么? 答:中断向量是中断处理子程序的入口地址,每个中 断类型对应一个中断向量。堆栈指针的作用是指示栈 顶指针的地址,堆栈指以先进后出方式工作的一块存 储区域,用于保存断点地址、PSW等重要信息。 25.8O86/8088CPU的基本总线周期分为几个时钟周 期? 答:8086/8088CPU的基本总线周期分为4个时钟周 期。常将4个时周期分别称为4个状态,即T1、T2、 T3、T4状态,T1发地址,T2、T3、T4为数据的读/ 写。 26.CPU响应可屏蔽中断时会自动将TF、IF怎样? 答:CPU响应可屏蔽中断时,把标志寄存器的中断 允许标志IF和单步标志TF清零。将IF清零是为了 能够在中断响应过程中暂时屏蔽外部其他中断,以免 还没有完成对当前中断的响应过程而又被另一个中 断请求所打断,清除TF是为了避免CPU以单步方 式执行中断处理子程序。 27.8086CPU总线接口单元BIU的具体任务是什么? 堆栈是什么? 答:BIU的具体任务是负责于存储器、I/O端口传送 数据,即BIU管理在存储器中存取程序和数据的实 际处理过程。 在计算机内,需要一块具有“先进后出”特性的 存储区,用于存放子程序调用时程序计数器PC的当 前值,以及需要保存的CPU内各寄存器的值(现场), 以便子程序或中断服务程序执行结束后能正确返回 主程序。这一存储区称为堆栈。 28何为中断?中断矢量是什么?中断方式的实现一 般需要经历哪些过程? 答:所谓中断是指某事件的发生引起CPU暂停当前 程序的运行,转入对所发生事件的处理,处理结束又 回到原程序被打断处接着执行这样一个过程。 中断矢量是中断处理子程序的入口地址,每个中断类 型对应一个中断向量。 中断方式的实现一般需要经历下述过程: 中断请求—→中断响应—→断点保护—→中断源识 别—→中断服务—→断点恢复—→中断返回 设8253计数/定时接口电路中,其接口地址为 40H~43H,将2MHz的信号源接入CLK0,若利用通道0 产生2ms的定时中断,请计算计数初值并写出8253 初始化程序段(按二进制计数)。 1、计数初值=2ms*2MHz=4000 2、MOV AL,36H/34H OUT43H,AL;方式控制字 MOV AX,4000 OUT40H,AL MOV AL,AH OUT40H,AL;送计数值 1

相关主题