搜档网
当前位置:搜档网 › 门电路和组合逻辑电路

门电路和组合逻辑电路

门电路和组合逻辑电路
门电路和组合逻辑电路

第十六章 门电路和组合逻辑电路

一 选择题

1、下列逻辑表达式正确的是( )。

.0A A A += .11B A ?= .C A AB A B +=+ .D A AB AB +=

2、时序逻辑电路中,以下说法正确的是( )。

A 、电路中任意时刻的输出只取决于当时的输入信号,与电路原来的

状态无关。

B 、电路中任意时刻的输出不仅与当时的输入信号有关,同时还取决于

电路原来的状态。

C 、电路中任意时刻的输出只取决于电路原来的状态,与当时的输入 信号无关。

D 、以上均不正确。

3、数据选择器的地址输入端有2个时,最多可以有( )个数据信号 输入。

A 、1

B 、2

C 、4

D 、8

4、数据选择器的地址输入端有3个时,最多可以有( )个数据信号输入。

A 、4

B 、6

C 、8

D 、16 5、组合逻辑电路中,以下说法正确的是( )。

A 、电路中任意时刻的输出只取决于当时的输入信号,与电路原来的状态无关。

B 、电路中任意时刻的输出不仅与当时的输入信号有关,同时还取决于电路原来的状态。

C 、电路中任意时刻的输出只取决于电路原来的状态,与当时的输入信号无关。

D 、以上均不正确。

6、下列几种TTL 电路中,输出端可实现线与功能的电路是( )。

A 、或非门

B 、与非门

C 、异或门

D 、OC 门

7、数据选择器有10个数据信号输入端时,至少得有( )个地址输入端。

A 、2

B 、3

C 、4

D 、5 8、以下哪个电路不是组合逻辑电路( )。

A 、编码器

B 、计数器

C 、译码器

D 、加法器

9、下列逻辑表达式正确的是( )。

.0A A A += .11B A ?= .C A AB A B +=+ .D A AB AB +=

10、衡量集成逻辑电路优劣的因数是用它的:( )

A .增益×带宽;

B .传输延迟时间×功耗;

C .扇出系数×传输延迟时间;

D .噪声容限×功耗。

11、以下诸论述中,唯一正确的是:( )

A .可以用OC 门构成电平变换电路;

B .ECL 门电路主要用于集成度要求高的场合;

C .CM0S 器件不可以和TTL 器件兼容;

D .CMOS 器件的电源电压使用范围特别小,对电源的准确性要求严格.

12、集成门电路(不论是与、或、与非…等)的输入端若超过了需要,则这些多余的输入端应按哪种方式去处置才是正确的?( )

A .让它们开路;

B .让它们通过电阻接最高电平(例如电源电压);

C .让它们接地,或接电源的最低电平;

D .让它们和使用中的输入端并接。 13、 以下表达式中符合逻辑运算法则的是( ) A.C ·C=C 2

B.1+1=10

C.0<1

D.A+1=1 14、 当逻辑函数有n 个变量时,共有( )个变量取值组合? A. n B. 2n C. n 2 D. 2n 15、. 逻辑函数的表示方法中具有唯一性的是( )

A .真值表 B.表达式 C.逻辑图 D.卡诺图 16、F=A

B +BD+CDE+A D=( )

A.D B A +

B.D B A )(+

C.))((D B D A ++

D.))((D B D A ++

二 填空题

1.电子电路按功能可分为 电路和 电路。

2.根据电路的结构特点及其对输入信号响应规则的不同,数字电路可分为 和 。

3.数字电路的分析方法主要用 、功能表、 、波形图。

4.数字信号是一系列时间和数值都 的信号。

5.在数字电路中有两种数字逻辑状态分别是逻辑 和逻辑 。

6.逻辑函数F=)(B A A ⊕⊕ =

7.(101001)B转换为十六进制数为。

8.数字电路的三种基本逻辑运算是、、。

9.将十进制数43,转换为八进制数为。

10.n个二进制数能代表个十进制数。

11.逻辑代数的三种基本规则是、、。

12.逻辑代数经常使用的四种化简方法是、、

13.二变量摩根定律的表达式是、。

14.在逻辑代数中,一般n个变量的最小项应有个。

15.逻辑函数种,对于输入变量的任一组取值,任意两个最小项的乘积为。

16.逻辑函数种对于任一组输入变量,其全体最小项之和为。

17.逻辑函数的四种表达方式为、、

、。

18.n个变量的卡诺图应有个方格组成。

19.任何逻辑函数都等于其卡诺图中为的方格所对应的最小项之和。

20.真值表内对应变量的某些取值下,函数的值可以是任意的,这些变量的取值所对应的最小项称为。

21. 逻辑函数Y=A B+A B,其反函数Y=_____________________。

22. 逻辑函数的常用表示方法有、、。

23.逻辑函数F=A B C D+A+B+C+D= 。

24.逻辑函数F=AB

B

A

B

A

B

A+

+

+= 。

25.已知函数的对偶式为B A+BC

D

C+,则它的原函数为。

26. 与模拟信号相比,数字信号的特点是它的性。一个数字信号只有种取值分别表示为和。

27. 与运算的法则可概述为:有“0”出,全“1”出;类似地或运算的法则为。

28. 摩根定理表示为:A B

?= ;A B

+= 。

29. 函数表达式Y=AB C D

++,则其对偶式为Y’=。

30.根据反演规则,若Y=AB C D C

+++,则Y=。31.指出下列各式中哪些是四变量A B C D的最小项和最大项。在最小项后的填

入m

i ,在最大项后的填入M

i

,其它填×(i为最小项或最大项的序号)。

(1) A+B+D ; (2) ABCD ; (3) ABC

(4)AB(C+D) ; (5) A B C D

+++ ; (6) A+B+CD ;

32.函数式F=AB+BC+CD写成最小项之和的形式结果应为m

∑ ,写

33 CMOS 集成电路高电平的噪声容限NH V = 。 34 CMOS 集成电路低电平的噪声容限NL V = 。 35 TTL 电路中,输出端可实现线与功能的电路是 。 36 3CMOS 电路中,输出端可实现线与功能的电路是 。

37 .TTL 电路中,输出端可实现总线控制功能的电路是 。 38 .主要用于总线传输的门电路是 。

39 电路中任意时刻的输出只取决于当时的输入信号,与电路原来的状态无关, 这种电路为 。

40 组合逻辑电路是一种 记忆功能的电路。

41组合逻辑电路中在信号电平变化瞬间,可能与稳态下的逻辑功能不一致,产生错误输出,这种现象为 。

42 对编码器而言,有n 位二进制码输出,最少有 个输入相对应。 43、8线—3线编码器有 个输入端, 个输出端。

44 .全加器是一种将低位来的 和 的两个二进制数三者一起求和的组合电路 。

45 译码器有n 根输入线,就有 根输出线。

46 .同或门的逻辑表达式是 。

47 .三态与非门的三种状态是 、 、 。 48 .数字电路中,晶体管工作在 状态,或者在 区,或者在 。 49 TTL 与非门在使用时,输入端并联做 使用,输出端并联作 。 50、(28.5)10=(_________________)16 = (___________________)8421BCD 。 51、逻辑函数Y =A B +A B ,其反函数Y =_____________________。

52、(18.25)10=(_________________)8421BCD = (___________________)16=(_________________)2

53、逻辑函数Y =A B +AB ,其反函数Y =_____________________。 54、()(

)01011101B D =,()()165B A =。()233D =( )B ,

55、对于下图所示逻辑电路,当用TTL 器件构成时,其输出方程为Y T =___________ ;当用CMOS 器件构成时,输出Y C =____________. C Y

ο

三:判断题。

1.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。( ) 2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( ) 3.逻辑函数Y=A B +A B+B C+B C 已是最简与或表达式。( )

4.因为逻辑表达式A B +A B +AB=A+B+AB 成立,所以A B +A B= A+B 成立。( ) 5.对逻辑函数Y=A B +

A B+B

C+B C 利用代入规则,令A=BC 代入,得Y=

BC B +BC B+B C+B C =B C+B C 成立。( ) 6. 对逻辑运算判断。

(1) 若X+Y=X+Z ,则Y=Z ;( ) (2) 若XY=XZ ,则Y=Z ;( )

(3) 若X ⊕Y=X ⊕Z ,则Y=Z ;( )

四 计算与分析

1 用卡诺图化简下列函数表达式,并用与非门实现其逻辑功能。(6分) BC A C B A AB F -

-

-

++=

2 用卡诺图化简下列函数表达式。(5分) C B A C AB BC F -

-

++=

3 设计一个有三输入量的奇偶校验电路,当输入量中1的个数为奇数时,电路

输出为1,输入量中1的个数为偶数时,电路输出为0。 (10分)

4 设计一个三人多数表决器。(5分)

5 用卡诺图化简下列函数表达式-

-

-

-

-+++=D C B BC A AC C B A Y 。(5分)

6 用卡诺图化简下列函数表达式,并用与非门电路实现其逻辑功能。(10分) BC A C A ABCD AC AB F -

-

++++=

7 用卡诺图化简下列函数表达式,并用与非门电路实现其逻辑功能。(10分) C A ABCD AC AB F -

+++=

8 列出图24所示组合逻辑电路真值表,并分析其逻辑功能。(8分)

9、用代数化简法化简逻辑函数

10、用卡诺图化简法化简逻辑函数

Y=A B +A BD+A CD+BCD

11、用CT74LS138译码器和若干与非门实现如下逻辑函数。(10分)

Y 1(A,B,C)=ABC+A C+A B C

Y 2(A,B,C)=A B+A B +ABC

图24

12、分析图13所示电路,写出的逻辑函数表达式,列出电路的真值表,并化简为最简与或式。(8分)

图13

13、用代数化简法化简逻辑函数

ACDE D C A ABD C B A C B A C B A Y +++++=

14、用卡诺图化简法化简逻辑函数

∑=)15,11,10,8,7,5,3,2,0(m Y

15、试写出图3所示的逻辑函数表达式、并化简为最简与或式。(8分)

图3

16、 用CT74LS138译码器和若干与非门实现如下逻辑函数。(10分)

∑=)7,5,3,1(),,(1m C B A Y

∑=)7,5,3,2(),,(2m C B A Y

17、用卡诺图化简下列函数表达式,并用与非门电路实现其逻辑功能。(6分) F ABC ABC AC -

-

-

=++ 18、用卡诺图化简下列逻辑函数式。(6分) F ABC ABC ABC ABC =+++

19、电路如图22所示,写出输出的逻辑函数式,并化简为最简式,列出真值表,

分析电路逻辑功能。(8分)

20、已知TTL 反相器的电压参数为V OFF =0.8V ,V IH =3V ,V TH =1.4V ,V ON =1.8V ,V IL =03V ,V CC =5V ,试计算其高电平噪声容限V NH 和低电平噪声容限V NL 。

21、TTL 门电路如题图21所示,已知门电路参数I IH /I IL =25μA /-1.5mA ,I OH /I OL =-500μA/12mA 。

(1)求门电路的扇出系数N O ;

(2)若电路中的扇入系数N I 为4,则扇出系数N O 又应为多少?

22

22、TTL 门电路如题图25所示。已知门的参数V OH /V OL =3.6V/0.1V ,V IHmin /V ILmax =2.8V/0.4V ,I IH /I IL =20uA/-10mA 。为了实现图示的逻辑关系,试确定电阻R 取值范围。

题图25

23、TTL 门电路如题图23所示,已知门的参

数V OH /V OL =3.6V/0.1V ,V IHmin /V ILmax =2.8V/0.4V ,I IH /I IL =40uA/-10mA ,I OH /I OL =-500μA/12mA 。为了实现图示逻辑关系,试确定电阻R 取值范围。

题图23

24、 与非门组成如题图24所示电路。输入为方波。

(1)不考虑门的平均传输时间,试画出输出V O 的波形。

(2)若门的平均传输时间为t pd ,且相等,试画出输出V’O 和V O 的波形。

题图24

25、试对题图25所示两种TTL 门电路,画出它们在所示A 、B 、C 等输入信号作用下的输出波形。

题图25

Y O

V I L 1 L 2 A B C =1 EN A B

≥1

A B

C

26、列出图29所示组合逻辑电路真值表,并分析其逻辑功能。(10分)

27、给出用74LS90、74LS48和七段数码管实现十进制加法计数译码显示电路

28、在题图32示由两反相器输出端相接构成的逻辑电器中,若它们的输入A 、B 是相互交替地为逻辑1、0的,则晶体管T 1、T 2的集电极电流将是:A .0;B .V CC /R C ;C .2V CC /R C ;D .V CC /2R C 。

题图28

29、对图示正逻辑TTL 与非门电路,什么时候C 点的电位相当于高电平,其输出可表示成F AB =。

题图29

C A B F 100Ω

&

ο 图26

30、已知TTL 缓冲器7404(OC )的参数如下:

V OH =3.0V (max ),V IH =2.0V ;V OL =0.4V ,V IL =0.8V ;I OH =-250μA ,I IH =40μA ;I OL =40mA ,I IL =-1.6mA .

若将7个这样的OC 门输出相连后,再去驱动7个标准的TTL 门(74系列),试决定电源电压V CC ,及外接集电极电阻R C 。

31、题图31所示电路为一总线系统,任何时刻它只能允许有一个门驱动总线,试计算该系统最大可能连接的驱动门数目N 。设三态门输出高阻时的漏电流为40μA ,正常工作时I OH =-5.2mA ,I IH =40μA 。

题图31

32、对题图37所示标准TTL 与非门,若B 端分别接电压0V 、0.2V 、3.6V 及5V ,试问A 输入端上电压表的读数各为多少?将结果填入表中。

题图32

33、在图示由TTL 门构成的实验电路中,当操作出现问题时,便将各连线电位测出并记在图中,试问:

? ? ? ?

? ο ο ο ο ο ο

ο ο ο I 1 I 2

I G 1 G 2 1 1 1 1 EN

? ? ? ? 总

线 ο 0V +5V +3.6V +0.2V

1.电路中何处出现问题?

2.试给出造成该问题的两个可能的原因; 3.你准备如何解决这个问题?

题图33

34、题图34所示两条门电路的电压传输特性,是在相同电源电压下(+5V )测得的,由此可看出实线为什么门电路;而虚线则又为什么门电路?

35、与非门电路如题图35所示连接,问调节可变电阻R 的阻值对TTL 与非门、CMOS 与非门的输出分别产生什么影响?

35

36、试写出题图36所示逻辑电路的输出P 表达式,输入变量是A 1、B 1、A 2、B 2。

G 2 7400

A B C 0.1V 0.2V

3.5V

1 & G 1 7404 3.4V G 3 7400

3.3V F

& 0.1V ο

ο ο 5 I

题图36

37、试按正逻辑约定,写出题图37所示NMOS 逻辑门电路的输出表达式F ,并画出相应的逻辑符号。

38、试写出题图38所示CMOS 逻辑电路的输出(P 、Q )表达式,;输入变量为A 、B 、C 、D 及E ;并画出相应逻辑符号.

39、试分析题图39(a) 、(b)所示电路的逻辑功能。写出Y 1、Y 2的逻辑表达式。图中的门电路均为CMOS 门电路,这种连接方式能否用于TTL

门电路?

(a) (b) 题图39

+V DD

A B P 2 2

Y 1

Y 2

40、门电路组成的电路如题图40所示,请写出F 1、F 2的逻辑表达式。当输入图示信号波形时,画出F 1、F 2端的波形。

题图40

41、CMOS 器件4007的内部电路和引出端如题图47所示,请用4007电路接成:(1)3反相器;(2)3输入端或非门;(3)3输入端与非门;(4)传输门。

题图41

42、用卡诺图化简下列函数表达式,并画出逻辑电路图。(10分) D C B A ABD D C B B A F -

-

-

--

+++=

43、列出图49所示组合逻辑电路真值表,并分析其逻辑功能。(6分)

F 1 A B

C

13 8

14 2 7 2 A B

图43

44、求图44电路的输出逻辑表达式。

45、分析图

45 中COMS

电路,说明逻辑功能。

46、求图46逻辑电路的逻辑表达式L ,化简为最简与或式,列真值表,分析其逻辑功能。

47、 TTL 与非门的多余端应如何处理?

48、COMS 与非门的多余端应如何处理?

49、分析图49逻辑电路的逻辑功能。

50、判断图50逻辑电路是否产生竞争冒险。

51、用译码器74HC138和适当的逻辑门电路实现函数

L ABC ABC ABC ABC =+++。

52、应用74HC151实现如下逻辑函数: (1)L ABC ABC ABC =++; (2)()

L A B C =。

53、什么叫半加,什么叫全加,两者有何不同,半加器可否构成全加器?全加器可否用作半加器?

54、设计一个故障显示电路,要求:

(1)两台电动机A 和B 正常工作时,绿灯F1亮;

(2)A 或B 发生故障时,黄灯F2亮; (3)A 和B 都发生故障时,红灯F3亮。 55、试用与非门组成半加器,画出电路图。

56、试用与非门组成全加器,画出电路图。

57、用CT74LS138译码器和若干与非门实现如下逻辑函数。

∑=)7,5,3,1(),,(1m C B A Y ∑=)7,5,3,2(),,(2m C B A Y

58、分析图58所示电路,写出的逻辑函数表达式,列出电路的真值表,并化简为最简与或式。

图58 59、化简逻辑函数

F (A ,B ,C )=∑(0, 1, 2, 5, 6,7)

F=A

-

B+

-

A C+D+

-

C

-

D

60、写出下图所示逻辑图的逻辑关系式:

61、将下列十进制数转换为十六进制数(转换误差不大于16-4 );

(1)(59)

D

;(2)(0.34)

D

(3)(12.45)

D

62、以知输入信号A、B的波形,画出个门电路输出L的波形。

(a) (b)

63、用真值表证明下列恒等式:

(1)L AB BC C A

=++()()

A B C A B C

⊕⊕=⊕⊕;

(2)(A+B)*(A+C)=A+BC;

(3)A B AB AB

⊕=+

64、用卡诺图化简下列各式

(1) F

1

=BC AB ABC

++ (2) F

2

=AB BC BC

++

A

BC

1

00011110A

BC

1

00011110 (1) (2)

(3)F 3=AC AC BC BC +++

A BC

01

00011110

(3)

(4)F 4 =ABC ABD ACD CD ABC ACD +++++

0001111000011110

AB CD

(4)

65、用逻辑代数定理证明下列等式: (1) ABC ABC ABC AB AC ++=+; (2) A AB A B +=+。

66、将下列表达式转换成与-或形式:

(1)A B C D ⊕⊕⊕;

(2)A B C D C D A D +++++++。

67、用代数法化简下列各式:

(1)AB (BC+A );

(2)AB AB AB AB +++;

(3) ABC ABC ABC A BC ++=+。

68、画出下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门: (1)L=AB+AC ;

(2) ()()L A B C D =++。

69、将下列函数展开为最小项表达式: (1)L ACD BCD ABCD =++; (2)()L A B C =+。 70、 用卡诺图化简下列各式: (1)ABCD ABCD AB AD +++;

(2)(,,,)(0,13,14,15)(1,2,9,10,11)L A B C D m d =+∑∑。

72、以知逻辑函数式L AB BC C A =++,试用下列方式表示: (1) 真值表; (2) 卡诺图;

(3) 逻辑图(限用非门和与非门)表示。

门电路与组合逻辑电路

第七章门电路与组合逻辑电路 习题一 一、选择题 1. 三态门输出高阻状态时,是正确的说法。 A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动 2. 以下电路中可以实现“线与”功能的有。 A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 3.以下电路中常用于总线应用的有。 A.T S L门 B.O C门 C.漏极开路门 D.C M O S与非门 4.逻辑表达式Y=A B可以用实现。 A.正或门 B.正非门 C.正与门 D.负或门 5.T T L电路在正逻辑系统中,以下各种输入中相当于输入逻辑“1”。 A.悬空 B.通过电阻 2.7kΩ接电源 C.通过电阻 2.7kΩ接地 D.通过电阻510Ω接地 6.对于T T L与非门闲置输入端的处理,可以。 A.接电源 B.通过电阻3kΩ接电源 C.接地 D.与有用输入端 并联 7.要使T T L与非门工作在转折区,可使输入端对地外接电阻R I。 A.>R O N B.<R O F F C.R O F F<R I<R O N D.>R O F F 8.三极管作为开关使用时,要提高开关速度,可。 A.降低饱和深度 B.增加饱和深度 C.采用有源泄放回路 D.采用抗饱和三极管 9.C M O S数字集成电路与T T L数字集成电路相比突出的优点是。 A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽 10.与C T4000系列相对应的国际通用标准型号为。 A.C T74S肖特基系列 B.C T74L S低功耗肖特基系列 C.C T74L低功耗系列 D.C T74H高速系列 二、判断题(正确打√,错误的打×) 1.TTL与非门的多余输入端可以接固定高电平。() 2.当TTL与非门的输入端悬空时相当于输入为逻辑1。() 3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。() 4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。() 5.CMOS或非门与TTL或非门的逻辑功能完全相同。()

第4章组合逻辑电路课后答案

第4 章 [题 4.1].分析图P4.1电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。 P3AP1P5P2P3P4 A P 4CP2 P3Y P5P6 B P1 AB Y P2BP1 C P6CP4 图P4.1 图P4.2 解:( 1)逻辑表达式 Y P5P6P2 P3 P4 CP4P2 P3P4CP4 P2 P3 C CP2 P3P2 P3 C C P2P3 PPC23P PC 2 3 P2 P3BP1 AP1 B AB AAB AB AB Y P2P3C P2 P3C AB AB C AB ABC AB ABC AB C ABC AB ABC AB ABC C ( 2)真值表 A B C Y A B C Y 00011000 00101011 01001101 01111110 (3)功能 从真值表看出,这是一个三变量的奇偶检测电路,当输入变量中有偶数个1 和全为0 时,Y=1,否则 Y=0 。 [题 4.3] 分析图P4.3电路的逻辑功能,写出Y1、、Y2的逻辑函数式,列出真值表,指出 电路完成什么逻辑功能。

A B Y 2 C Y 1 图 P4.3 [解 ] 解: Y2AB BC AC Y1 ABC ( A B ) C Y2 ABC ( A B ) BC AC C AB ABC ABC ) ABC ABC 真值表: A B C Y1 Y2 00000 00110 01010 01101 10010 10101 11001 11111 由真值表可知:电路构成全加器,输入 A 、B 、C 为加数、被加数和低位的进位,Y 1为“和”, Y 2为“进位”。 [题 4.4]图 P4.4 是对十进制数9 求补的集成电路CC14561 的逻辑图,写出当COMP=1 、Z=0 、和 COMP=0 、 Z=0 时, Y 1~ Y 4的逻辑式,列出真值表。

组合逻辑电路的分析

组合逻辑电路的分析(大题)一.目的 由逻辑图得出逻辑功能 二.方法(步骤) 1.列逻辑式: 由逻辑电路图列输出端逻辑表达式; (由输入至输出逐级列出) 2.化简逻辑式: 代数法、卡诺图法; (卡诺图化简步骤保留) 3.列真值表: 根据化简以后的逻辑表达式列出真值表;4.分析逻辑功能(功能说明): 分析该电路所具有的逻辑功能。 (输出与输入之间的逻辑关系); (因果关系) (描述函数为1时变量取值组合的规律) 技巧:先用文字描述真值表的规律(即叙述函数值为1时变量组合所有的取值),然后总结归纳电路实现的具体功能。

5.评价电路性能。三.思路总结: 组合逻辑 电路逻辑表达式最简表达式真值表逻辑功能化简 变换 四.注意: 关键:列逻辑表达式; 难点:逻辑功能说明 1、逻辑功能不好归纳时,用文字描述真值表的规律。(描述函数值为1时变量组合所有的取值)。 2、常用的组合逻辑电路。 (1)判奇(偶)电路; (2)一致性(不一致性)判别电路; (3)相等(不等)判别电路; (4)信号有无判别电路; (5)加法器(全加器、半加器); (6)编码器、优先编码器; (7)译码器; (8)数值比较器; (9)数据选择器; (10)数据分配器。

3、多输出组合逻辑电路判别: 1)2个输出时考虑加法器:2输入半加;3输入全加。 2)4输出时考虑编码器:4输入码型变换;编码器。 五.组合逻辑电路分析实例 例1 电路如图所示,分析电路的逻辑功能。 A B Y 解: (1)写出输出端的逻辑表达式:为了便于分析可将电路自左至右分三级逐级写出Z1、Z2、Z3和Y的逻辑表达式为:

实验4门电路与组合逻辑电路的分析

实验4 门电路及组合逻辑电路的研究 —、实验目的 1. 测量集成电路“与非门”的逻辑功能。 2. 学习用集成电路“与非门”组成简单的逻辑电路,并研究其逻辑功能。 3. 用集成电路“与非门”构成知识竞赛抢答器电路,并验证其功能。 二、实验内容与要求 4. 内容: (1)测试“与非门”的逻辑功能; (2)用“与非门”连接成半加器电路并测试其逻辑功能; (3)用“与非门”实现三人抢答电路。 5. 要求: (1)双端输入“与非门”的输入信号为A 、B ,输出端信号为F 。分别在输入端加信号如表4-1,测量输出信号状态并填入表内。 表4-1 “与非门”状态表 (2S 和进位C 。分别在输入端加信号如表4-2,测量输出信号状态并填入表内。 表4-2 半加器状态表 (3)连接出三人(A 、B 、C )抢答器电路。该电路应能实现:任一人抢答时其他人不能再抢答;抢答时,主持人灯和抢答人的指示灯亮;主持人可以清零。 三、实验电路和设备 1. 实验电路 (1)半加器电路参考电路图,见图4-1。(共需要7个“与非门”) 根据B A B A B A B A B A B A S ?=+=+=和AB AB C ==得到用“与非门”组成的电路如下:

图4-1 半加器电路 (2)三人知识竞赛抢答电路参考电路图,见图4-2。(共需要10个“与非门”) 图4-2 三人抢答电路 2.实验设备 实验用到数字电路实验模块。实验模块上有集成四“与非门”芯片74LS00。管脚功能见图4-3。 图4-3 四集成“与非门”74LS00芯片管脚图 实验模块上有集成四输入双“与非门”芯片74LS20。管脚功能见图4-4。

组合逻辑电路练习题和答案

第2章习题 一、单选题 1.若在编码器中有50个编码对象,则输出二进制代码位数至少需要( B )位。 A)5 B)6 C)10 D)50 2.一个16选1的数据选择器,其选择控制(地址)输入端有( C )个,数据输入端有( D )个,输出端有( A )个。 A)1 B)2 C)4 D)16 3.一个8选1的数据选择器,当选择控制端S2S1S0的值分别为101时,输出端输出( D )的值。 A)1 B)0 C)D4D)D5 4.一个译码器若有100个译码输出端,则译码输入端至少有( C )个。 A)5 B)6 C)7 D)8 5.能实现并-串转换的是( C )。 A)数值比较器B)译码器C)数据选择器D)数据分配器 6.能实现1位二进制带进位加法运算的是( B )。 A)半加器B)全加器C)加法器D)运算器 7.欲设计一个3位无符号数乘法器(即3×3),需要()位输入及( D )位输出信号。A)3,6 B)6,3 C)3,3 D)6,6 8.欲设计一个8位数值比较器,需要()位数据输入及( B )位输出信号。 A)8,3 B)16,3 C)8,8 D)16,16 9. 4位输入的二进制译码器,其输出应有( A )位。 A)16 B)8 C)4 D)1 二、判断题 1. 在二——十进制译码器中,未使用的输入编码应做约束项处理。() 2. 编码器在任何时刻只能对一个输入信号进行编码。()

3. 优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。( ) 4. 编码和译码是互逆的过程。( ) 5. 共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( ) 6. 3位二进制编码器是3位输入、8位输出。( ) 7. 组合逻辑电路的特点是:任何时刻电路的稳定输出,仅仅取决于该时刻各个输入变量的取值,与电路原来的状态无关。( ) 8. 半加器与全加器的区别在于半加器无进位输出,而全加器有进位输出。( ) 9. 串行进位加法器的优点是电路简单、连接方便,而且运算速度快。( ) 10. 二进制译码器的每一个输出信号就是输入变量的一个最小项。( ) 11. 竞争冒险是指组合电路中,当输入信号改变时,输出端可能出现的虚假信号。( ) 三、综合题 1.如图所示逻辑电路是一个什么电路,当A 3~A 0输入0110,B 3~B 0输入1011,Cin 输入1时,Cout 及S 3~S 0分别输出什么 +A 3B 3C in 3C out +++A 2B 2A 1B 1A 0B 0210 答:图中所示电路是4位串行进位全加器电路 C out =1,S 3S 2S 1S 0=0001 2.使用门电路设计一个4选1的数据选择 器,画出逻辑图。 解:4选1数据选择器有4个数据输入 端(D 0D 1D 2D 3),2个选择输入端(S 1S 0),1个 数据输出端(Y )。真值表如下: D S 1 S 0 Y

组合逻辑电路课后答案

第4章 [题].分析图电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。 图P4.1 B Y AP 56 P P = 图 解:(1)逻辑表达式 ()()() 5623442344 232323232323 Y P P P P P CP P P P CP P P C CP P P P C C P P P P C P PC ===+=+=++=+ 2311P P BP AP BABAAB AB AB ===+ ()()()2323Y P P C P P C AB AB C AB ABC AB AB C AB AB C ABC ABC ABC ABC =+=+++=+++=+++ (2)真值表 (3)功能 从真值表看出,这是一个三变量的奇偶检测电路,当输入变量中有偶数个1和全为0时,Y =1,否则Y=0。 [题] 分析图电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

图P4.3 B 1 Y 2 [解] 解: 2Y AB BC AC =++ 12 Y ABC A B C Y ABC A B C AB BC AC ABC ABC ABC ABC =+++=+++++=+++()()) 由真值表可知:、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。 [题] 图是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

图P4.4 [解] (1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。 3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++= (2)COMP=0、Z=0时, Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。 COMP=0、Z=0的真值表从略。 [题] 用与非门设计四变量的多数表决电路。当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。 [解] 题的真值表如表所示,逻辑图如图(b)所示。

习题1-门电路和组合逻辑电路

第20章习题 门电路和组合逻辑电路 S10101B 为实现图逻辑表达式的功能,请将TTL 电路多余输入端C 进行处理(只需一种处理方法),Y 1的C 端应接 ,Y 2的C 端应接 , 解:接地、悬空 S10203G 在F = AB +CD 的真值表中,F =1的状态有( )。 A. 2个 B. 4个 C. 3个 D. 7个 解:D S10203N 某与非门有A 、B 、C 三个输入变量,当B =1时,其输出为( )。 A. 0 B. 1 C. D. AC 解:C S10204B 在数字电路中,晶体管的工作状态为( )。 A. 饱和 B. 放大 C. 饱和或放大 D. 饱和或截止 解:D S10204I 逻辑电路如图所示,其逻辑函数式为( )。 A. B. C. D. 解:C S10204N 已知F =AB +CD ,选出下列可以肯定使F = 0的情况( )。 A. A = 0,BC = 1 B. B = C = 1 C. C = 1,D = 0 D. AB = 0,CD = 0 解:D S10110B 三态门电路的三种可能的输出状态是 , , 。 解:逻辑1、逻辑0、高阻态 S10214B 逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“1”的时刻应是( )。 A. t 1 B. t 2 C. t 3 解:A Y

S10211I 图示逻辑电路的逻辑式为( )。 A. B. C. 解:B S10212I 逻辑电路如图所示,其功能相当于一个( )。 A. 门 B. 与非门 C. 异或门 解:C S10216B 图示逻辑电路的逻辑式为( )。 A. A +B B. C. AB + 解:C S10217B 逻辑图如图(a )所示,输入A 、B 的波形如图(b ),试分析在t 1瞬间输出F 为( )。 A. “1” B. “0” C. 不定 解:B S10218B 图示逻辑符号的逻辑状态表为( )。 A. B. C. 解:B

组合逻辑电路练习题及答案

组合逻辑电路练习题及答案 一.填空题(10) 1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式不是唯一的,而其标准表达式是唯一的。 2.任意两个最小项之积为0,任意两个最大项之和为1。 3.对于逻辑函数BC A F,但这 AB F,为了化简,利用逻辑代数的基本定理,可表示为C C A AB 可能引起0型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A。 4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为39。 5.在 3.3V供电的数字系统里,所谓的高电平并不是一定是 3.3V,而是有一个电压范围,我们把这个电压范围称为高电平容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为低电平容限。 二.选择题(10) 1.在下列程序存储器的种类中,可在线改写的有 b d。 a. PROM; b. E2PROM; c. EPROM; d. FLASH_M 2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是d。 a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路 3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。下列各项中,为组合逻辑电路的是befgi ,为时序逻辑电路的是acdh。 a. 触发器; b. 译码器; c. 移位寄存器; d. 计数器; e. 加法器; f. 编码器;g. 数值比较器;h. 寄存器;i. 多路选择器 4.卡诺图上变量的取值顺序是采用b的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 a. 二进制码; b. 循环码; c. ASCII码; d. 十进制码 5.在可编程逻辑芯片中,有PROM、PAL、GAL、CPLD等多种结构方式,其中PROM是b,PAL 是c,GAL是a,CPLD是a。 a. 与阵列可编程; b.或阵列可编程; c. 与或阵列皆可编程 三.简答题(50) 1.分别画出JK和D触发器的电路符号图,并分别画出将JK触发器转换成D触发器以及将D触发器转换成JK触发器的电路连接图。 1

组合逻辑电路教案

第8章组合逻辑电路 【课题】 8.1概述 【教学目的】 了解组合逻辑电路和时序逻辑电路的电路结构特点及功能特点。 【教学重点】 1.数字逻辑电路的分类和特点。 2.常用的组合逻辑电路种类。 3.会区分数字逻辑电路的类型。 【教学难点】 区分数字逻辑电路的类型。 【教学方法】 讲授法 【参考教学课时】 1课时 【教学过程】 一、复习提问 1.基本逻辑门电路有哪几种,它们的逻辑功能是什么? 2.画出与非门逻辑符号并说明其逻辑功能。 二、新授内容 1.组合逻辑电路 (1)特点:数字逻辑电路中输出信号没有反馈到输入端,因此任意时刻的输出信号状态只与当前的输入信号状态有关,而与电路原来的输出状态无关。 (2)电路组成框图:教材图8.1。 2.时序逻辑电路 (1)特点:数字逻辑电路中输出信号部分反馈到输入端,输出信号的状态不但与当前的输入信号状态有关,而且与电路原来的输出状态有关。因此,这种电路有记忆功能。 (2)电路组成框图:教材图8.2。 三、课堂小结 1.组合逻辑电路的特点。

2.时序逻辑电路的特点。 四、课堂思考 P176思考与练习题。 五、课后练习 对逻辑代数作重点复习并预习下节课的内容(8.2组合逻辑电路的分析)。 【课题】 8.2组合逻辑电路的分析 【教学目的】 掌握组合逻辑电路的分析方法和步骤。 【教学重点】 1.组合逻辑电路的分析方法和步骤。 2.会对给定的组合逻辑电路进行功能分析。 【教学难点】 对给定的组合逻辑电路作功能说明,并用文字描述。 【教学方法】 讲授法、练习法 【参考教学课时】 1课时 【教学过程】 一、复习提问 公式化简,用练习的方式进行。 二、新授内容 1.组合逻辑电路的分析步骤。 (1)根据给定的逻辑电路图,推导输出端的逻辑表达式。 (2)化简和变换 (3)列真值表 (4)分析说明 2.组合逻辑电路的分析举例 (1)老师举例讲解 (2)老师举例,学生讨论分析 例1 已知逻辑电路如图8.1所示,试分析其逻辑功能,要求写出分析过程。

第4章 组合逻辑电路 课后答案

第4章 [题4.1].分析图P4.1电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。 图P4.1 B Y AP 56 P P = 图P4.2 解:(1)逻辑表达式 ()()() 5623442344 232323232323 Y P P P P P CP P P P CP P P C CP P P P C C P P P P C P PC ===+=+=++=+ 2311P P BP AP BABAAB AB AB ===+ ()()()2323Y P P C P P C AB AB C AB ABC AB AB C AB AB C ABC ABC ABC ABC =+=+++=+++=+++ (2)真值表 (3)功能 从真值表看出,这是一个三变量的奇偶检测电路,当输入变量中有偶数个1和全为0时,Y =1,否则Y=0。 [题4.3] 分析图P4.3电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

图P4.3 B 1 Y 2 [解] 解: 2Y AB BC AC =++ 12 Y ABC A B C Y ABC A B C AB BC AC ABC ABC ABC ABC =+++=+++++=+++()()) B 、 C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。 [题4.4] 图P4.4是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

图P4.4 [解] (1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。 3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++= (2)COMP=0、Z=0时, Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。 COMP =0、Z=0的真值表从略。 [题4.5] 用与非门设计四变量的多数表决电路。当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。 [解] 题4.5的真值表如表A4.5所示,逻辑图如图A4.5(b)所示。

3.1组合逻辑电路的分析

第三章组合逻辑电路 基本要求: 熟练掌握组合逻辑电路的分析方法;掌握组合逻辑电路的设计方法;理解全加器、译码器、编码器、数据选择器、数据比较器的概念和功能,并掌握它们的分析与实现方法;了解组合逻辑电路中的险象 本章主要内容:组合逻辑电路的分析方法和设计方法。 本章重点: 组合逻辑电路的分析方法 组合逻辑电路的设计方法 常用逻辑部件的功能 本章难点: 组合逻辑电路的设计 一、组合逻辑电路的特点 若一个逻辑电路,在任一时刻的输出仅取决于该时刻输入变量取值组合,而与电路以前的状态无关,则电路称为组合逻辑电路(简称组合电路)。可用一组逻辑函数描述。 组合电路根据输出变量分为单输出组合逻辑电路和多输出组合逻辑电路。 注意:1.电路中不存在输出端到输入端的反馈通路。 2.电路不包含记忆元件。 3.电路的输出状态只由输入状态决定。 二、组合逻辑电路的分析方法 分析的含义:给出一个组合逻辑电路,分析它的逻辑功能。 分析的步骤: 1.根据给出的逻辑电路图,逐级推导,得到输出变量相对于

输入变量的逻辑函数。 2.对逻辑函数化简。 3.由逻辑函数列出对应的真值表。 4.由真值表判断组合电路的逻辑功能。 三、组合电路的分析举例 1、试分析图3-1所示的单输出组合逻辑电路的功能 解:(1)由G1、G2、G3各个门电路的输入输出关系,推出整个电路的表达式: Z1=ABC F=Z1+Z2 (2)对该逻辑表达式进行化简: (3)根据化简后的函数表达式,列出真值表3-1。 (4)从真值表中可以看出:当A、B、C三个输入一致时(或者全为“0”、或者全为“1”),输出才为“1”,否则输出为“0”。所以,这个组合逻辑电路具有检测“输入不一致”的功能,也称为“不一致电路”。

门电路和组合逻辑电路

第十六章 门电路和组合逻辑电路 一 选择题 1、下列逻辑表达式正确的是( )。 .0A A A += .11B A ?= .C A AB A B +=+ .D A AB AB += 2、时序逻辑电路中,以下说法正确的是( )。 A 、电路中任意时刻的输出只取决于当时的输入信号,与电路原来的 状态无关。 B 、电路中任意时刻的输出不仅与当时的输入信号有关,同时还取决于 电路原来的状态。 C 、电路中任意时刻的输出只取决于电路原来的状态,与当时的输入 信号无关。 D 、以上均不正确。 3、数据选择器的地址输入端有2个时,最多可以有( )个数据信号 输入。 A 、1 B 、2 C 、4 D 、8 4、数据选择器的地址输入端有3个时,最多可以有( )个数据信号输入。 A 、4 B 、6 C 、8 D 、16 5、组合逻辑电路中,以下说法正确的是( )。 A 、电路中任意时刻的输出只取决于当时的输入信号,与电路原来的状态无关。 B 、电路中任意时刻的输出不仅与当时的输入信号有关,同时还取决于电路原来的状态。 C 、电路中任意时刻的输出只取决于电路原来的状态,与当时的输入信号无关。 D 、以上均不正确。 6、下列几种TTL 电路中,输出端可实现线与功能的电路是( )。 A 、或非门 B 、与非门 C 、异或门 D 、OC 门 7、数据选择器有10个数据信号输入端时,至少得有( )个地址输入端。 A 、2 B 、3 C 、4 D 、5 8、以下哪个电路不是组合逻辑电路( )。 A 、编码器 B 、计数器 C 、译码器 D 、加法器

9、下列逻辑表达式正确的是( )。 .0A A A += .11B A ?= .C A AB A B +=+ .D A AB AB += 10、衡量集成逻辑电路优劣的因数是用它的:( ) A .增益×带宽; B .传输延迟时间×功耗; C .扇出系数×传输延迟时间; D .噪声容限×功耗。 11、以下诸论述中,唯一正确的是:( ) A .可以用OC 门构成电平变换电路; B .ECL 门电路主要用于集成度要求高的场合; C .CM0S 器件不可以和TTL 器件兼容; D .CMOS 器件的电源电压使用范围特别小,对电源的准确性要求严格. 12、集成门电路(不论是与、或、与非…等)的输入端若超过了需要,则这些多余的输入端应按哪种方式去处置才是正确的?( ) A .让它们开路; B .让它们通过电阻接最高电平(例如电源电压); C .让它们接地,或接电源的最低电平; D .让它们和使用中的输入端并接。 13、 以下表达式中符合逻辑运算法则的是( ) A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 14、 当逻辑函数有n 个变量时,共有( )个变量取值组合? A. n B. 2n C. n 2 D. 2n 15、. 逻辑函数的表示方法中具有唯一性的是( ) A .真值表 B.表达式 C.逻辑图 D.卡诺图 16、F=A B +BD+CDE+A D=( ) A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++ 二 填空题 1.电子电路按功能可分为 电路和 电路。 2.根据电路的结构特点及其对输入信号响应规则的不同,数字电路可分为 和 。 3.数字电路的分析方法主要用 、功能表、 、波形图。 4.数字信号是一系列时间和数值都 的信号。 5.在数字电路中有两种数字逻辑状态分别是逻辑 和逻辑 。 6.逻辑函数F=)(B A A ⊕⊕ =

04第四章 组合逻辑电路.

教案

第四章 组合逻辑电路 ▲4.1 概述 1.逻辑电路的分类 (1)组合逻辑电路(简称组合电路); (2)时序逻辑电路(简称时序电路)。 2、组合逻辑电路的特点 (1)功能特点:任一时刻的输出状态仅仅取决于同一时刻的输入状态,而与前 一时刻的状态无关。 (2)结构特点:不包含记忆单元,即存储单元。 3、组合逻辑电路的描述 如图所示: 用一组逻辑函数表示为: 4.2组合逻辑电路的分析和设计方法 一、 分析方法 分析就是已知电路的逻辑图,分析电路的逻辑功能。 分析步骤如下: (1)根据已知的逻辑图,从输入到输出逐级写出逻辑函数表达式。 (2)利用公式法或卡诺图法化简逻辑函数表达式(最简与或表达式)。 (3)列真值表。 (4)确定其逻辑功能。 例1、分析下图组合逻辑电路的功能。 解 (1)AC BC AB Y ??= (2)化简:Y=AB+BC+AC & A B B C A C Y && &组合逻辑电路 … …X 1X 2 X n Y 1Y 2 Y m 输入信号 输出信号 .. . )X X X (f Y ) X X X (f Y )X X X (f Y n 21n n n 2122n 2111???=???=???=、、、、、、

(3)列真值表: (4)由真值表知: 若输入两个或者两个以上的1,输出Y 为1。 功能:在实际应用中可作为多数表决电路使用。 练习:分析如图所示组合逻辑电路的功能。 ▲二、设计方法 设计就是已知实际逻辑问题,设计实现该功能的最简电路。 设计步骤如下: (1)根据实际逻辑问题进行逻辑抽象,即确定输入、输出变量的个数, 并对 它们进行逻辑赋值(即确定0和1代表的含义)。 (2)根据逻辑功能列出真值表,求出逻辑函数表达式。 (3)选定逻辑器件。 1、若选用SSI (小规模门电路),则化简函数表达式,画出实现电路; 2、若选用MSI (中规模门电路),则变换函数表达式形式,画出实现电路。 例2、有三个班学生上自习,大教室能容纳两个班学生,小教室能容纳一个班学生。设计两个教室是否开灯的逻辑控制电路,用SSI 门电路实现。要求如下: (1)一个班学生上自习, 开小教室的灯。 (2)两个班上自习, 开大教室的灯。 (3)三个班上自习, 两教室均开灯。 解:(1)逻辑抽象: 设输入变量A、B、C分别表示三个班学生是否上自习, 1表示上自习, 0表示不上自习; 输出变量Y、 F 分别表示大教室、小教室的灯是否亮, 1表示亮, 0表示灭。 (2)列真值表: A B C Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 & & & & A B Y 1 Y 2 Y 3 Y

第20章习题2门电路和组合逻辑电路

20章 组合电路 20-0XX 选择与填空题 20-1XX 画简题 20-2XX 画图题 20-3XX 分析题 20-XX 设计题 十二、[共8分]两个输入端的与门、 或门和与非门的输入波形如图 12 所示, 试画出其输出信号的波形。 解: 设与门的输出为F 1, 或门的输出为F 2,与非门的输出为F 3,根据逻辑关系其输出波形如图所示。 20-0XX 选择与填空题 20-001试说明能否将与非门、或非门、异或门当做反相器使用?如果可以,其他输入端应如何连接? 答案 与非门当反相器使用时,把多余输入端接高电平 或非门当反相器使用时,把多余输入端接低电平 异或门当反相器使用时,把多余输入端接高电平 20-002、试比较TTL 电路和CMOS 电路的优、缺点。 A B F 1F 2F 3 (a) (b)

答案 COMS 电路抗干扰能力强,速度快,静态损耗小,工作电压范围宽, 有取代TTL 门电路的趋势。 20-003简述二极管、三极管的开关条件。 答案 二极管:加正向电压导通,相当于开关闭合;反向电压截止,相当于 开关断开。三极管:U BE <0V 时,三极管可靠截止,相当于开关断开; i B 》I BS 时,三极管饱和,相当于开关闭合。 20-0004、同或运算关系,当两输入不相等时,其输出为1;异或运算关系,当两输入相等时,其输出为0; 20-0005、 若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为 _________,或非门的输出为___ ___,同或门的输出为__ __。 20-0006、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 20-0007、逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。 20-0008、将2004个“1”异或起来得到的结果是( )。 20-0009、是8421BCD 码的是( )。 A 、1010 B 、0101 C 、1100 D 、1101 2)、和逻辑式BC A A + 相等的是( )。 A 、ABC B 、1+B C C 、A D 、BC A + 3)、二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式 Y= ( )。 A 、A B B 、AB C 、B A + D 、A+B 20-0010、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.50

第4章组合逻辑电路习题解答

习题 4.1写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。(基本题属于4.1节) 习题4.1图 解:B A B A B A B A B A F ⊕=+=+= 该电路实现异或门的功能 4.2分析图所示电路,写出输出函数F 。(基本题属于4.1节) 习题4.2图 解:[]B A B B B A F ⊕=⊕⊕⊕=)( 4.3已知图示电路及输入A 、B 的波形,试画出相应的输出波形F ,不计门的延迟.(基本 题属于4.1节) 图 解:B A B A B A AB B AB A AB B AB A F ⊕=?=???=???= 4.4由与非门构成的某表决电路如图所示。其中A 、B 、C 、D 表示4个人,L=1时表示决议通过。(基本题属于4.1节) (1) 试分析电路,说明决议通过的情况有几种。 (2) 分析A 、B 、C 、D 四个人中,谁的权利最大。 L B A =1 =1 =1 F F B A

习题4.4图 解:(1)ABD BC CD ABD BC CD L ++=??= (2) (3)4.5分析图所示逻辑电路,已知S 1﹑S 0为功能控制输入,A ﹑B 为输入信号,L 为输出,求电路所具有的功能。(基本题属于4.1节) 习题4.5图 解:(1)011011)(S S B S A S S B S A L ⊕⊕+⊕=⊕⊕?⊕= (2) (3)当S 1S 0=00和S 1S 0=11时,该电路实现两输入或门,当S 1S 0=01时,该电路实现两输入或非门,当S 1S 0=10时,该电路实现两输入与非门。 4.6试分析图所示电路的逻辑功能,并用最少的与非门实现。(综合题属于4.1、4.2节) 10

组合逻辑电路的设计实验报告

竭诚为您提供优质文档/双击可除组合逻辑电路的设计实验报告 篇一:数电实验报告实验二组合逻辑电路的设计 实验二组合逻辑电路的设计 一、实验目的 1.掌握组合逻辑电路的设计方法及功能测试方法。 2.熟悉组合电路的特点。 二、实验仪器及材料 a)TDs-4数电实验箱、双踪示波器、数字万用表。 b)参考元件:74Ls86、74Ls00。 三、预习要求及思考题 1.预习要求: 1)所用中规模集成组件的功能、外部引线排列及使用方法。 2)组合逻辑电路的功能特点和结构特点. 3)中规模集成组件一般分析及设计方法. 4)用multisim软件对实验进行仿真并分析实验是否成功。

2.思考题 在进行组合逻辑电路设计时,什么是最佳设计方案? 四、实验原理 1.本实验所用到的集成电路的引脚功能图见附录 2.用集成电路进行组合逻辑电路设计的一般步骤是: 1)根据设计要求,定义输入逻辑变量和输出逻辑变量,然后列出真值表; 2)利用卡络图或公式法得出最简逻辑表达式,并根据设计要求所指定的门电路或选定的门电路,将最简逻辑表达式变换为与所指定门电路相应的形式; 3)画出逻辑图; 4)用逻辑门或组件构成实际电路,最后测试验证其逻辑功能。 五、实验内容 1.用四2输入异或门(74Ls86)和四2输入与非门(74Ls00)设计一个一位全加器。 1)列出真值表,如下表2-1。其中Ai、bi、ci分别为一个加数、另一个加数、低位向本位的进位;si、ci+1分别为本位和、本位向高位的进位。 2)由表2-1全加器真值表写出函数表达式。 3)将上面两逻辑表达式转换为能用四2输入异或门(74Ls86)和四2输入与非门(74Ls00)实现的表达式。

第20章习题1-门电路和组合逻辑电路

第20章习题门电路和组合逻辑电路 S10101B 为实现图逻辑表达式的功能,请将TTL电路多余输入端 C进行处理(只需一种处理方法),Y i 端应接________________________ ,丫2的C端应接 _______________________ , 费二FqlFl Y I=A+Π S10203G 在F = AB+CD的真值表中,F =1的状态有()。 A. 2个 B. 4个 C. 3个 D. 7个 解:D S10203N 某与非门有A、B、C三个输入变量,当 B=I时,其输出为()。 A. 0 B. 1 C. AC D. AC 解:C S10204B 在数字电路中,晶体管的工作状态为( A. 饱和 C.饱和或放大 解:D S10204I 逻辑电路如图所示,其逻辑函数式为()。 A. AB AB B. AB AB C. AB AB D. AB A 解:C S10204N 已知F=AB+CD ,选出下列可以肯定使 F = 0的情况()。 S10110B (a) 解:接地、悬空 (b) )。 B.放大 D.饱和或截止 t≈—Y A. C. 解: D A = 0,BC = 1 C = 1, D = 0 B. B = C = 1 D. AB = 0,CD = 0 A ≥ 1 B

三态门电路的三种可能的输出状态是_____________ 解:逻辑1、逻辑O、高阻态

S10214B 逻辑图和输入A, B 的波形如图所示,分析当输出 F 为“1”的时刻应是( )。 A. t ι B. t 2 C. t 3 解:A S10211I 图示逻辑电路的逻辑式为 ( )。 A. F =A B AB B. F=ABAB C. F=(A B)AB 解:B S10212I 逻辑电路如图所示,其功能相当于一个 ( A.门 B.与非门 C.异或门 解:C S10216B 图示逻辑电路的逻辑式为 ( )。 A. F =A B +A B A B. F =AB AB C. F =AB+ A B 解:C S10217B 逻辑图如图(a )所示,输入 A 、B 的波形如图 (b ),试分析在t ι瞬间输出F 为( )。 A. “1” B. “ 0” C. 不定 解:B h (a) (b) S10218B 图示逻辑符号的逻辑状态表为 ( A. B. A B F 0 0 0 0 1 0 1 0 0 1 1 1 A B F 0 0 0 0 1 1 1 0 1 1 1 1 A B F 0 0 1 0 1 1 1 0 1 1 1 C. 解:B T&] A —

组合逻辑电路练习题及答案.

第三章 组合逻辑电路练习题及答案 [3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。 [解] BC AC AB Y BC AC AB C B A ABC Y ++=+++++=21)( B 、 C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。 [3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

[解] (1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。 3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++= (2)COMP=0、Z=0时, Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。 COMP =0、Z=0的真值表从略。 [3.3] 用与非门设计四变量的多数表决电路。当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。 [解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。 ABCD D ABC D C AB CD B A BCD A Y ++++= BCD ACD ABC ABC +++=

B C D A C D A B D A B C ???= [3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。水箱中设置了3个 水位检测元件A 、B 、C 。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。 [解] 题3.4的真值表如表A3.4所示。 真值表中的C B A 、C B A 、C B A 、C AB 为约束项,利用卡诺图图A3.4(a)化简后得到:

组合逻辑电路的分析与设计实验报告

组合逻辑电路的分析与设计 实验报告 院系:电子与信息工程学院班级:电信13-2班 组员姓名: 一、实验目的 1、掌握组合逻辑电路的分析方法与测试方法。 2、掌握组合逻辑电路的设计方法。 二、实验原理 通常逻辑电路可分为组合逻辑电路和时序逻辑电路两大类。电路在任何时刻,输出状态只取决于同一时刻各输入状态的组合,而与先前的状态无关的逻辑电路称为组合逻辑电路。 1.组合逻辑电路的分析过程,一般分为如下三步进行:①由逻辑图写输出端的逻辑表达式;②写出真值表;③根据真值表进行分析,确定电路功能。 2.组合逻辑电路一般设计的过程为图一所示。 图一组合逻辑电路设计方框图 3.设计过程中,“最简”是指按设计要求,使电路所用器件最少,器件的种类最少,而且器件之间的连线也最少。 三、实验仪器设备 数字电子实验箱、电子万用表、74LS04、74LS20、74LS00、导线若干。 74LS00 74LS04 74LS20 四、实验内容及方法

1 、设计4线-2线优先编码器并测试其逻辑功能。 数字系统中许多数值或文字符号信息都是用二进制数来表示,多位二进制数的排列组合叫做代码,给代码赋以一定的含义叫做编码。 (1)4线-2线编码器真值表如表一所示 4线-2线编码器真值表 (2)由真值表可得4线-2线编码器最简逻辑表达式为 Y=((I0′I1′I2I3′)′(I0′I1′I2′I3)′)′ 1 Y=((I0′I1I2′I3′)′(I0′I1′I2′I3)′)′ (3)由最简逻辑表达式可分析其逻辑电路图 4线-2线编码器逻辑图 (4)按照全加器电路图搭建编码器电路,注意搭建前测试选用的电路块能够正常工作。 (5)验证所搭建电路的逻辑关系。 I=1 1Y0Y=0 0 1I=1 1Y0Y=0 1 I=1 1Y0Y=1 0 3I=1 1Y0Y=1 1 2 2、设计2线-4线译码器并测试其逻辑功能。 译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的号.(即电路的某种状态),具有译码功能的逻辑电路称为译码器。 (1)2线-4线译码器真值表如表二所示

实验二 组合逻辑电路功能分析与设计

实验二组合逻辑电路功能分析与设计 一、实验目的: 1、了解组合逻辑电路的特点; 2、掌握组合逻辑电路功能的分析方法; 3、学会组合逻辑电路的连接方法; 4、掌握组合逻辑电路的设计方法。 二、实验原理: 1、组合逻辑电路的特点: 组合电路的输出只与当时输入的有关,而与电路以前的状态无关,即输出与输入的关系具有及时性,不具备记忆功能。 2、组合逻辑电路的分析方法: a写表达式:一般方法是从输入到输出逐级写出逻辑函数的表达式。 b化简:利用公式法和图行法进行化简,得出最简的函数表达式。 c列真值表:根据最简函数表达式列出函数真值表。 d功能描述:判断该电路所完成的逻辑功能,做出简要的文字描述,或进行改进设计。 3、组合逻辑电路的设计步骤: a根据设计的要求列出真值表。 B根据真值表写出函数表达式。 C化简函数表达式或做适当的形式转换。 D画出逻辑电路图。 三、实验器件 集成块:74LS00、74LS04、74LS08、74LS32 四、实验内容: (一)、组合逻辑电路功能分析 当电路A,B都输入0或1时,Y值输出为1; 当电路A,B输入为不一样的值时,Y值输出为0. 1图4-1 (二)、组合逻辑电路设计(根据组合逻辑电路的设计步骤,分别写出各个组合逻辑电路的设计步骤。) 1、设计一个举重裁判表决器。设举重比赛有三个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判(其中必须有主裁判)

判明成功时,表示“成功”的灯才亮。(要求用与非门实现) 设输入变量:主裁判为A ,副裁判分别为B ,C ,按下按钮为1,不按为0;输出变量:表示成功与否用Y 表示,灯亮为1,不亮为0,根据题意可以列出如图的真值表。 Y=AB == *AC == 2、某设备有开关A 、B 、C ,要求仅在开关A 接通的条件下,开关B 才能接通;开关C 仅在开关B 接通的条件下才能接通。违反这一规程,则发出报警信号。设计一个由与非门组成的能实现这一功能的报警控制电路。(要求用与非门实现) 设输入变量:开关分别为A ,B ,C ;输出变量:报警器为Y ,报警为1,不报警为0,根据题意可以列出如图的真值图。 Y=AC -= *AB -= *BC -=

相关主题