搜档网
当前位置:搜档网 › 硬件工程师必看(含电磁兼容设计内容)

硬件工程师必看(含电磁兼容设计内容)

硬件工程师必看(含电磁兼容设计内容)
硬件工程师必看(含电磁兼容设计内容)

硬件工程师必看---必杀技学习

2007-03-30 12:36:12 字号:大中小

硬件工程师必看---必杀技学习

来源:中国单片机世界

1 充分了解各方的设计需求,确定合适的解决方案

启动一个硬件开发项目,原始的推动力会来自于很多方面,比如市场的需要,基于整个系统架构的需要,应用软件部门的功能实现需要,提高系统某方面能力的需要等等,所以作为一个硬件系统的设计者,要主动的去了解各个方面的需求,并且综合起来,提出最合适的硬件解决方案。比如A项目的原始推动力来自于公司内部的一个高层软件小组,他们在实际当中发现原有的处理器板IP转发能力不能满足要求,从而对于系统的配置和使用都会造成很大的不便,所以他们提出了对新硬件的需求。根据这个目标,硬件方案中就针对性的选用了两个高性能网络处理器,然后还需要深入的和软件设计者交流,以确定内存大小,内部结构,对外接口和调试接口的数量及类型等等细节,比如软件人员喜欢将控制信令通路和数据通路完全分开来,这样在确定内部数据走向的时候要慎重考虑。项目开始之初是需要召开很多的讨论会议的,应该尽量邀请所有相关部门来参与,好处有三个,第一可以充分了解大家的需要,以免在系统设计上遗漏重要的功能,第二是可以让各个部门了解这个项目的情况,提早做好时间和人员上协作的准备,第三是从感情方面讲,在设计之初各个部门就参与了进来,这个项目就变成了大家共同的一个心血结晶,会得到大家的呵护和良好合作,对完成工作是很有帮助的。

2 原理图设计中要注意的问题

原理图设计中要有“拿来主义”,现在的芯片厂家一般都可以提供参考设计的原理图,所以要尽量的借助这些资源,在充分理解参考设计的基础上,做一些自己的发挥。当主要的芯片选定以后,最关键的外围设计包括了电源,时钟和芯片间的互连。

电源是保证硬件系统正常工作的基础,设计中要详细的分析:系统能够提供的电源输入;单板需要产生的电源输出;各个电源需要提供的电流大小;电源电路效率;各个电源能够允许的波动范围;整个电源系统需要的上电顺序等等。比如A项目中的网络处理器需要1.25V 作为核心电压,要求精度在+5%- -3%之间,电流需要12A左右,根据这些要求,设计中采用5V的电源输入,利用Linear的开关电源控制器和IR的MOSFET搭建了合适的电源供应电路,精度要求决定了输出电容的ESR选择,并且为防止电流过大造成的电压跌落,加入了远端反馈的功能。

时钟电路的实现要考虑到目标电路的抖动等要求,A项目中用到了GE的PHY器件,刚开始的时候使用一个内部带锁相环的零延时时钟分配芯片提供100MHz时钟,结果GE链路上出现了丢包,后来换成简单的时钟Buffer器件就解决了丢包问题,分析起来就是内部的锁相环引入了抖动。

芯片之间的互连要保证数据的无误传输,在这方面,高速的差分信号线具有速率高,好布线,信号完整性好等特点,A项目中的多芯片间互连均采用了高速差分信号线,在调试和测试中没有出现问题。

3 PCB设计中要注意的问题

PCB设计中要做到目的明确,对于重要的信号线要非常严格的要求布线的长度和处理地环路,而对于低速和不重要的信号线就可以放在稍低的布线优先级上。重要的部分包括:电源的分割;内存的时钟线,控制线和数据线的长度要求;高速差分线的布线等等。

A项目中使用内存芯片实现了1G大小的DDR memory,针对这个部分的布线是非常关键的,要考虑到控制线和地址线的拓扑分布,数据线和时钟线的长度差别控制等方面,在实现的过程中,根据芯片的数据手册和实际的工作频率可以得出具体的布线规则要求,比如同一组内的数据线长度相差不能超过多少个mil,每个通路之间的长度相差不能超过多少个mil等等。当这些要求确定后就可以明确要求PCB设计人员来实现了,如果设计中所有的重要布线要求都明确了,可以转换成整体的布线约束,利用CAD中的自动布线工具软件来实现PCB设计,这也是在高速PCB设计中的一个发展趋势。

4 检查和调试

当准备调试一块板的时候,一定要先认真的做好目视检查,检查在焊接的过程中是否有可见的短路和管脚搭锡等故障,检查是否有元器件型号放置错误,第一脚放置错误,漏装配等问题,然后用万用表测量各个电源到地的电阻,以检查是否有短路,这个好习惯可以避免贸然上电后损坏单板。调试的过程中要有平和的心态,遇见问题是非常正常的,要做的就是多做比较和分析,逐步的排除可能的原因,要坚信“凡事都是有办法解决的”和“问题出现一定有它的原因”,这样最后一定能调试成功。

5 一些总结的话

现在从技术的角度来说,每个设计最终都可以做出来,但是一个项目的成功与否,不仅仅取决于技术上的实现,还与完成的时间,产品的质量,团队的配合密切相关,所以良好的团队协作,透明坦诚的项目沟通,精细周密的研发安排,充裕的物料和人员安排,这样才能保证一个项目的成功。

一个好的硬件工程师实际上就是一个项目经理,他/她需要从外界交流获取对自己设计的需求,然后汇总,分析成具体的硬件实现。还要跟众多的芯片和方案供应商联系,从中挑选出合适的方案,当原理图完成后,他/她要组织同事来进行配合评审和检查,还要和CAD工程师一起工作来完成PCB的设计。与此同时,还要准备好BOM清单,开始采购和准备物料,联系加工厂家完成板的贴装。在调试的过程中他/她要组织好软件工程师来一起攻关调试,配合测试工程师一起解决测试中发现的问题,等到产品推出到现场,如果出现问题,还需要做到及时的支持。所以做一个硬件设计人员要锻炼出良好的沟通能力,面对压力的调节能力,同一时间处理多个事务的协调和决断能力和良好平和的心态等等。

还有细心和认真,因为硬件设计上的一个小疏忽往往就会造成非常大的经济损失,比如以前

碰到一块板在PCB设计完备出制造文件的时候误操作造成了电源层和地层连在了一起,PCB 板制造完毕后又没有检查直接上生产线贴装,到测试的时候才发现短路问题,但是元器件已经都焊接到板上了,结果造成了几十万的损失。所以细心和认真的检查,负责任的测试,不懈的学习和积累,才能使得一个硬件设计人员持续不断的进步,而后术业有所小成。

相关文章:

如何设计一个合适的电源

对于现在一个电子系统来说,电源部分的设计也越来越重要,我想通过和大家探讨一些自己关于电源设计的心得,来个抛砖引玉,让我们在电源设计方面能够都有所深入和长进。

Q1:如何来评估一个系统的电源需求

Answer:对于一个实际的电子系统,要认真的分析它的电源需求。不仅仅是关心输入电压,输出电压和电流,还要仔细考虑总的功耗,电源实现的效率,电源部分对负载变化的瞬态响应能力,关键器件对电源波动的容忍范围以及相应的允许的电源纹波,还有散热问题等等。功耗和效率是密切相关的,效率高了,在负载功耗相同的情况下总功耗就少,对于整个系统的功率预算就非常有利了,对比LDO和开关电源,开关电源的效率要高一些。同时,评估效率不仅仅是看在满负载的时候电源电路的效率,还要关注轻负载的时候效率水平。

至于负载瞬态响应能力,对于一些高性能的CPU应用就会有严格的要求,因为当CPU突然开始运行繁重的任务时,需要的启动电流是很大的,如果电源电路响应速度不够,造成瞬间电压下降过多过低,造成CPU运行出错。

一般来说,要求的电源实际值多为标称值的+-5%,所以可以据此计算出允许的电源纹波,当然要预留余量的。

散热问题对于那些大电流电源和LDO来说比较重要,通过计算也是可以评估是否合适的。

Q2:如何选择合适的电源实现电路

Answer:根据分析系统需求得出的具体技术指标,可以来选择合适的电源实现电路了。一般对于弱电部分,包括了LDO(线性电源转换器),开关电源电容降压转换器和开关电源电感电容转换器。相比之下,LDO设计最易实现,输出纹波小,但缺点是效率有可能不高,发热量大,可提供的电流相较开关电源不大等等。而开关电源电路设计灵活,效率高,但纹波大,实现比较复杂,调试比较烦琐等等。

Q3:如何为开关电源电路选择合适的元器件和参数

Answer:很多的未使用过开关电源设计的工程师会对它产生一定的畏惧心理,比如担心开关电源的干扰问题,PCB layout问题,元器件的参数和类型选择问题等。其实只要了解了,使用一个开关电源设计还是非常方便的。

一个开关电源一般包含有开关电源控制器和输出两部分,有些控制器会将MOSFET集成到芯片中去,这样使用就更简单了,也简化了PCB设计,但是设计的灵活性就减少了一些。

开关控制器基本上就是一个闭环的反馈控制系统,所以一般都会有一个反馈输出电压的采样电路以及反馈环的控制电路。因此这部分的设计在于保证精确的采样电路,还有来控制反馈深度,因为如果反馈环响应过慢的话,对瞬态响应能力是会有很多影响的。

而输出部分设计包含了输出电容,输出电感以及MOSFET等等,这些的选择基本上就是要满足一个性能和成本的平衡,比如高的开关频率就可以使用小的电感值(意味着小的封装和便宜的成本),但是高的开关频率会增加干扰和对MOSFET的开关损耗,从而效率降低。使用低的开关频率带来的结果则是相反的。

对于输出电容的ESR和MOSFET的Rds_on参数选择也是非常关键的,小的ESR可以减小输出纹波,但是电容成本会增加,好的电容会贵嘛。开关电源控制器驱动能力也要注意,过多的MOSFET是不能被良好驱动的。

一般来说,开关电源控制器的供应商会提供具体的计算公式和使用方案供工程师借鉴的。

电磁兼容设计内容清单

1.方案设计

1)明确所开发的设备或系统要满足的电磁兼容标准。有时,根据用户的要求或实际情况(例如,周围有高灵敏度的接收机,或产生强干扰的设备),需要提出项目专用的电磁兼容要求。

2)设计接口电路,尽量使用平衡接口电路。必要时,可以在接口电路上是用隔离变压器、光耦合器件等提高抗共模干扰的能力;

3)电路中避免使用高速的脉冲信号,脉冲信号的上升和下降要尽量平缓,模拟电路的带宽要尽量窄(通过选择带宽适当的器件和加适当滤波电路来限制带宽);

4)尽量使用大规模集成电路,这样可以获得很小的环路面积,提高抗干扰性;

5)确定系统内的关键电路部分,包括强干扰源电路、高度敏感电路,考虑对这些电路采取特殊的隔离措施(局部屏蔽、滤波);

6)确定需要隔离的电路的隔离界面。隔离界面的确定原则是: 穿过界面的信号线尽量少,并且频率尽量低(以便采取滤波措施);

7)根据系统的工作原理和地线设计的原则,画出系统的地线图(地线图上可以不标具体器件、电路,仅标出不同的电路模块),不同性质的电路用不同的地线,不同的地线用不同的符号表示;

8)确定需要采取哪些干扰抑制措施,例如屏蔽、滤波等,需要的屏蔽效能和滤波性能(包括频率范围、衰减量等);

9)电缆线分组,将信号线按照高频、低频、数字、模拟、电源等特性分组,不同组的信号不要安排在一根电缆内,否则不但容易造成互相干扰问题,而且不利于采取滤波措施。

2.结构设计

1)首先确定制造屏蔽机箱的材料,分析屏蔽效能的要求,看是否有低频磁场(1KHz以下的)屏蔽要求,如果没有,可以选择钢、铝、铜等常用的材料作屏蔽材料或采用塑料机箱内部喷涂电磁屏蔽涂料。如果有低频磁场的屏蔽要求,需要采用坡莫合金等高导磁率的材料。

2)如果使用高导磁率材料,是否有条件做热处理,恢复其由于加工而损失的导磁率;

3)确定机箱上需要低阻抗搭接的部位;(例如屏蔽体的接缝、静电放电电流的路径、滤波器的接地、系统公共地线等)

4)低阻抗搭接的实现方法(保证必要的低阻抗),对于永久性连接,最理想的方法是焊接,对于长缝隙,要连续焊接(需要注意的是,连续焊接时会产生变形);

5)非永久性搭接的处理方法,一般采取电磁密封衬垫,选用什么种类的电磁密封衬垫,综合考虑屏蔽效能、密封衬垫安装方式、电化学相容性、价格等问题;

6)安装电磁密封衬垫的表面的导电性如何保证;

7)充分考虑电磁密封衬垫形成的反弹力造成面板的变形,面板的刚度要足够;

8)在恶劣环境(潮湿、盐雾等环境)中使用,或衬垫材料与屏蔽基体材料电化学不相容时,用适当的环境密封措施,隔绝潮气;

9)进出屏蔽机箱的电缆是否采取了措施,例如屏蔽或滤波(屏蔽一般对频率较低的干扰抑制作用较好,高频时的效果取决于屏蔽电缆的结构和屏蔽层的端接方式),电缆的屏蔽层与电缆两端的机箱是否满足“哑铃模型”的要求;

10)对于传输频率较低的信号的电缆,或一端没有屏蔽体的屏蔽电缆(如连接传感器的电缆),在电缆端口处采取滤波是最好的解决方案;

11)滤波器的安装方式是否正确,是否解决了滤波器良好接地、滤波器输入输出端耦合、滤波器与电缆入口之间的导线过长等问题。

12)如果使用了滤波连接器或滤波阵列板,在滤波连接器或滤波阵列板与机箱之间要安装电磁屏蔽密封衬垫;

13)电源线滤波器的外壳要直接搭接在金属机箱上,电源线要尽量短;

14)最好(数字设备更是如此)在电源入口使用带电源插座的滤波器;

15)机箱上的缝隙或孔洞尽量远离强辐射源(例如,导线、电缆、线路板等)或敏感电路;

16)机箱上不能有任何金属物体直接穿过机箱;

17)通风孔上如果使用蜂窝板,蜂窝板与机箱之间必须使用电磁密封衬垫;

18)显示窗口的处理方法,如果使用屏蔽玻璃,在屏蔽玻璃与机箱之间必须使用电磁密封衬垫;

19)针对设备上所有会受到静电放电试验的部位,根据电流从阻抗最小的路径流过的原则,预测一条电流泄放的路径,然后分析;静电放电路径上或附近是否有敏感电路;

20)对静电放电路径附近敏感电路进行电磁屏蔽,屏蔽层接到电路地上;

21)如果采用的是非屏蔽机箱,要在电缆入口处设置一块较大的金属板,为电缆接口处的滤波、电缆屏蔽层端接提供条件;

3.电路与线路板设计

1)线路板层数的确定,综合考虑电磁兼容性要求和成本,成本允许时,尽量使用四层以上的线路板,设置一层地线面;

2)充分考虑器件的位置和方向;

3)避免时钟谐波重合,对每个时钟信号做一张谐波表;

4)对于多层线路板,要是高速信号、高敏感信号与地线层相邻布置;

5)按照电路的工作频率、电平大小、数字电路/模拟电路划分,将不同性质电路分别布置在线路板的不同区域,使干扰电路与敏感电路远离;

6)不同区域的电路(对应不同性质的电路)使用不同的地线和电源,不同的地线和电源在一点连接起来;7)对于多层线路板,不同区域的地线面在边缘处要满足20H法则(即,地线面的边沿要比电源层或信号线层的边沿外延出20H,H是地线面与信号线层之间的高度);

8)对于专门设置地线面的多层线路板,要避免地线面上有长缝隙(地线不连续)(不包括为了分割不同地线而有意设置的缝隙),如果地线面上有长缝隙,不能有信号线穿过地线面上的裂缝(在缝隙的上方或下方跨过缝隙);

9)时钟信号的回路面积必须尽量小;

10)在关键信号线(高频或特敏感的信号)的临近设置回流线(信号地线);

11)如果采用双层线路板,必须设置地线网络(A面打上横线,B面打上竖线,在两者相交处通过金属化过孔将两者连接起来,作为地线使用);

12)高速时钟线尽量短,并且不要换层布线,拐角不要90度,以免阻抗发生突变,造成信号反射;

13)所有的走线,如果它的长度(英寸)大于信号上升/下降时间(ns),应该使用端接电阻(典型值33Ω);14)对所有长度(英寸)大于信号上升/下降时间(ns)的走线进行仿真分析;

15)高速时钟电路尽量远离I/O端口,防止高频信号耦合到电缆上,借助电缆产生功模辐射;

16)在I/O区域将逻辑地与机壳以非常低的阻抗连接起来,这点非常关键;

17)I/O接口上使用独立的地线,这块独立的地线与线路板上的其它部分地线仅通过一点连接,这块地线专门为滤波和屏蔽层提供干净地;

18)安装在线路板上的I/O接口滤波器,要尽量靠近电缆进出口,使滤波器和电缆连接器之间(屏蔽机箱之间)的联线最短;

19)I/O接口电缆的驱动电路要靠近机箱上的连接器;

20)对所有I/O电缆进行共模滤波,将所有I/O电缆集中在线路板的设定I/O区域;

21)作为I/O接口滤波的旁路电容与机壳之间的连接必须阻抗很低;

22)芯片上安装的散热器片要多点接到信号地上;

23)线路板上的局部屏蔽必须选择走线最少的界面,并对所有穿过屏蔽盒的走线滤波;

24)电源解耦电容的容量尽量小;

25)电源解耦电容与芯片电源引脚和地线引脚之间的引线尽量短;

26)使用多只相同容量的电源解耦电容,对于双排引线器件,至少2只,对于方形封装的器件,至少4只;

27)板卡(上面有高频噪声器件或外拖电缆)必须与母板的地或机壳妥善(不能依靠连接器内的接地插针)连接起来。

4. 电缆设计

1)扁平电缆尽量在每根信号线旁边配一根地线,条件不允许时,每两根信号线配一根地线;

2)情况允许时,使用双绞线,但是用双绞线时,注意两端电路接地,不要形成较大的地线回路;3)使用同轴电缆时,注意外层的端接和两端电路的接地,不要形成除了外层以外的第二条回流路径;4)电缆远离屏蔽体上的缝隙,开口;

5)设备外部电缆的屏蔽层与屏蔽机箱要360度搭接;

6)对于设备外部电缆,确保屏蔽层与屏蔽机箱之间的低阻抗搭接;

7)电缆上安装铁氧体磁环,根据需要调整绕在铁氧体磁环上的导线的匝数;

8)尽量不将不同的信号线安排一个连接器或电缆中。

常见电磁兼容和电性能检测检测项目

常见电磁兼容和电性能检测检测项目 广电计量杜亚俊 电磁兼容和电性能检测综述 (1) 汽车整车及零部件 (1) 汽车整车 (2) 汽车电子部件 (2) 航空机载 (3) 轨道交通 (4) 国防军工 (5) 电磁 (7) 无线通信与通信基站干扰排查 (8) 无线通信产品 (9) 其他电子设备 (12) 多国认证 (14) 产品电磁兼容设计整改服务 (16) 研发设计服务 (16) 失效分析与整改调试服务 (16) 技术培训服务 (17)

电磁兼容和电性能检测综述 广电计量在广州、武汉、北京、无锡检测基地建有电磁兼容实验室,并与各 地电磁兼容检测机构和实验室达成战略合作,为各大企业解决电磁兼容与电 磁辐射影响的各类安全问题。下设技术研究院所属的电磁兼容研究所为客户 提供电磁兼容设计、标准建立以及科研项目验收等服务。 服务类型: ●汽车整车及零部件 ●航空机载 ●轨道交通 ●电力设备 ●医疗用电子设备 ●国防军工 ●电磁 ●无线通信及其他电子设备 ●船载电子设备 汽车整车及零部件 广电计量汽车电磁兼容检测能力获日产、神龙、江淮、吉利、宇通等整车厂认可,完全满足民品汽车整车及零部件电磁兼容检测领域有关国际、国家和行业标准,以及各车厂标准,汽车电子电磁兼容检测技术能力处于行业领先水平。 审核认可: 日产认可实验室 神龙认可实验室 江铃认可实验室 广汽认可实验室 一汽轿车认可实验室

E8/E9/E11认可实验室 北汽认可实验室 众泰认可实验室 …… 汽车整车 所有乘用车、商用车、货车及挂车 ■检测项目■检测标准 整车对外电磁辐射GB14023/CISPR 12 整车对内辐射GB18655/CISPR 25 整车辐射抗干扰ISO 11451-2 整车大电流(BCI)ISO 11451-4 整车静电放电(ESD)GB/T 19951/ISO 10605 汽车电子部件 汽车电子控制装置:包括动力总成控制、底盘和车身电子控制、舒适和防盗系统等。 车载汽车电子装置:包括汽车信息系统(车载电脑)、车灯、汽车胎压监测系统、导航系统、汽车视听娱乐系统、车载通信系统、车载网络、倒车影像后视系统、车载领航员后视摄像头等。 新能源高压部件:包括高压电池包、DC/DC转换器、充电机、高压空调等。 ■检测项目■检测标准 CE传导骚扰中国标准GB系列、QC/T系列 RE辐射骚扰国际标准ISO系列 低频磁场骚扰测试欧盟标准ECER10 BCI 大电流注入美国SAE J系列 RI电波暗室法辐射抗扰度NISSAN尼桑28401NDS02 瞬态抗扰度低频磁场抗扰度BMW宝马Gs95002

硬件工程师面试题集(含答案-很全)

硬件工程师面试题集 (DSP,嵌入式系统,电子线路,通讯,微电子,半导体) 1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是Setup和Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用D 触发器实现2 倍分频的逻辑电路 答:把D 触发器的输出端加非门接到D 端即可,如下图所示: (4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC 门,应在OC 门输出端接一上拉电阻(线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。 (7) 你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗? 答:常用的电平标准,低速的有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL 等。 一般说来,CMOS 电平比TTL 电平有着更高的噪声容限。如果不考虑速度和性能,一般TTL 与CMOS 器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL 电路需要下一级的输入阻抗作为负载才能正常工作。 (6) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)

硬件工程师笔试题硬件工程师笔试题

硬件工程师面试试题 模拟电路 1、基尔霍夫定理的内容是什么?(仕兰微电子) 2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知) 10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知) 11、画差放的两个输入管。(凹凸) 12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子) 13、用运算放大器组成一个10倍的放大器。(未知) 14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall时间。(Infineon笔试试题) 15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C 上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC<

车辆研发工作要求

开闭件附件工程师 职能类别:车辆研发 招聘人数: 1 工作地点:北京 岗位职责 1. 负责制定并实施车身附件(如密封、锁、升降器等相关附件)的技术方案、开发计划,控 制具体零部件设计及开发并按节点提交合格的交付物; 2. 在满足产品技术要求前提下,指导或联合供应商进行设计,并控制设计质量; 3. 发布和修订所负责零件的开发验证规范; 4. 分析和解决开发过程中、生产和售后的车身附件系统相关技术问题; 5. 支持整车试制、试验、生产及售后质量优化; 6. 参与所属系统零件的设计开发指导手册的编写,丰富所属系统的知识库。 任职资格 1. 全日制本科或以上学历,车辆工程、机械等相关专业; 2. 大学英语CET-4级或以上,有良好的英语口语及书写能力; 3. 熟悉车身附件系统(如密封、锁、升降器等相关附件)相关零部件的最新技术和相关法规 的要求,并熟练掌握相关产品标准; 4. 从事车身附件设计或开发工作5年以上,熟悉整车开发流程,具有2个以上车型项目开发 经验; 5. 熟悉车身附件的材料、加工工艺及相关试验要求; 6. 熟练使用本专业相关软件;能独立完成2D、3D建模相关工作; 7. 良好的团队合作精神,严密的逻辑思维能力,较强的责任心以及高效沟通能力。 电气测试工程师 职能类别:车辆研发 招聘人数: 1 工作地点:北京 岗位职责 1. 根据整车项目规划以及各电器部件技术规范,设计测试方案、测试用例,搭建HIL、台架 环境,按照项目试制计划完成整车电器功能的测试任务; 2. 根据整车网络设计规范,设计相应测试规范,编写测试软件包并完成各部件单元、系统的 网络测试; 3. 根据整车原理图、接口电路以及线束图,设计整车电性能测试方案,完成测试并分析数据 整理问题; 4. 根据整车试制计划,完成网络、功能、电性能测试验证,样件管控、缺陷管理以及供应商 管理; 5. 建立并完善整车电气测试流程体系; 6. 支持样车试制,主导定位并解决整车电气问题。

电磁兼容标准与测试

电磁兼容作业 电磁兼容标准与测试 班级:电气工程及其自动化0703班 姓名:贾震 学号:070301091

电磁兼容标准及测试 一.概述 随着科学技术的发展,特别是微电子、信息、通讯等高科技的迅速进步与发展,对电磁骚扰的控制与防护提出了繁多而又复杂的问题。在世界各国,特别是欧洲的一些先进国家,经过几十年对电磁干扰和抗干扰等问题的研究和控制,已将这些技术研究形成了一门新兴的学科——电磁兼容(Electromagnetic Compatibility)。 电磁兼容就是研究在有限的空间、有限的时间、有限的频谱资源条件下,各种用电设备(分系统,系统、广义的还包括生物体),可以共存并不致引起降级的一门科学,国家标准GB/T 4365-1995《电磁兼容术语》对电磁兼容所下的定义为:“设备或系统在其电磁环境中能正常工作,且不对该环境中任何事物构成不能承受的电磁骚扰的能力”。就是说在规定的电磁环境中,任何设备、系统都不因受电磁干扰而降低工作性能,并且其本身所发射的电磁能量也不大于规定的极限值,以免影响其它设备或系统的正常工作,从而达到互不干扰而共存的目地。 国际无线电干扰特别委员会(法文缩写是CISPR)是国际电工委员会(IEC)的一个特别委员会,它成立于1934年,是最早开始系统地对电磁兼容进行研究的国际性的标准化组织。该委员会成立的初衷主要是保护广播、通讯不受电磁干扰的影响。围绕这方面的问题,对车辆、

家电、电动工具、工科医射频设备、高压架空线路等提出了一系列骚扰限值(包括射频辐射和传导两方面,工作频率多在9kHz~18GHz)和测试方法的标准。近几年来随着它的业务范围不断扩大,也开展了一些抗扰度标准的研究。它更主要的重点还是研究电磁骚扰限值及其测量方法。 二、电磁兼容标准 早在一九三四年国际电工委员会就成立了无线电干扰特别委员会简称CISPR,专门研究无线电干扰问题,制定有关标准,旨在保护广播接收效果。当初只有少数国家参加该委员会,如比利时、法国、荷兰和英国等。经过多年的发展人们对电磁兼容的认识发生了深刻的变化,1989年欧洲共同体委员会颁发了89/336/EEC指令,明确规定,自1996年1月1日起,所有电子、电器产品须经过EMC性能的认证,否则将禁止其在欧共体市场销售。此举在世界范围内引起较大反响,EMC已成影响国际贸易的一项重要指标。随着技术的发展CISPR工作范围也由当初保护广播接收业务扩展到涉及保护无线电接收的所有业务。国际电工委员会IEC有两个专们从事电磁兼容标准化工作的技术委员会:一个就是CISPR成立于1934年;另一个是电磁兼容委员会TC77,成立于1981年。CISPR最初关心的主要是广播接收频段的无线电骚扰问题,之后在EMC标准化工作方面进行了不懈的努力。 CISPR已基本上将工业和民用产品的EMC考虑在其标准中。CISPR 还起草了通用射频骚扰限额值国际标准草案,这样,对那些新开发的以及暂时还不能与现有CISPR产品标准相对应的产品,可以用射频骚扰

现场调试工程师手册

中国亿万电器网>>亿万论坛>>其他技术交流区>>【工控技术视点】>>现场调试工程师手册(给需要的人) 现场调试工程师手册(给需要的人)seesun,2008-10-2814:18:31 在我从事自动化的职业生涯近二十年的时间里,我发现现场调试的工程师的能力和工作水平的高低,对于一个项目的成败是最关键的因素。但许多工程师在赶赴现场执行任务前,缺乏必要的心理准备和技术准备,因此,到现场后根本无法发挥自己的能力。因此,在这里把自己的一些体会写出来,希望能够对所有的技术工程师有一些启发。 一、出发前的准备 从事PLC的技术支持的人,如果是要到现场开始进行系统调试,无论是对OEM客户,还是对一个过程控制的系统集成,都要在事先做好一些准备工作。就像一个“驴友”出行前,要更换自己的尤其是鞋子,带好水、食品,还要准备在野外的一些防身用品,如果是过夜的话,还要有帐篷、手电筒等一样,作为一个职业的PLC技术支持工程师,也有不少的东西是要准备的。 首先要安排自己的行程计划和衣食住行。如果是需要住宿的话,那么如何定机票、酒店(旅馆、招待所),这里就不多说了。如果时间很长(如超过一个月),为了省钱,就要考虑在当地租房子了,尤其是出发的是一个小组,而不是一个人的时候。衣食住行,这些问题与普通的旅行是一样的,虽然这些问题对你完成任务的影响力并不亚于你的专业水平。想象一下,你到了现场,因为食物中毒导致一个星期拉痢疾的情况会对工作造成什么样的影响,就知道该准备那些东西了。通常,有经验的自动化公司的行政部门会为工程师考虑好这些情况,但是,作为工程师自己一定要进行确认,看看是否所有的事情都已经安排好了。 安顿好了衣食住行的后,要准备自己的工具。作为PLC的现场调试工程师,并不需要很多的调试工具。但是,一个螺丝刀、一台万用表,还是必备的。另外,如果要与现场的仪表传感器进行系统联调的时候,还要有一台信号发生器来模拟现场仪表的信号,以确定当发生问题时,现场的信号是完好的。还有,一台结实的手提电脑,是你编程和调试的必需的工具。虽然这些工具你可以要求用户准备好,但是,作为一个职业的PLC工程师,如果连这几样工具都没有,会被用户怀疑你的职业水平的。其它的一些仪器仪表,如果需要的话,你可以向公司或者客户提出来,让他们提前准备,比如,示波器、稳压电源等等。毕竟这些不那么通用的仪器,通常是不可能随身携带或备用的。 有一些常被忽视的小东西,你准备了之后一定有用的。如,电气胶带、热缩套管、打火机(你吸烟的话自然会有,没有别人也会有),束线带、还有,如果现场接线已经完成了,要准备好一些与信号线相同的电缆,和一些固定基座的螺丝。你可能怀疑要这些做什么用,相信我,带上这些,虽然有些只值几分钱,但到了现场后,可能会节约你一天甚至几天的时间,尤其是你去的地方是在一个偏远的山区的时候。虽然在发货的时候厂家都有螺丝钉,但是到了现场什么都有可能发生,如果螺丝钉不够(而这是每次都必然发生的),会引起许多问题。 除了以上的东西,就是这次调试所要带的备品备件了。虽然现场的货物清单可能会已经考虑了备品备件的问题,但为了应付万一的情况,有些备件你最好还是自己要随身携带。首先是PLC的基板(有的成为机架)、电源、CPU模块,因为这些是一台PLC能够工作的基础,如果现场只有一套系统,那么这些模块就只有一个,假如没有备分的话,一旦出现故障,你的所有的工作都必须停下来。因此最好带上一套。 其它的I/O模块和通讯模块,如果现场只有一个的,你都要考虑在多带一个。对于那些现场已经有两块以上的模块,你就不用考虑自己带了。 二、设计交底工作 如果系统设计不是你自己做的,那么在出发前,就要与系统的设计人员进行充分的沟通,对于不清楚和不明白的地方,一定要弄清楚,确保自己清晰地理解了要完成的工作目标,和设计者的意图。不要轻易否定设计者的方案,也不要轻易地说别人那里设计得不行。 但是,因为你是从事现场的工程师,因此,也不必过于迷信设计者。你可以提出自己的建议。比如,PLC的机架和CPU模块和I/O模块的搭配原则,可能有时候,设计师不知道你所用的PLC的机架有4槽、6槽和8槽,甚至12槽的,因此,也许全部都选了8槽的,而导致了几个槽的空缺,你可以建议它修改为4槽或6槽的。 方案设计中,最容易出问题的地方是通讯,现场调试最麻烦的地方也是通讯,所以对于通讯的部分,你必须清晰了解系统的框架结构,并且对需要进行通讯的东西在出发前就要全部进行一遍调试,而且要确认其中的所有需要通讯的模块是可以通讯的。比如,操作台电脑、触摸屏、PLC、变频器、其它的PLC、一些智能仪表和仪器,如果这些东西需要通讯的话,你必须要确认它们相互之间是可以通讯的,如果你不确认的话,就要与厂家联络,并亲自再试一次。如果PLC的节点数较多,要考虑距离和厂家CPU的限制。 如果系统较大,远程单元、本地机架数量、每个机架的模块数量的限制,并非出于系统功能和技术上的限制,而是由于使用规范性的限制。在系统硬件组态时,要考虑这些模块的搭配作用。 对于电源模块的配置,一个资深的工程师应该能够做出比较合理的搭配。例如,电源模块通常有5A和10A的分别,如果模块较少,可以选用功率小的电源模块,如果模块较多,则应该选用大功率的电源模块。而一般,如果现场仪表需要PLC也供应24V直流电源而不是采用外部电源供电(如RTU)的情景,通常CPU所在的机架上选用大功率的电源比较合理。 此外,在I/O模块的安装时,根据不同的系统,通常同型号的模块放置在一起。但是,如果对于输出模块与输入模块形成回路的,则可以将一个回路的参量所涉及的模块放置在一个机架上(或一个CPU所控制的机架上)比较合理。有的设计师在设计的时候不会考虑这一点,你可以调整过来。 在选型的时候,因为各种PLC都有大型、中型、小型的分别,这些分别主要是由CPU模块的性能不同造成的。在实际上,并非一定大型的功能就是合适的。除了价格方面的考量之外,主要是,如果控制点数不多,小型的CPU模块完全可以胜任,则小型的CPU反而比大型的CPU模块工作还要可*一些。因为,小型的CPU所涉及的资源少,而大型CPU的资源多,在程序执行中,为处理那些程序不需用到的资源时,也要分配时间去处理,这样不仅造成资源的浪费,可能在程序处理上不及小型CPU可以更单纯和稳定地工作。 在设计交底的过程中要指出的是,对于设计中的任何变更,你只能提建议,而不是擅自做修改。因为,你的职责是按照设计施工,而不是设计,因此,对于任何你发现的不合理的东西,你可以提出意见,但必须要等到设计变更确认书下到你手里后,你才能按照变更后的设计工作,尽管这个变更可能是你的意见。还有,即使最初的设计也是你做的,你在变更后,也要通知客户,并取得客户的书面同意。 三、装机步骤 到了现场后,进行系统安装前,需要考虑安装环境是否满足PLC的使用环境要求,这一点可以参考各类产品的使用手册。但无论什么PLC,要不能装设在下列场所:含有腐蚀性气体之场所,阳光直接照射到的地方,温度上下值在短时间内变化急遽的地方,油、水、化学物质容易侵入的地方,有大量灰尘的地方,振动大且会造成安装件移位的地方。

电磁兼容EMC设计及测试技巧

电磁兼容EMC设计及测试技巧 摘要:针对当前严峻的电磁环境,分析了电磁干扰的来源,通过产品开发流程的分解,融入电磁兼容设计,从原理图设计、PCB设计、元器件选型、系统布线、系统接地等方面逐步分析,总结概括电磁兼容设计要点,最后,介绍了电磁兼容测试的相关内容。 当前,日益恶化的电磁环境,使我们逐渐关注设备的工作环境,日益关注电磁环境对电子设备的影响,从设计开始,融入电磁兼容设计,使电子设备更可靠的工作。 电磁兼容设计主要包含浪涌(冲击)抗扰度、振铃波浪涌抗扰度、电快速瞬变脉冲群抗扰度、电压暂降、短时中断和电压变化抗扰度、工频电源谐波抗扰度、静电抗扰度、射频电磁场辐射抗扰度、工频磁场抗扰度、脉冲磁场抗扰度、传导骚扰、辐射骚扰、射频场感应的传导抗扰度等相关设计。 电磁干扰的主要形式 电磁干扰主要是通过传导和辐射方式进入系统,影响系统工作,其他的方式还有共阻抗耦合和感应耦合。 传导:传导耦合即通过导电媒质将一个电网络上的骚扰耦合到另一个电网络上,属频率较低的部分(低于 30MHz)。在我们的产品中传导耦合的途径通常包括电源线、信号线、互连线、接地导体等。 辐射:通过空间将一个电网络上的骚扰耦合到另一个电网络上,属频率较高的部分(高于30MHz)。辐射的途径通过空间传递,在我们电路中引入和产生的辐射干扰主要是各种导线形成的天线效应。 共阻抗耦合:当两个以上不同电路的电流流过公共阻抗时出现的相互干扰。在电源线和接地导体上传导的骚扰电流,多以这种方式引入到敏感电路。 感应耦合:通过互感原理,将在一条回路里传输的电信号,感应到另一条回路对其造成干扰。分为电感应和磁感应两种。 对这几种途径产生的干扰我们应采用的相应对策:传导采取滤波(如我们设计中每个IC的片头电容就是起滤波作用),辐射干扰采用减少天线效应(如信号贴近地线走)、屏蔽和接地等措施,就能够大大提高产品的抵抗电磁干扰的能力,也可以有效的降低对外界的电磁干扰。 电磁兼容设计 对于一个新项目的研发设计过程,电磁兼容设计需要贯穿整个过程,在设计中考虑到电磁兼容方面的设计,才不致于返工,避免重复研发,可以缩短整个产品的上市时间,提高企业的效益。 一个项目从研发到投向市场需要经过需求分析、项目立项、项目概要设计、项目详细设计、样品试制、功能测试、电磁兼容测试、项目投产、投向市场等几个阶段。 在需求分析阶段,要进行产品市场分析、现场调研,挖掘对项目有用信息,整合项目发展前景,详细整理项目产品工作环境,实地考察安装位置,是否对安装有所限制空间,工作环境是否特殊,是否有腐蚀、潮湿、高温等,周围设备的工作情况,是否有恶劣的电磁环境,是否受限与其他设备,产品的研制成功能否大大提高生产效率,或者能否给人们的生活或工作环境带来很大的方便,操作使用方式能否容易被人们所

汽车电子电磁兼容测试标准解读

汽车电子EMC测试,正在受到越来越多的关注。其中最重要的三个标准为,CISPR 25、ISO11452-2、ISO11452-4。本文给出了测试设备、所起到的作用和推荐方案,是汽车电子工程师的必备速查手册。 一、CISPR25标准 CISPR25目前用的是2007年第三版标准,与2002年的旧版,还是有很大差别。 1、CISPR25传导骚扰测试设备 CISPR25传导骚扰测试方法分为两种。一种是电压方法:电压测量只能用于单一导线的传导发射特性,故常用于测量电源线的发射,采用人工电源网络做隔离物;另外一种是电流探头方法:测量控制/信号线的发射。 CISPR25传导骚扰测试设备 2、CISPR25辐射骚扰测试方法 1)电波暗室(ALSE)方法:辐射场强测量应在ALSE 内进行,以消除来自电气设备以及广播台站产生的额外电磁骚扰的影响。 2)TEM小室方法:辐射场强度的测量应该在屏蔽室中进行,以消除来自电气设备和广播站的附加干扰。TEM 小室的工作如同屏蔽室一样。 3)带状线法方法:带状线是开方式的波导,由一个接地平板和一个主导电体(隔板)构成,有特征阻抗。一般采用的特征阻抗值是50Ω和90Ω。 目前关于零部件/模块的辐射骚扰测量的常见方法主要是:ALSE方法、TEM小室方法、带状线法。但目前由于TEM小室受电磁环境及场地限制较多,带状线法则还处于研究和实践中。所以基本上都是用ALSE方法来进行汽车电子的辐射骚扰测量。

CISPR25辐射骚扰测试设备 二、ISO11452-2标准 ISO11452介绍的是用各种不同的测试方法来对车载电子进行抗骚扰类的测试。所以我们将对最常用的两种测试方法进行介绍。分别是电波暗室法(ISO11452-2)和大电流注入法(ISO11452-4)。 辐射抗干扰测试方法: 校准法:使用校准夹具标定的标准电流值,系统记录下发射功率后,再将样品摆放上去开始试验,测试过程中的注入功率不变,但产生的电流可能出现变化。 闭环法:无需校准,直接测试,系统根据监测钳的数据实时改变输出功率,尽量使电流稳定在测试要求的数值。 注:这两种方法产生的结果很可能有较大差别。其效果和产品自身的阻抗特性有关。其中闭环法不常见,而基本都是用校准法进行测试。

电磁兼容(EMC)考试试卷

24】减小电力系统中的谐波,基本方法有两类:1.对系统设备和用电装置本身进行改造,使其不产生或者少量产生谐波2.装设谐波补偿装置来补偿谐波,包括 无源电力滤波器与有源电力滤波器的特点适用范围 1、无源电力滤波器——是一种传统的滤波方式,它利用电感、电容的串并谐振对某一频率或一定频率范围呈现较低的阻抗,将其与电网并联,可吸收电网中的谐振频率的谐波电流。具有结构简单、有功消耗低的优点,但体积庞大、滤波效果差。 2、有源电力滤波器——它由电力电子器件构成,是一种动态抑制谐波、补偿无功的电力电子装置,能对大小和频率变化的谐波以及变化的无功进行动态补偿。有源电力滤波器的谐波补偿效果显著,但成本较高、容量有限。 1、电磁干扰的危害主要体现在两个方面:a.电气、电子设备的相互影响;b.电磁污染对人体的影响 2、电磁兼容设计方法: a.问题解决法。问题解决法是先研制设备,然后针对调试中出现的电磁干扰的问题,采用各种电磁干扰抑制技术加以解决。 b.规范法。规范法是按颁布的电磁兼容性标准和规范进行设备或系统的设计制造。 c.系统法。系统法是利用计算机软件对某一特定系统的设计方案进行电磁兼容性分析和预测。 3、电磁干扰的三要素 1、形成电磁干扰的三个基本条件:骚扰源,对骚扰敏感的接收单元,把能量从骚扰源耦合到接收单元的传输通道,称为电磁干扰三要素。 骚扰源——耦合通道——敏感单元 2、电路受干扰的程度可用公式描述I WC S S 为电路受干扰的程度;W 为骚扰源的强度;C 为骚扰源通过某种路径到达被干扰处的耦合因素;I 为被干扰电路的抗干扰性能。 4、 屏蔽技术是利用屏蔽体阻断或减少电磁能量在空间传播的一种技术,是减少电磁发射和实现电磁骚扰防护的最基本,最重要的手段之一,采用屏蔽有两个目的,一是限制内部产生的辐射超出某一个区域,二是防止外来的辐射进入某一区域。 5、常用的电磁密封衬垫有1.金属丝网衬垫2.导电布衬垫3.导电橡胶4.指形簧片 6、电源线滤波器:作用主要是抑制设备的传导发射或提高对电网中骚扰的抗扰度,虽然同为抑制骚扰,但两者的方向不同,前者是防止骚扰从设备流入电网(称为电源EMI 滤波器),后者是防止电网中的骚扰进入设备(称为电源滤波器) 6、干扰控制接地:1.浮地2.单点接地3.多点接地4.混合接地 8、电磁兼容性GB 的定义:设备或系统在其电磁环境中能正常工作且不对该环境中任何事物构成不能承受的电磁骚扰的能力。 9、电磁骚扰:可能引起装置、设备或系统性能降低或对有生命、无生命物质产生损害作用的电磁现象。电磁骚扰可以是电磁噪声、无用信号或有用信号,也可

常见硬件工程师笔试题标准答案

硬件工程师笔试题 一、电路分析: 1、竞争与冒险 在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。 常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。 2、同步与异步 同步逻辑就是时钟之间有固定的因果关系。异步逻辑就是各时钟之间没有固定的因果关系。同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。 异步电路不使用时钟脉冲做同步,其子系统就是使用特殊的“开始”与“完成”信号使之同步 同步就就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位 3、仿真软件:Proteus 4、Setup 与Hold time Setup/hold time 就是测试芯片对输入信号与时钟信号之间的时间要求。建立时间就是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就就是建立时间-Setup time、如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间就是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。 6、常用的电平标准 TTL: transistor-transistor logic gate晶体管-晶体管逻辑门 CMOS:Complementary Metal Oxide Semiconductor互补金属氧化物半导体 LVTTL(Low Voltage TTL)、LVCMOS(Low Voltage CMOS):3、3V、2、5V RS232、RS485 7、TTL电平与CMOS电平

电子常识-GB-T17626-电磁兼容试验简介

标准-GB/T 17626 电磁兼容试验全标准 电磁兼容性测试(简称EMC,是指设备或系统在其电磁环境中符合要求运行并不对其环境中的任何设备产生无法忍受的电 磁干扰的能力。EMC设计与EMC测试是相辅相成的。EMC设计的好坏是要通过EMC测试来衡量的。只有在产品的EMC设计和研制的全过程中,进行EMC的相容性预测和评估,才能及早发 现可能存在的电磁干扰,并采取必要的抑制和防护措施,从而确保系统的电磁兼容性。 GB/T 17626 电磁兼容试验和测量技术系列标准包括以下部分:GB/T 17626.1-2006 电磁兼容试验和测量技术抗扰度试 验总论 GB/T 17626.2-2006 电磁兼容试验和测量技术静电放电 抗干扰度试验 GB/T 17626.3-2006 电磁兼容试验和测量技术射频电磁 场辐射抗干扰度试验 GB/T 17626.4-2008 电磁兼容试验和测量技术电快速瞬 变脉冲群抗扰度试验 GB/T 17626.5-2008 电磁兼容试验和测量技术浪涌(冲击)抗扰度试验

应的传导骚扰抗扰度 GB/T 17626.7-2008 电磁兼容试验和测量技术供电系统 及所连设备谐波、谐间波的测量和测量仪器导则 GB/T 17626.8-2006 电磁兼容试验和测量技术工频磁场 抗扰度试验 GB/T 17626.9-1998 电磁兼容试验和测量技术脉冲磁场 抗扰度试验 GB/T 17626.10-1998 电磁兼容试验和测量技术阻尼振荡 磁场抗扰度试验 GB/T 17626.11-2008 电磁兼容试验和测量技术电压暂降、短时中断和电压变化的抗扰度试验 GB/T 17626.12-1998 电磁兼容试验和测量技术振荡波抗 扰度试验 GB/T 17626.13-2006 电磁兼容试验和测量技术交流电源 端口谐波、谐间波及电网信号的的低频抗扰度试验 GB/T 17626.14-2005 电磁兼容试验和测量技术电压波动 抗扰度试验 GB/T 17626.17-2005 电磁兼容试验和测量技术直流电源 输入端口纹波抗扰度试验 GB/T 17626.27-2006 电磁兼容试验和测量技术三相电压 不平衡抗扰度试验

电磁兼容设计与整改对策及经典案例分析

《电磁兼容设计与整改对策及经典案例分析》 ●背--景 ---为什么产品要通过EMC,EMC到底包含哪些测试项目和性能指标? ---为什么产品辐射、传导、静电、EFT问题总是解决不了,而自己又没有好的解决思路? ---为什么我的产品也增加了磁珠、电容、电感,但还是没有改善,这些器件到底该怎么应用?为什么产品问题总是后期出现,在现有基础上到底有哪些方法和措施整改我的产品? ---为什么我的产品在设计时EMC也考虑了,但是还不能解决所有问题? ---为什么一些理论在实际应用中总是不能真正解决问题? 对于企业领导和研发工程师而言,诸如此类的问题可谓太多,明白EMC测试项目和测试原理,掌握一些EMC测试整改和设计技能,这些都成了我们迫切需要研究和解决的重大课题。目前很多企业工程师在这块缺乏实践经验,很多相关知识都是网络和书籍上面了解,但是,一方面在解决实际问题时光靠这些零散的理论是不足的,另一方面,这些“知识”也有可能对EMC的实质理解造成一些误解,为帮助企业以及研发人员解决在实际产品设计过程中遇到的问题与困惑,我们举办此次《电磁兼容设计与整改对策及经典案例分析》高级训练班,培训通过大量的实际产品EMC案例讲解,使得学员可以在较短时间内掌握解决EMC技术问题的技能并掌握EMC设计的基本思路!同时对企业缩短产品研发周期、降低产品研发与物料成本具有重要意义! ●特--色 ---系统性:课程着重系统地讲述产品EMC测试原理,产品出现各种EMC问题详细的整改思路与方法,课程以大量的案例来阐述产品EMC设计的思路与方法,以及不同

产品出现的各种问题EMC工作重点、工作方法、解决问题的技巧. ---针对性:主要针对产品各种EMC测试项目,及各种典型产品,在测试过程中出现的不同问题的时候解决的思路与方法,如何使产品经过合理的构架设计、电缆设计、滤波设计、PCB设计顺利通过EMC测试。 ---实战性:在整个培训课程中涉到多个案例,全面讲授产品问题整改和定位,设计的技巧。 ●收--益 本课程主要从EMC测试与案例分析出发,通过每个EMC案例的分析,向学员介绍有关EMC的实用设计与诊断技术,减少设计人员在产品的设计与EMC问题诊断中误区。同时通过案例说明EMC设计原理,让学员更好的理解EMC设计精髓.本课程的特点是案例多. 生动.直观.想象与原理精密结合。培训完成后一年内,可以通过邮件和电话免费解答企业EMC方面工程问题,作为培训内容完美补充。 【大—纲】(结合多个经典案例进行实战讲解) 1.电磁兼容基础 1.1 电磁兼容概述(30min)(9:00-9:30) 1.1.1 电磁兼容的定义 1.1.2 电磁兼容的研究领域 1.1.3 实施电磁兼容的目的 1.2 电磁兼容理论基础(45min)(9:30-10:15) 1.2.1 基本名词术语

硬件Layout元器件布线规范篇

硬件Layout元器件布线规范篇

目录 概述 (3) 1.1.C OMMON R OUTING R ULE (3) 1.2.PWM的布线 (15) 1.3.CLK的布线 (21) 1.4.RJ45 TO T RANSFORMER的布线 (25) 1.5.SFP的布线XFP的布线 (28) 1.6.SGMII,GMII(RGMII),MII的走线(MAC TO PHY端) (33) 1.7.POE部分的布线 (38) 1.8.RS485布线 (46) 1.9.CPU子系统的布线 (47)

概述 本文是用来描述硬件研发部元器件布线设计规范手册,从EMI,散热,噪声,信号完整性,电源完整性,等角度,来规范元器件布线设计。此部分的Check应该Layout 布线阶段执行,并在Layout Review阶段做Double Check,若升级时Key Component 有更改,需要对以下内容再次Check。 Common Routing Rule 1.1.1传输线 传输线分为2种:微带线(Microstrip)和带状线(stripline) 微带线(Microstrip):一般走在外层的Trace. 带状线(stripline):一般走内层的 Trace. 微带线与带状线的特征阻抗不一样,必须避免不同形态的传输线存在于不同的层面上。 1.1.2跨Plane 高频信号走线必须注意不跨不同的Power Plane的问题,否则会因为回流路径不好造成信号完整性的问题。 铜箔在VCC GND Plane 层面尽量避免有连续的破孔出现,如有,请确认不会造成对电源完整性,和参考平面有影响。 如下图所示:图1第一层有2个不同的Plane AGND&DGND,图2 CLK Trace 同时跨在AGND与DGND, 此信号严重会受到干扰。所以此类问题一定要检查一下!

硬件工程师笔试题附答案

一、填空题(每题5分,8题,共40分) 1.二极管的导通电压一般是0.7V 。 2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。 3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。 4.二进制数(11010010)2转换成十六进制数是D2 。 5.贴片电阻上的103代表10k。 6.输出使用OC门或OD门实现线与功能。 7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相 连,那么它们之间的反射系数是0.4。(-0.4也可以是正确答案) 8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。 二、问答题(每题10分,6题,共60分) 1.单片机上电后没有运转,首先要检查什么?(10分) 答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。2.请分别画出BUCK和BOOST电路的原理框图。(10分) BUCK电路: BOOST电路: 3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。(10 分)

SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER) 和逻辑控制单元(SAR L OGIC)。模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。由比较器对VIN和VDAC进行比较,若VIN>VDAC ,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN

EMU盘工程师手册文档

FONST系列 SDH传输系统 工程师手册 EMU盘工程师手册 烽火通信科技股份有限公司 客户服务中心技术支援部 2004年4月

目录 阅读说明 (9) 序 (9) 读者对象 (9) 如何阅读本手册 (9) 手册内容 (10) 目标 (10) 安全使用说明 (11) 第一部分EMU盘TP4协议基础 (12) 1.本文目的及适用对象 (12) 1.1.本文的目的 (12) 1.2.本文的适用对象 (12) 2.烽火公司光传输网设备网元级管理系统简述 (12) 2.1.网元级管理系统的构成 (12) 2.2.网元级管理系统的基本功能 (13) 2.2.1网元级管理系统实现了以下基本功能 (13) 2.3.网元级管理系统的组织方式 (14) 3.EMU盘概述 (16) 3.1.EMU硬件简述 (16) 3.2.EMU软件简述 (16) 4.若干基本概念 (17) 4.1.逻辑地址与物理地址 (17) 4.2.M与A (17) 4.3.程序与数据 (17) 4.4.管理配置 (17) 4.5.结构配置 (18) 4.6.设备配置 (18) 4.7.时间 (18) 4.8.实网元、引用网元和虚拟网元 (19) 4.9.网元可达性的判断方法 (20) 4.10.路由协议 (20) 4.11.用户侧与网络侧 (21) 4.11.1.DCC信道U/N侧的设置原则: (21) 4.12.EMU与BCT的关系 (22) 4.12.1.BCT嵌入在各个单盘上,主要完成以下功能 (22) 5.若干重要的使用注意事项 (22) 5.1.关于EMU盘的拨号开关 (22) 5.2.关于工程上更换EMU盘的操作规范 (22) 5.3.关于小f口软件的使用 (23) 第二部分EMU盘IP协议基础 (23)

常见硬件工程师笔试题(标准答案)

硬件工程师笔试题 一、电路分析: 1、竞争与冒险 在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。 常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。 2、同步与异步 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。 异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步 同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开 始接收的信息,如开始位,结束时有停止位 3、仿真软件:Proteus 4、Setup 和Hold time Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器 的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升 沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系 不确定,也可能出现亚稳态。 6、常用的电平标准 TTL:transistor-transistor logic gate晶体管-晶体管逻辑门 CMOS:Complementary Metal Oxide Semiconductor互补金属氧化物半导体 LVTTL(L ow Voltage TTL)、LVCMOS(L ow Voltage CMOS):3.3V、2.5V RS232、RS485 7、TTL电平与CMOS电平 TTL电平和CMOS电平标准

相关主题