搜档网
当前位置:搜档网 › 半导体制程简介

半导体制程简介

半导体制程简介
半导体制程简介

半导体全制程介绍

《晶圆处理制程介绍》 基本晶圆处理步骤通常是晶圆先经过适当的清洗(Cleaning)之后,送到热炉管 (Furnace)内,在含氧的环境中,以加热氧化(Oxidation)的方式在晶圆的表面 形成一层厚约数百个的二氧化硅层,紧接着厚约1000到2000的氮化硅层 将以化学气相沈积Chemical Vapor Deposition;CVP)的方式沈积(Deposition)在刚刚长成的二氧化硅上,然后整个晶圆将进行微影(Lithography)的制程,先在 晶圆上上一层光阻(Photoresist),再将光罩上的图案移转到光阻上面。接着利用蚀刻(Etching)技术,将部份未被光阻保护的氮化硅层加以除去,留下的就是所需要的线路图部份。接着以磷为离子源(Ion Source),对整片晶圆进行磷原子的植入(Ion Implantation),然后再把光阻剂去除(Photoresist Scrip)。制程进行至此,我们已将构成集成电路所需的晶体管及部份的字符线(Word Lines),依光罩所提供的设计图案,依次的在晶圆上建立完成,接着进行金属化制程(Metallization),制作金属导线,以便将各个晶体管与组件加以连接,而在每一道步骤加工完后都必须进行一些电性、或是物理特性量测,以检验加工结果是否在规格内(Inspection and Measurement);如此重复步骤制作第一层、第二层...的电路部份,以在硅晶圆上制造晶体管等其它电子组件;最后所加工完成的产品会被送到电性测试区作电性量测。 根据上述制程之需要,FAB厂内通常可分为四大区: 1)黄光本区的作用在于利用照相显微缩小的技术,定义出每一层次所需要的电路图,因为采用感光剂易曝光,得在黄色灯光照明区域内工作,所以叫做「黄光区」。 2)蚀刻经过黄光定义出我们所需要的电路图,把不要的部份去除掉,此去除的步骤就> 称之为蚀刻,因为它好像雕刻,一刀一刀的削去不必要不必要的木屑,完成作品,期间又利用酸液来腐蚀的,所 以叫做「蚀刻区」。 3)扩散本区的制造过程都在高温中进行,又称为「高温区」,利用高温给予物质能量而产生运动,因为本区的机台大都为一根根的炉管,所以也有人称为「炉管区」,每一根炉管都有不同的作用。 4)真空

半导体封装制程简介

(Die Saw) 晶片切割之目的乃是要將前製程加工完成的晶圓上一顆顆之芯片(Die)切割分離。首先要在晶圓背面貼上蓝膜(blue tape)並置於鋼 製的圆环上,此一動作叫晶圓粘片(wafer mount),如圖一,而後再 送至晶片切割機上進行切割。切割完後,一顆顆之芯片井然有序的排 列在膠帶上,如圖二、三,同時由於框架之支撐可避免蓝膜皺摺而使 芯片互相碰撞,而圆环撐住膠帶以便於搬運。 圖一 圖二

(Die Bond) 粘晶(装片)的目的乃是將一顆顆分離的芯片放置在导线框架(lead frame)上並用銀浆(epoxy )粘着固定。引线框架是提供芯片一個粘着的位置+ (芯片座die pad),並預設有可延伸IC芯片電路的延伸腳(分為內 引腳及外引腳inner lead/outer lead)一個引线框架上依不同的設計可以有 數個芯片座,這數個芯片座通常排成一列,亦有成矩陣式的多列排法 。引线框架經傳輸至定位後,首先要在芯片座預定粘着芯片的位置上点

上銀浆(此一動作稱為点浆),然後移至下一位置將芯片置放其上。 而經過切割的晶圓上的芯片則由焊臂一顆一顆地置放在已点浆的晶 粒座上。装片完後的引线框架再由传输设备送至料盒(magazine) 。装片后的成品如圖所示。 引线框架装片成品 胶的烧结 烧结的目的是让芯片与引线框晶粒座很好的结合固定,胶可分为银浆(导电胶)和绝缘胶两种,根据不同芯片的性能要求使用不同的胶,通常导电胶在200度烤箱烘烤两小时;绝缘胶在150度烤箱烘烤两个半小时。 (Wire Bond) 焊线的目的是將芯片上的焊点以极细的金或铜线(18~50um)連接到引线框架上的內引腳,藉而將IC芯片的電路訊號傳輸到外界。當

半导体行业常用气体介绍

半导体常见气体的用途 1、硅烷(SiH4):有毒。硅烷在半导体工业中主要用于制作高纯多晶硅、通过气相淀积制作二氧化硅薄膜、氮化硅薄膜、多晶硅隔离层、多晶硅欧姆接触层和异质或同质硅外延生长原料、以及离子注入源和激光介质等,还可用于制作太阳能电池、光导纤维和光电传感器等。 2、锗烷(GeH4):剧毒。金属锗是一种良好的半导体材料,锗烷在电子工业中主要用于化学气相淀积,形成各种不同的硅锗合金用于电子元器件的制造。 3、磷烷(PH3):剧毒。主要用于硅烷外延的掺杂剂,磷扩散的杂质源。同时也用于多晶硅化学气相淀积、外延GaP材料、离子注入工艺、化合物半导体的MOCVD 工艺、磷硅玻璃(PSG)钝化膜制备等工艺中。 4、砷烷(AsH3):剧毒。主要用于外延和离子注入工艺中的n型掺杂剂。 5、氢化锑(SbH3):剧毒。用作制造n型硅半导体时的气相掺杂剂。 6、乙硼烷(B2H6):窒息臭味的剧毒气体。硼烷是气态杂质源、离子注入和硼掺杂氧化扩散的掺杂剂,它也曾作为高能燃料用于火箭和导弹的燃料。 7、三氟化硼(BF3):有毒,极强刺激性。主要用作P型掺杂剂、离子注入源和等离子刻蚀气体。 8、三氟化氮(NF3):毒性较强。主要用于化学气相淀积(CVD)装置的清洗。三氟化氮可以单独或与其它气体组合,用作等离子体工艺的蚀刻气体,例如,NF3、NF3/Ar、NF3/He用于硅化合物MoSi2的蚀刻;NF3/CCl4、NF3/HCl既用于MoSi2的蚀刻,也用于NbSi2的蚀刻。 9、三氟化磷(PF3):毒性极强。作为气态磷离子注入源。 10、四氟化硅(SiF4):遇水生成腐蚀性极强的氟硅酸。主要用于氮化硅(Si3N4)和硅化钽(TaSi2)的等离子蚀刻、发光二极管P型掺杂、离子注入工艺、外延沉积扩散的硅源和光导纤维用高纯石英玻璃的原料。 11、五氟化磷(PF5):在潮湿的空气中产生有毒的氟化氢烟雾。用作气态磷离子注入源。 12、四氟化碳(CF4):作为等离子蚀刻工艺中常用的工作气体,是二氧化硅、氮化硅的等离子蚀刻剂。 13、六氟乙烷(C2H6):在等离子工艺中作为二氧化硅和磷硅玻璃的干蚀气体。

半导体清洗设备制程技术及设备市场分析

半导体清洗设备制程技术与设备市场分析 (台湾)自?動?化?產?業?技?術?與?市?場?資?訊?專?輯 关键词 ?多槽全自动清洗设备Wet station ?单槽清洗设备Single bath ?单晶圆清洗设备Single wafer ?微粒particle 目前在半导体湿式清洗制程中,主要应用项目包含晶圆清洗与湿式蚀刻两项,晶圆(湿式) 清洗制程主要是希望藉由化学药品与清洗设备,清除来自周遭环境所附着在晶圆表面的脏污,以达到半导体组件电气特性的要求与可靠度。至于脏污的来源,不外乎设备本身材料产生、现场作业员或制程工程师人体自身与动作的影响、化学材料或制程药剂残留或不纯度的发生,以及制程反应产生物的结果,尤其是制程反应产生物一项,更成为制程污染主要来源,因此如何改善制程中所产生污染,便成为清洗制程中研究主要的课题。 过去RCA 多槽湿式清洗一直是晶圆清洗的主要技术,不过随着近年来制程与清洗设备的演进,不但在清洗制程中不断产生新的技术,也随着半导体后段封装技术的演进,清洗设备也逐渐进入封装厂的生产线中。以下本文即针对清洗设备与技术作一深入介绍,并分析清洗设备发展的关键机会及未来的发展趋势。 晶圆表面所残留脏污的种类非常多,约略可分成微粒、金属离子、有机物与自然氧化物。而这些污染物中,以金属离子对半导体组件的

电气特性有相当的影响力,其中尤其是重金属离子所引发的不纯度,将严重影响闸氧化层的临界崩溃电压、起始电压漂移与P-N 接合电压,进而造成制程良率的降低。所以,针对制程所使用的化学品与纯水,必须进行严格的纯度控制以有效降低生产过程所产生的污染源。由于集成电路随着制作集积度更高的电路,其化学品、气体与纯水所需的纯度也将越高,为提升化学品的纯度与操作良率,各家厂商无不积极改善循环过滤与回收系统,如FSI 公司提出point-of-generation (点产生)与point-of-use (点使用)相结合,比起传统化学瓶的供应方式,有着更佳的纯度。(注:POUCG点再生) 在半导体制程中,无论是在去光阻、化学气相沈淀、氧化扩散、晶圆研磨以后等各阶段制程都需反复清洗步骤,而在晶圆清洗部分也概略分为前后段清洗两部分(在晶圆生产处理过程中大致可区分为 前段与后段制程,前后段以金属制作蒸镀、溅镀为分界),在前段制程清洗方面,如Preclean、扩散、氧化层与氮化层的去除、复晶硅蚀刻与去除。后制程段清洗方面,包含金属间介电层与金属蚀刻后之清洗、光阻去除前后的清洗、CMP 制程后之清洗等。 由于晶圆污染来源除一般微粒(particle) 附着于晶圆表面上,并可能是污染物与晶圆表面之间产生连接,包含如多种化学键结,甚至于脏污被氧化层或有机物薄膜所深埋,即使经过多次的物理力洗濯或冲刷,均无法彻底去除此脏污,并有可能产生回污或交互污染。因此,清洗的方法除了物理力或溶解的洗净外,对于晶圆表面施予微量蚀刻(Micro-etching) 的化学清洗方式(如下表一),便成了不可或缺的关键

半导体制程及摩尔定律

神秘的处理器制程工艺 摩尔定律指导集成电路(IC,Integrated Circuit)工业飞速发展到今天已经40多年了。在进入21世纪的第8个年头,各类45nm芯片开始批量问世,标志着集成电路工业终于迈入了低于50nm的纳米级阶段。而为了使45nm工艺按时“顺产”,保证摩尔定律继续发挥作用,半导体工程师们做了无数艰辛的研究和改进—这也催生了很多全新的工艺特点,像大家耳熟能详的High-K、沉浸式光刻等等。按照业界的看法,45nm工艺的特点及其工艺完全不同于以往的90nm、65nm,反而很多应用在45nm制程工艺上的新技术,在今后可能贯穿到32nm甚至22nm阶段。今天就让我们通过一个个案例,来探索一下将伴随我们未来5年的技术吧。 你能准确说出45nm是什么宽度吗? 得益于厂商与媒体的积极宣传,就算非科班出身,不是电脑爱好者的大叔们也能知道45nm比65nm更加先进。但如果要细问45nm是什么的长度,估计很多人都难以给出一个准确的答案。而要理解这个问题,就要从超大规模集成电路中最基本的单元 —MOS(Metal Oxide Semiconductor金属氧化物半导体)晶体管说起。 我们用半导体制作MOS管就是利用其特殊的导电能力来传递0或者1的数字信号。在栅极不通电的情况下,源区的信号很难穿过不导电的衬底到达漏区,即表示电路关闭(数字信号0);如果在栅极和衬底间加上电压,那么衬底中的电荷就会在异性相吸的作用下在绝缘氧化层下大量聚集,形成一条细窄的导电区,使得源区和漏区导通,那么电流就可以顺利从源区传递到漏区了(信号1)。这便是MOS最基本的工作原理。

在一块高纯硅晶圆上(在工艺中称为“P型半导体衬底”)通过离子扩散的方法制作出两个N型半导体的阱——通俗地讲P型是指带正电的粒子较多,N型则是带负电的粒子比较多。再通过沉积、光刻、氧化、抛光等工艺制造成如图中所示的MOS管,两个阱的上方分别对应源区(source)和漏区(drain),中间的栅区(gate)和下方的衬底中间用一层氧化绝缘层隔开。我们通常说的90nm或者45nm工艺,就是指的栅极下方两个阱之间的长度,称之为导电沟道长度。 上图中给我们勾勒出来的是一个NMOS,当栅极接正向电压时,NMOS会导通。事实上还存在另外一种PMOS,其性质完全相反,当栅极接负电时,通过在绝缘区下方聚集正电荷来导通。 在实践中,工程人员很快就发现了单个MOS管在作为逻辑电路导通时,会有源源不断的电流通过,这使得MOS管功率居高不下。而事实上我们只需要传递信号就行了,无论是用电流,又或者是用电压方式,而不需要MOS管有较高的功耗。为了降低MOS管的工作功耗,可科学家们又开发了CMOS (Complementary Metal-Oxide Semiconductor 互补金属氧化物半导)电路。 CMOS的电路结构

晶圆级半导体特种气体市场概况

2008晶圆级半导体特种气体市场概况 一、简介 晶圆级半导体特种气体依照其供应方式不同,一般分为两大类: 1、大宗气体:可现场制气或使用大型运输工具来供应,如N 2、O2、Ar、H2、He等。 2、特殊气体:一般使用较小型钢瓶供应,依照其制程用途之不同可再分为下列几类: (1)Si族气体:含硅基之硅烷类,如硅甲烷、硅烷、三氯硅烷、乙硅烷等。 (2)掺杂气体:含Be、P、As等三族及五族原子之气体,如BCl3、PH3、AsH3等。 (3)蚀刻气体:以含卤素之卤化物及卤碳化合物为主,如Cl2、NF3、HBr、CF4、C2F6等。 (4)反应气体:以碳系及氮系氢、氧化物为主,如CO2、NH3、N2O等。 (5)金属气相沈积气体:含卤化金属及有机烷类金属,如WF6、(CH3)3Al等。 (6)清洗气体:大多以含氟化合物(PFC)气体为主,如NF3、CF4、C2F6等用来清洗CVD 的反应腔。 大宗气体大多当作载气(carrier gas)或是当作净化气体(purge gas)之用,使用时会依纯度(即混合气体的规格),以钢瓶填装或现场制造再以管线输送(piping)至使用点,这其中氮气约占9成左右的使用量。 如从半导体制程来了解气体的应用,则薄膜制程会是相当大宗的使用部分,薄膜制程依照其成长方式之不同,可分金属化溅镀薄膜、CVD薄膜、磊晶,金属化溅镀(物理气相沈积)主要应用在金属层成长,如铝、铜等,其原理是利用氩气电浆轰击金属靶材产生动量转换,将金属靶材表面之原子溅击出来,并吸附在硅芯片表层,溅镀使用的氩气纯度要求很高,若含有较多O2、N2及H2杂质,会增加金属层之电阻性,并产生硬化、空隙等缺陷,会影响到制程良率。 化学气相沉积薄膜(CVD)是经由高温气体分解后,将单种或多种气相分子沈积在固相基板的半导体薄膜制程,依其成长材料不同,可分为:(1)硅晶体/硅化物、(2)介电材料、

半导体制造基本概念

半导体制造基本概念 晶圆(Wafer) 晶圆(Wafer)的生产由砂即(二氧化硅)开始,经由电弧炉的提炼还原成冶炼级的硅,再经由盐酸氯化,产生三氯化硅,经蒸馏纯化后,透过慢速分解过程,制成棒状或粒状的「多晶硅」。一般晶圆制造厂,将多晶硅融解后,再利用硅晶种慢慢拉出单晶硅晶棒。一支85公分长,重76.6公斤的8?? 硅晶棒,约需2天半时间长成。经研磨、??光、切片后,即成半导体之原料晶圆片。 光学显影 光学显影是在光阻上经过曝光和显影的程序,把光罩上的图形转换到光阻 下面的薄膜层或硅晶上。光学显影主要包含了光阻涂布、烘烤、光罩对准、曝光和显影等程序。小尺寸之显像分辨率,更在IC 制程的进步上,扮演着最关键的角色。由于光学上的需要,此段制程之照明采用偏黄色的可见光。因此俗称此区为黄光区。 干式蚀刻技术 在半导体的制程中,蚀刻被用来将某种材质自晶圆表面上移除。干式蚀刻(又称为电浆蚀刻)是目前最常用的蚀刻方式,其以气体作为主要的蚀刻媒介,并藉由电浆能量来驱动反应。 电浆对蚀刻制程有物理性与化学性两方面的影响。首先,电浆会将蚀刻气体分子分解,产生能够快速蚀去材料的高活性分子。此外,电浆也会把这些化学成份离子化,使其带有电荷。 晶圆系置于带负电的阴极之上,因此当带正电荷的离子被阴极吸引并加速向阴极方向前进时,会以垂直角度撞击到晶圆表面。芯片制造商即是运用此特性来获得绝佳的垂直蚀刻,而后者也是干式蚀刻的重要角色。 基本上,随着所欲去除的材质与所使用的蚀刻化学物质之不同,蚀刻由下列两种模式单独或混会进行:

1. 电浆内部所产生的活性反应离子与自由基在撞击晶圆表面后,将与某特定成份之表面材质起化学反应而使之气化。如此即可将表面材质移出晶圆表面,并透过抽气动作将其排出。 2. 电浆离子可因加速而具有足够的动能来扯断薄膜的化学键,进而将晶圆表面材质分子一个个的打击或溅击(sputtering)出来。 化学气相沉积技术 化学气相沉积是制造微电子组件时,被用来沉积出某种薄膜(film)的技术,所沉积出的薄膜可能是介电材料(绝缘体)(dielectrics)、导体、或半导体。在进行化学气相沉积制程时,包含有被沉积材料之原子的气体,会被导入受到严密控制的制程反应室内。当这些原子在受热的昌圆表面上起化学反应时,会在晶圆表面产生一层固态薄膜。而此一化学反应通常必须使用单一或多种能量源(例如热能或无线电频率功率)。 CVD制程产生的薄膜厚度从低于0.5微米到数微米都有,不过最重要的是其厚度都必须足够均匀。较为常见的CVD薄膜包括有: ■二气化硅(通常直接称为氧化层) ■氮化硅 ■多晶硅 ■耐火金属与这类金属之其硅化物 可作为半导体组件绝缘体的二氧化硅薄膜与电浆氮化物介电层(plasmas nitride dielectrics)是目前CVD技术最广泛的应用。这类薄膜材料可以在芯片内部构成三种主要的介质薄膜:内层介电层(ILD)、内金属介电层(IMD)、以及保护层。此外、金层化学气相沉积(包括钨、铝、氮化钛、以及其它金属等)也是一种热门的CVD应用。 物理气相沉积技术 如其名称所示,物理气相沉积(Physical Vapor Deposition)主要是一种物理制程而非化学制程。此技术一般使用氩等钝气,藉由在高真空中将氩离子加速以撞击溅镀靶材后,可将靶材原子一个个溅击出来,并使被溅击出来的材质(通常为铝、钛或其合金)如雪片般沉积在晶圆表面。制程反应室内部的高温与高真空环境,可使这些金属原子结成晶粒,再透过微影图案化(patterned)与蚀刻,来得到半导体组件所要的导电电路。 解离金属电浆(IMP)物理气相沉积技术

半导体制程气体介绍

一、半導體製程氣體介紹: A.Bulk gas: ---GN2 General Nitrogen : 只經過Filter -80℃ ---PN2 Purifier Nitrogen ---PH2 Purifier Hydrgen (以紅色標示) ---PO2 Purifier Oxygen ---He Helium ---Ar Argon ※“P”表示與製程有關 ※台灣三大氣體供應商: 三福化工(與美國Air Products) 亞東氣體(與法國Liquid合作) 聯華氣體(BOC) 中普Praxair B.Process gas : Corrosive gas (腐蝕性氣體) Inert gas (鈍化性氣體) Flammable gas (燃燒性氣體) Toxic gas (毒性氣體) C.General gas : CDA : Compressor DryAir (與製程無關,只有Partical問題)。 ICA : Instrument Compressor Air (儀表用壓縮空氣)。 BCA: Breathinc Compressor Air (呼吸系統用壓縮空氣)。 二、氣體之物理特性: A.氣體分類: 1.不活性氣體: N2、Ar、He、SF6、CO2、CF4 , ….. (惰性氣體) 2.助燃性氣體: O2、Cl2、NF3、N2O ,….. 3.可燃性氣體: H2、PH3、B2H6、SiH2Cl2、NH3、CH4 ,….. 4.自燃性氣體: SiH4、SC2H6 ,….. 5.毒性氣體: PH3、Cl2、AsH3、B2H6、HCl、SiH4、Si2H6、NH3 ,…..

半导体工艺要点(精)

半导体工艺要点 1、什么是集成电路 通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容等无源器件,按照一定的电路互连,“集成”在一块半导体单晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能 2、集成电路设计与制造的主要流程框架 设计-掩模板-芯片制造-芯片功能检测-封装-测试 3、集成电路发展的特点 特征尺寸越来越小 硅圆片尺寸越来越大 芯片集成度越来越大 时钟速度越来越高 电源电压/单位功耗越来越低 布线层数/I/0引脚越来越多 4、摩尔定律 集成电路芯片的集成度每三年提高4倍,而加工特征尺寸(多晶硅栅长)倍,这就是 摩尔定 5、集成电路分类 6、半导体公司 中芯国际集成电路制造有限公司(SMIC) 上海华虹(集团)有限公司 上海先进半导体制造有限公司 台积电(上海)有限公司 上海宏力半导体制造有限公司TI 美国德州仪器 7、直拉法生长单晶硅 直拉法法是在盛有熔硅或锗的坩埚内,引入籽晶作为非均匀晶核,然后控制温度场,将籽晶旋转并缓慢向上提拉,晶体便在籽晶下按籽晶的方向长大。

1.籽晶熔接: 加大加热功率,使多晶硅完全熔化,并挥发一定时间后,将籽晶下降与液面接近,使籽晶预热几分钟,俗称“烤晶”,以除去表面挥发性杂质同时可减少热冲击 2.引晶和缩颈:当温度稳定时,可将籽晶与熔体接触。此时要控制好温度,当籽晶与熔体液面接触,浸润良好时,可开始缓慢提拉,随着籽晶上升硅在籽晶头部结晶,这一步骤叫“引晶”,又称“下种”。“缩颈”是指在引晶后略为降低温度,提高拉速,拉一段直径比籽晶细的部分。其目的是排除接触不良引起的多晶和尽量消除籽晶内原有位错的延伸。颈一般要长于20mm 3.放肩:缩颈工艺完成后,略降低温度,让晶体逐渐长大到所需的直径为止。这称为“放肩”。在放肩时可判别晶体是否是单晶,否则要将其熔掉重新引晶。单晶体外形上的特征—棱的出现可帮助我们判别,<111>方向应有对称三条棱,<100>方向有对称的四条棱。 4.等径生长:当晶体直径到达所需尺寸后,提高拉速,使晶体直径不再增大,称为收肩。收肩后保持晶体直径不变,就是等径生长。此时要严格控制温度和拉速不变。 5.收晶:晶体生长所需长度后,拉速不变,升高熔体温度或熔体温度不变,加快拉速,使晶体脱离熔体液面。 8、直拉法的两个主要参数:拉伸速率,晶体旋转速率悬浮区熔法 倒角是使晶圆边缘圆滑的机械工艺 9、外延层的作用 EpitaxyPurpose 1、Barrier layer for bipolar transistor 2、Reduce collector resistance while keep high breakdown voltage. 3、Improve device performance for CMOS and DRAM because much lower oxygen, 4、carbon concentration than the wafer crystal Epitaxy application,bipolar transistor Epitaxy application, CMOS

半导体各工艺简介5

Bubbler Wet Thermal Oxidation Techniques

Film Deposition Deposition is the process of depositing films onto a substrate. There are three categories of these films: * POLY * CONDUCTORS * INSULATORS (DIELECTRICS) Poly refers to polycrystalline silicon which is used as a gate material, resistor material, and for capacitor plates. Conductors are usually made of Aluminum although sometimes other metals such as gold are used. Silicides also fall under this category. Insulators refers to materials such as silicon dioxide, silicon nitride, and P-glass (Phosphorous-doped silicon dioxide) which serve as insulation between conducting layers, for diffusion and implantation masks,and for passivation to protect devices from the environment.

半导体工艺原理 思 考 题

第一章思考题 1、晶格、晶胞、原胞、单晶体、多晶体、晶向、晶面(表示方法)。 2、已知硅晶体晶格常数为a,根据硅晶体结构的特点,求硅晶体中原子密度、最小原子间距、空间利用率、<100><110><111>晶向原子线密度、(100)(110)(111)晶面原子面密度。 3、为什么硅晶体中的晶格为复式晶格? 4、为什么硅单晶在生长、化学腐蚀、解理、扩散速度等方面具有各向异性的特点? 5、晶体中缺陷的种类? 6、半导体材料中的杂质类型? 7、固溶体?固溶体主要可分为哪两类,各自特点?固溶度(最大溶解度)? 1.IC的性能及制造IC对半导体硅材料的要求有哪些? 2.高纯硅制备过程? 3.直拉法单晶生长过程(每步工艺)? 4.硅片加工过程? 第二章思考题 ?IC中SiO2的作用有哪些? ?SiO2结构,桥键氧,非桥键氧,为什么无定形SiO2无固定熔点。 ?为什么热氧化过程中是氧等氧化剂穿过SiO2而不是Si穿过SiO2发生氧化反应? ?了解SiO2的主要性质(密度、折射率、电阻率、介电常数、腐蚀)? ?杂质在SiO2中的存在形式及其对SiO2性质的影响。 ?SiO2为什么可作为扩散掩蔽膜?IC工艺中为何要尽量避免Na污染??SiO2扩散掩蔽层厚度的确定?计算题 制备SiO2的方法,其中热氧化可分为几种,说明各自的特点 ?热氧化经历的几个步骤。 ?氧化层厚度与时间关系。计算题 影响氧化速率的各种因素。何谓位阻现象?氧化过程中水汽的来源?氧化过程中加入氯可使二氧化硅性质得到哪些改善? 热氧化过程中决定杂质再分布的因素有哪几方面?何为分凝现象、系数。热氧化过程中的杂质再分布的几种可能情况?再分布后硅表面杂质浓度与哪些因素有关? ?在ULSI中,薄栅氧化层(<10nm)应满足哪些要求?如何制备高质量的薄栅氧化层 在SiO2内和Si- SiO2界面有哪些电荷,对器件的性能有何影响?改进方法。 ?氧化膜厚度的检测方法? 第三章思考题 扩散工艺,扩散在集成电路制造中的应用 杂质在硅中的两种扩散机构,间隙式杂质,间隙式扩散、替位杂质,替位式扩散、为什么替位杂质比间隙杂质运动困难。菲克第一定律、表达式,决定扩散系数的基本量。扩散方程(菲克第二定律)表达式。

半导体技术-半导体制程

半导体制程 一、洁净室 一般的机械加工是不需要洁净室(clean room)的,因为加工分辨率在数十微米以上,远比日常环境的微尘颗粒为大。但进入半导体组件或微细加工的世界,空间单位都是以微米计算,因此微尘颗粒沾附在制作半导体组件的晶圆上,便有可能影响到其上精密导线布局的样式,造成电性短路或断路的严重后果。 为此,所有半导体制程设备,都必须安置在隔绝粉尘进入的密闭空间中,这就是洁净室的来由。洁净室的洁净等级,有一公认的标准,以class 10为例,意谓在单位立方英呎的洁净室空间内,平均只有粒径0.5微米以上的粉尘10粒。所以class后头数字越小,洁净度越佳,当然其造价也越昂贵。 为营造洁净室的环境,有专业的建造厂家,及其相关的技术与使用管理办法如下: 1.内部要保持大于一大气压的环境,以确保粉尘只出不进。所以需要大型鼓风机,将经滤网的空气源源不绝地打入洁净室中。 2.为保持温度与湿度的恒定,大型空调设备须搭配于前述之鼓风加压系统中。换言之,鼓风机加压多久,冷气空调也开多久。 3.所有气流方向均由上往下为主,尽量减少突兀之室内空间设计或机台摆放调配,使粉尘在洁净室内回旋停滞的机会与时间减至最低程度。 4.所有建材均以不易产生静电吸附的材质为主。 5.所有人事物进出,都必须经过空气吹浴 (air shower) 的程序,将表面粉尘先行去除。 6.人体及衣物的毛屑是一项主要粉尘来源,为此务必严格要求进出使用人员穿戴无尘衣,除了眼睛部位外,均需与外界隔绝接触(在次微米制程技术的工厂内,工作人员几乎穿戴得像航天员一样。) 当然,化妆是在禁绝之内,铅笔等也禁止使用。 7.除了空气外,水的使用也只能限用去离子水 (DI water, de-ionized water)。一则防止水中粉粒污染晶圆,二则防止水中重金属离子,如钾、钠离子污染MOS晶体管的载子信道(channel),影响半导体组件的工作特性。去离子水以电阻率 (resistivity) 来定义好坏,一般要求至17.5M?-cm以上才算合格;为此需动用多重离子交换树脂、RO逆渗透、与UV紫外线杀菌等重重关卡,才能放行使用。由于去离子水是最佳的溶剂与清洁剂,其在半导体工业之使用量极为惊人! 8.洁净室所有用得到的气源,包括吹干晶圆及机台空压所需要的,都得使用氮气 (98%),吹干晶圆的氮气甚至要求99.8%以上的高纯氮!以上八点说明是最基本的要求,另还有污水处理、废气排放的环保问题,再再需要大笔大笔的建造与维护费用! 二、晶圆制作 硅晶圆 (silicon wafer) 是一切集成电路芯片的制作母材。既然说到晶体,显然是经过纯炼与结晶的程序。目前晶体化的制程,大多是采用「柴可拉斯基」(Czycrasky) 拉晶法 (CZ法)。拉晶时,将特定晶向 (orientation) 的晶种 (seed),浸入过饱和的纯硅熔汤 (Melt) 中,并同时旋转拉出,硅原子便依照晶种晶向,乖乖地一层层成长上去,而得出所谓的晶棒 (ingot)。晶棒的阻值如果太低,代表其中导电杂质 (impurity dopant) 太多,还需经过FZ法 (floating-zone) 的再结晶 (re-crystallization),将杂质逐出,提高纯度与阻值。辅拉出的晶棒,外缘像椰子树干般,外径不甚一致,需予以机械加工修边,然后以X光绕射法,定出主切面 (primary flat) 的所在,磨出该平面;再以内刃环锯,削下一片片的硅晶圆。最后经过粗磨 (lapping)、化学蚀平 (chemical etching) 与拋光 (polishing) 等程序,得出表面粗糙度在0.3微米以下拋光面之晶圆。(至于晶圆厚度,与其外径有关) 三、半导体制程设备 半导体制程概分为三类:(1)薄膜成长 (2)微影罩幕 (3)蚀刻成型。设备也跟着分为四类:(a)高温炉管 (b)微影机台 (c)化学清洗蚀刻台 (d)电浆真空腔室。其中(a)~(c)机台依序对应(1)~(3)制程,而新近发展的第(d)项机台,则分别应用于制程(1)与(3)。

半导体全制程介绍

半导体全制程介绍 《晶圆处理制程介绍》 基本晶圆处理步骤通常是晶圆先经过适当的清洗 (Cleaning)之后,送到热炉管(Furnace)内,在含氧的 环境中,以加热氧化(Oxidation)的方式在晶圆的表面形 成一层厚约数百个的二氧化硅层,紧接着厚约1000到 2000的氮化硅层将以化学气相沈积Chemical Vapor Deposition;CVP)的方式沈积(Deposition)在刚刚长成的二氧化硅上,然后整个晶圆将进行微影(Lithography)的制程,先在晶圆上上一层光阻(Photoresist),再将光罩上的图案移转到光阻上面。接着利用蚀刻(Etching)技术,将部份未被光阻保护的氮化硅层加以除去,留下的就是所需要的线路图部份。接着以磷为离子源(Ion Source),对整片晶圆进行磷原子的植入(Ion Implantation),然后再把光阻剂去除(Photoresist Scrip)。制程进行至此,我们已将构成集成电路所需的晶体管及部份的字符线(Word Lines),依光罩所提供的设计图案,依次的在晶圆上建立完成,接着进行金属化制程(Metallization),制作金属导线,以便将各个晶体管与组件加以连接,而在每一道步骤加工完后都必须进行一些电性、或是物理特性量测,以检验加工结果是否在规格内(Inspection and Measurement);如此重复步骤制作第一层、第二层的电路部份,以在硅晶圆上制造晶体管等其它电子组件;最后所加工完成的产品会被送到电性测试区作电性量测。 根据上述制程之需要,FAB厂内通常可分为四大区: 1)黄光本区的作用在于利用照相显微缩小的技术,定义出每一层次所需要的电路图,因为采用感光剂易曝光,得在黄色灯光照明区域内工作,所以叫做「黄光区」。

COB半导体制程技术

C O B半导体制程技术 Standardization of sany group #QS8QHH-HHGX8Q8-GNHHJ8-HHMHGN#

cob半导体制程技术 微机电制作技术,尤其是最大宗以硅半导体为基础的微细加工技术(silicon-basedmicromachining),原本就肇源于半导体组件的制程技术,所以必须先介绍清楚这类制程,以免沦于夏虫语冰的窘态。 一、洁净室 一般的机械加工是不需要洁净室(clean?room)的,因为加工分辨率在数十微米以上,远比日常环境的微尘颗粒为大。但进入半导体组件或微细加工的世界,空间单位都是以微米计算,因此微尘颗粒沾附在制作半导体组件的晶圆上,便有可能影响到其上精密导线布局的样式,造成电性短路或断路的严重后果。 为此,所有半导体制程设备,都必须安置在隔绝粉尘进入的密闭空间中,这就是洁净室的来由。洁净室的洁净等级,有一公认的标准,以class?10为例,意谓在单位立方英尺的洁净室空间内,平均只有粒径微米以上的粉尘10粒。所以class后头数字越小,洁净度越佳,当然其造价也越昂贵(参见图2-1)。 为营造洁净室的环境,有专业的建造厂家,及其相关的技术与使用管理办法如下: 1、内部要保持大于一大气压的环境,以确保粉尘只出不进。所以需要大型鼓风机,将经滤网的空气源源不绝地打入洁净室中。 2、为保持温度与湿度的恒定,大型空调设备须搭配于前述之鼓风加压系统中。换言之,鼓风机加压多久,冷气空调也开多久。 3、所有气流方向均由上往下为主,尽量减少突兀之室内空间设计或机台摆放调配,使粉尘在洁净室内回旋停滞的机会与时间减至最低程度。 4、所有建材均以不易产生静电吸附的材质为主。 5、所有人事物进出,都必须经过空气吹浴(airshower)的程序,将表面粉尘先行去除。 6、人体及衣物的毛屑是一项主要粉尘来源,为此务必严格要求进出使用人员穿戴无尘衣,除了眼睛部位外,均需与外界隔绝接触(在次微米制程技术的工厂内,工作人员几乎穿戴得像航天员一样。) 当然,化妆是在禁绝之内,铅笔等也禁止使用。

图解半导体制程概论1

图解半导体制程概论(1) 第一章半导体导论 █半导体的物理特性及电气特性 【半导体】具有处于如铜或铁等容易导电的【导体】、与如橡胶或玻璃等不导电的【绝缘体】中间的电阻系数、该电阻比会受到下列的因素而变化。如: 杂质的添加·温度 光的照射·原子结合的缺陷 █半导体的材料 硅(Si)与锗(Ge)为众所周知的半导体材料.这些无素属于元素周期素中的第IV族,其最外壳(最外层的轨道)具有四个电子.半导体除以硅与锗的单一元素构成之处,也广泛使用两种以上之元素的化合物半导体. ●硅、锗半导体 (Si、Ge Semiconductor) 单结晶的硅、其各个原子与所邻接的原子共价电子(共有结合、共有化)且排列得井井有条。利用如此的单结晶,就可产生微观性的量子力学效果,而构成半导体器件。

●化合物半导体 (Compound Semiconductor) 除硅(Si)之外,第III族与第V族的元素化合物,或者与第IV族元素组成的化合物也可用于半导体 材料。 例如,GaAs(砷化镓)、Gap(磷化砷)、AlGaAs(砷化镓铝)、GaN(氮化镓)SiC(碳化硅)SiGe(锗化硅)等均是由2个以上元素所构成的半导体。

█本征半导体与自由电子及空穴 我们将第IV族(最外层轨道有四个电子)的元素(Si、Ge等),以及和第IV族等价的化合物(GaAs、GaN等),且掺杂极少杂质的半导体的结晶,称之为本征半导体(intrinsic semiconductor)。 ●本征半导体(intrinsic semiconductor) 当温度十分低的时候,在其原子的最外侧的轨道上的电子(束缚电子(bound electrons)用于结合所邻接的原子,因此在本征半导体内几乎没有自由载子,所以本征半导体具有高电阻比。

半导体简介

《晶柱成长制程》 硅晶柱的长成,首先需要将纯度相当高的硅矿放入熔炉中,并加入预先设定好的金属物质,使产生出来的硅晶柱拥有要求的电性特质,接着需要将所有物质融化后再长成单晶的硅晶柱,以下将对所有晶柱长成制程做介绍。 长晶主要程序︰ 融化(MeltDown) 此过程是将置放于石英坩锅内的块状复晶硅加热制高于摄氏1420度的融化温度之上,此阶段中最重要的参数为坩锅的位置与热量的供应,若使用较大的功率来融化复晶硅,石英坩锅的寿命会降低,反之功率太低则融化的过程费时太久,影响整体的产能。 颈部成长(Neck Growth) 当硅融浆的温度稳定之后,将<1.0.0>方向的晶种渐渐注入液中,接着将晶种往上拉升,并使直径缩小到一定(约6mm),维持此直径并拉长10-20cm,以消除晶种内的排差(dislocation),此种零排差(dislocation-free)的控制主要为将排差局限在颈部的成长。 晶冠成长(Crown Growth) 长完颈部后,慢慢地降低拉速与温度,使颈部的直径逐渐增加到所需的大小。 晶体成长(Body Growth) 利用拉速与温度变化的调整来迟维持固定的晶棒直径,所以坩锅必须不断的上升来维持固定的液面高度,于是由坩锅传到晶棒及液面的辐射热会逐渐增加,此辐射热源将致使固业界面的温度梯度逐渐变小,所以在晶棒成长阶段的拉速必须逐渐地降低,以避免晶棒扭曲的现象产生。 尾部成长(Tail Growth) 当晶体成长到固定(需要)的长度后,晶棒的直径必须逐渐地缩小,直到与液面分开,此乃避免因热应力造成排差与滑移面现象。

《晶柱切片后处理》 硅晶柱长成后,整个晶圆的制作才到了一半,接下必须将晶柱做裁切与检测,裁切掉头尾的晶棒将会进行外径研磨、切片等一连串的处理,最后才能成为一片片价值非凡的晶圆,以下将对晶柱的后处理制程做介绍。 切片(Slicing) 长久以来经援切片都是采用内径锯,其锯片是一环状薄叶片,内径边缘镶有钻石颗粒,晶棒在切片前预先黏贴一石墨板,不仅有利于切片的夹持,更可以避免在最后切断阶段时锯片离开晶棒所造的破裂。切片晶圆的厚度、弓形度(bow)及挠屈度(warp)等特性为制程管制要点。影响晶圆质量的因素除了切割机台本身的稳定度与设计外,锯片的张力状况及钻石锐利度的保持都有很大的影响。 圆边(Edge Polishing) 刚切好的晶圆,其边缘垂直于切割平面为锐利的直角,由于硅单晶硬脆的材料特性,此角极易崩裂,不但影响晶圆强度,更为制程中污染微粒的来源,且在后续的半导体制成中,未经处理的晶圆边缘也为影响光组与磊晶层之厚度,固须以计算机数值化机台自动修整切片晶圆的边缘形状与外径尺寸。 研磨(Lapping) 研磨的目的在于除去切割或轮磨所造成的锯痕或表面破坏层,同时使晶圆表面达到可进行抛光处理的平坦度。 蚀刻(Etching) 晶圆经前述加工制程后,表面因加工应力而形成一层损伤层(damaged layer),在抛光之前必须以化学蚀刻的方式予以去除,蚀刻液可分为酸性与碱性两种。 去疵(Gettering) 利用喷砂法将晶圆上的瑕疵与缺陷感到下半层,以利往后的.. IC制程。 抛光(Polishing) 晶圆的抛光,依制程可区分为边缘抛光与表面抛光两种

半导体制程简史

半导体制程简史 当线宽远高于10 微米时,纯净度还不像今天的器件生产中那样至关 紧要。旦随着器件变得越来越集成,超净间也变得越来越干净。今天,工厂 内是加压过滤空气,来去除哪怕那些可能留在芯片上并形成缺陷的最小的粒子。 半导体制造车间里的工人被要求着超净服来保护器件不被人类污染。 在利润增长的推动下,在1960 年代半导体器件生产遍及得克萨斯州和 加州乃至全世界,比如爱尔兰、以色列、日本、台湾、韩国、新加坡和中国, 且在今天已是一个全球商业。 半导体生产商的领袖大都在全世界拥有生产车间。英特尔,世界最大的 生产商,以及在美其他顶级生产商包括三星(韩国)、德州仪器(美国)、AMD(超 微半导体)(美国)、东芝(日本)、NEC 电子(日本)、意法半导体(欧洲)、英飞凌 (欧洲)、瑞萨(日本)、台积电(台湾,参见TSMC 网站)、索尼(日本),以及恩智 浦半导体(欧洲)在欧洲和亚洲都有自己的设备。 在2006 年,在美国有大约5000 家半导体和电子零件生产商,营业额达1650 亿美元(摘自Barnes 报告《2006 美国工业和市场展望》)。 以下为各半导体工艺节点出现时间和主要代表产品 ITRS : International Technology Roadmap for Semiconductors(国际半导体技术蓝图) ITRS 是由欧洲、日本、韩国、台湾、美国五个主要的芯片制造地区发起 的。发起组织分别是European Semiconductor IndustryAssociation(ESIA,欧洲半导体工业协会),the Japan Electronics and InformationTechnology Industries

半导体工艺原理复习资料

晶体生长技术(直拉法(CZ)、区熔法(FZ))。 半导体:常温下导电性能介于导体和绝缘体之间的材料,如二极管、计算机、移动电话等。导电性可受控制,范围可从绝缘体至导体之间的材料。 N型半导体(电子型半导体),自由电子浓度远大于空穴浓度的杂质半导体。硅晶体中掺入五价元素(如磷),自由电子为多子,空穴为少子,主要靠自由电子导电。自由电子主要由杂质原子提供,空穴由热激发形成。掺入的杂质越多,多子的浓度就越高,导电性能就越强。P型半导体(空穴型半导体)即空穴浓度远大于自由电子浓度的杂质半导体。硅晶体中掺入三价元素(如硼)。空穴为多子,自由电子为少子,主要靠空穴导电。空穴主要由杂质原子提供,自由电子由热激发形成。掺入的杂质越多,多子的浓度就越高,导电性能就越强。区熔法(FZ)特点:硅片含氧量低、纯度高、成本高、主要用于高功率IC。难生长大直径硅晶棒。低阻值硅晶棒、掺杂均匀度较差。 CZ法:成本低、可做大尺寸晶锭、材料可重复使用。 CZ工艺工程:籽晶熔接,引晶和缩颈,放肩,收尾。 影响因素:拉伸速率、旋转速率。 硅片制备步骤:机械加工,化学处理,表面抛光,质量测量 制备流程:整形处理,去掉两端,径向研磨。 硅片制作流程: 磨片和倒角(防止产生缺陷),刻蚀(去除沾污和损伤层)腐蚀液:HNO3+HF+醋酸,抛光(去除表面缺陷),清洗(去除残留沾污) 晶体缺陷:点缺陷(空位缺陷;间隙原子缺陷;Frenkel缺陷);位错;层错。 杂质的作用:调节硅原子的能级,由于晶体结构的原因,固体中的全部原子的各能级形成了能带,硅通常可以分为三个能带,导带,禁带,价带。如果所有的自由电子都在价带上就是绝缘体;如果所有的自由电子都在导带上就是导体。半导体的自由电子平时在价带上,但受到一些激发的时候,如热、光照、电激发等,部分自由电子可以跑到导带上去,显示出导电的性质,所以称为半导体。 施主能级杂质能级要么距离导带很近(如磷),是提供电子的; 受主能级要么距离价带很近(如硼),是接受电子的。

相关主题