搜档网
当前位置:搜档网 › NIOSII上电调试方案

NIOSII上电调试方案

NIOSII上电调试方案
NIOSII上电调试方案

Sopc跑NIOSII上电调试方案

本方案前提条件是,sopc硬件环境已经配置好,且已经生成系统文件(.ptf)。

1.进入quartus打开相应的sopc硬件总工程文件(.qpf),对工程进行全编译,在编译过程中如果SOPC中添加了片上rom,则此时会用到生成的ROM.hex文件对片上ROM进行初始化。

2.编译完成后,下载硬件设计到目标FPGA电路板(.sof文件-JTAG模式/.pof文件-AS模式)。

3.启动NIOSII_ EDS,路径在开始—程序—Altera—NIOS II EDS 9.1---Nios II 9.1 Software Build Tools for Eclipse,程序启动后会提示制定一个工作目录,通常与对应quartus工程在同一个目录下,方便管理。

4.在nioseds中点击file—import

5.选择NIOSII software build tools project 文件夹,选择import nios ii software build tools project双击打开,

填入nios工程所在目录,并指定相应的工程名,finish即可倒入。

6.

遇到此提示,问是否愿意让niosIIEDS来管理你的Makefile文件?若nios工程文件中包含所在工程目录以外的源文件或者正在导入的是一个调试器用的命令行工程在选择NO,本例选择NO。

7..

工程导入成功后,在工程名(awg)上鼠标右键选择build project,编译整个工程,生成可执

行的链接文件(.elf).elf

然后再在工程名上鼠标右键选择run as----nios II hardware,选择对应的目标板,即可在目标板上运行程序。

最后注意,程序调试通过之后,如有改动,在quartus中一定要重新编译一次硬件系统,重新生成对rom初始化的hex文件。

相关主题