搜档网
当前位置:搜档网 › 嵌入式系统原理及接口技术复习题

嵌入式系统原理及接口技术复习题

嵌入式系统原理及接口技术复习题
嵌入式系统原理及接口技术复习题

一、简答题

1.什么是嵌入式系统?嵌入式系统的特点是什么?

答:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能,

可靠性,成本,体积,功耗严格要求的专用计算机系统

特点:与应用密切相关,实时性,复杂的算法,制造成本,功耗,开发和调试,可

靠性,体积

2.简要说明嵌入式系统的硬件组成和软件组成。

答:硬件组成:微处理器,存储器,输入设备和输出设备。

软件组成:操作系统,文件系统,图形用户接口,网络系统,通用组建模块。

3.S3C2410A的AHB总线上连接了那些控制器?APB总线上连接了那些部件?

AHB:LCD控制器,LCD DMA,总线控制器,USB主控制器,中断控制器,ExtMaster,电源管理,Nandflash控制器,储存器控制器。

APB:通用异步收发器,内部集成电路总线(IIC),USB设备控制器,集成电路内部

声音总线(IIS),MMC/SD/SDIO主控制器,通用I/O端口(GPIO),看门狗定时器(WDT),定时时钟(RTC),总线控制器,A/D转换器,串行外设接口,定时器/脉宽调制。

4.ARM体系结构支持几种类型的异常,并说明其异常处理模式和优先级状态?

答,支持7种类型的异常

异常处理过程:(进入异常)PC→LR,CPRS→SPSR,设置CPSR的运行模式位,跳转

到相应的异常处理程序,(异常返回)LR→PC,SPSR→CPSR,若在进入异常处理时

设置中断禁止位,要在此清楚,复位异常处理程序不需要返回。

Reset>数据中指>快速中断请求(FIQ)>中断请求(IRQ)>指令预取中止>

未定义指令和软件中止。

5.存储器生长堆栈可分为哪几种?各有什么特点?

4种,满递增堆栈,满递减堆栈,空递增堆栈,空递减堆栈。

6.简述存储器系统层次结构及特点。

答:层次结构:包括Cache,主存储器和辅助存储器

特点:

7.简述I2S总线接口的启动与停止过程。

通过I2S控制寄存器IISCON控制,当控制寄存器IISCON的地址为0=I2S禁止(停止);

当控制寄存器IISCON的地址为1=I2S允许(开始)。

8.简述ARM系统中的中断处理过程。

中断处理过程包括:中断请求、中断排队或中断判优、中断响应、中断处理和中断返回

9.ARM微处理器支持哪几种运行模式?各运行模式有什么特点?

User:用户模式。绝大部分的任务执行都在这种操作模式下,此为正常的程序执行

模式。

FIQ:快速中断模式。支持数据传送或通道处理。

IRQ:普通中断模式。用于一半中断处理。

Supervisor:管理模式。一种操作系统受保护的方式。

Abort:中止模式。在访问数据中止后或指令预取中止后进入中止方式。

System:系统模式。是操作系统一种特权级的用户方式。

Undef:未定义模式。当执行未定义指令时会进入这种操作模式。

10.当PCLK=66.5MHz时,选择不同的时钟分频(1/2、1/4、1/8、1/16)输入,分别计算

定时器最小分辨率、最大分辨率及最大定时区间。

答:最小分辨率:定时器输入时钟频率=PCLK/{prescaler+1}/{divider值}=66.5/{0+1}/{2}=33.2500(MHz)

一个计数脉冲时间=1/33.2500MHz=0.0300(us)

最大分辨率:定时器输入时钟频率=PCLK/{255+1}/{2}=66.5/256/2=129.8828

一个计数脉冲的时间=1/129.8828=7.6992(us)

最大定时区间:由于TCNTBn=65535,计数到0共65536个计数脉冲,

所以65536*7.6992=0.5045(sec)。

11.分析如图所示I2S总线时序图,说明其操作过程。

12.S3C2410A与UAD1341通过I2S总线接口连接,试述音频数据传送过程。

答:处理器通过IIS总线接口,控制音频数据在s3c2410内存与UDA1341TS之间传送。连接在UDA1314TS上的麦克风信号在UDA1314内部经过A/D转换器,转换成二进制数,串行通过DATAO引脚送到S3C2410的IIS模块,在IIS模块中数据转换成并行数据然后使用通常存取方式或DMA存取方式,将并行数据保存的内存中,而内存中要输出的音频数据使用通常存取方式或DMA存取方式,将数据并行传送到IIS模块在IIS中转换成串行数据,串行通过DATAI引脚送到UDA1314TS,在片内经过D/A转换器,变成模拟信号,经过驱动器,驱动扬声器。

13.简述LCD控制器组成及数据流描述。

LCD控制器包括:REGBBANK,LCDCDMA,TMEGEN,LPC定时控制逻辑单元,VIDPRCS 以及VIDEOMUX组成。

当传送请求由总线仲裁器接收时,4个连续的字数据由系统存储器帧缓冲区传送到LCDCDMA内的FIFO。全部FIFO大小为28个字,分别由12个字的FIFOL和16个字的FIFOH组成。使用FIFOL和FIFOH,用来支持双扫描显示模式,在单扫描显示模式,仅有FIFO中一个,即FIFOH能够被使用。

14.以下是S3C2410A的串口逻辑方框图,试分析其组成和工作原理。

二、程序分析。给以下程序主要过程加注释,幷写出程序功能

1. 汇编程序:

IsrIRQ

sub sp,sp,#4;//堆栈指针—4送入sp

stmfd sp!,{r8-r9}

ldr r9,=INTOFFSET

ldr r9,[r9];//将该r9内容作为地址,读该单元数据送r9。

ldr r8,=HandleEINT0;//读中断向量表首地址

add r8,r8,r9,lsl #2;//r9的值逻辑左移2位,加r8,和送r8。

ldr r8, [r8];//将该r8内容作为地址,读该单元数据送r8。

str r8,[sp,#8];//先索引,r8数据写入sp+8做地址的寄存器中,不回写。

ldmfd sp!,{r8-r9,pc};//将sp指向的储存单元多字数据,装入r8-r9地址单元,pc中。

程序实现的功能:IRQ中断服务程序课本P257

2. C语言程序段

rGPFCON|=2<<0|2<<4; // 将GPF0配置成EINT0和将GPF2配置成EINT2

rGPGCON|=2<<6|2<<22; // 将GPG3,GPG11配置成EINT11,EINT19功能

rINTMOD=0; // 中断模式配置为IRQ中断

rEXTINT0|=4<<0|4<<8; // 将EINT0和EINT2信号方式设置为上升沿触发

rEXTINT1|=4<<12; // 将EINT11信号方式配置为上升沿触发

rEXTINT2|=4<<12; // 将EINT19信号方式配置为上升沿触发

//

rINTMSK&=~(1<<0|1<<2|1<<5);

// EINT0,EINT2,EINT8_23对应屏蔽位置0,允许服务

程序实现的功能:

中断初始化课本P255

3. C语言程序段

void Test_Touchpanel(void)

{

rADCDLY=50000; //Normal conversion mode delay about

rADCCON=(1<<14)+(ADCPRS<<6); //ADCPRS En, ADCPRS Value

rADCTSC=0xd3; //Wfait,XP_PU,XP_Dis,XM_Dis,YP_Dis,YM_En

pISR_ADC = (int)AdcTsAuto;

rINTMSK=~BIT_ADC; //ADC Touch Screen Mask bit clear

rINTSUBMSK=~(BIT_SUB_TC);

Uart_Getch();

rINTSUBMSK|=BIT_SUB_TC;

rINTMSK|=BIT_ADC;

}

程序实现的功能:测试触摸屏

4. 汇编语言

ldr r0,=REFRESH

ldr r3,[r0] ;r3=rREFRESH

mov r1, r3

orr r1, r1, #BIT_SELFREFRESH

str r1, [r0] ;Enable SDRAM self-refresh

mov r1,#16 ;wait until self-refresh is issued. may not be needed.

0 subs r1,r1,#1

bne %B0

四、设计与编程(每题10分,共20分)

1. 设计程序,写出实现LED1~LED4轮流闪烁的主程序代码。

已知FCLK=400M,不考虑分频函数,FCLK:HCLK:PCLK按1:2:4计算,使用端口GPB0、1、2、3为LED控制端口,低电平点亮。

程序代码:

{

U32 i;

for(;tt>0;tt--)

{

for(i=0;i<10000;i++){}

}

}

int Main(int argc, char **argv)

{

int i;

U8 key;

U32 mpll_val=0;

int data;

mpll_val = (92<<12)|(1<<4)|(1);

//init FCLK=400M, so change MPLL first

ChangeMPllValue((mpll_val>>12)&0xff, (mpll_val>>4)&0x3f, mpll_val&3);

ChangeClockDivider(key, 12);

MMU_DisableICache();

MMU_DisableDCache();

rGPBCON = 0x155555;

data = 0x06;

while(1)

{

rGPBDAT = (data<<5);

dely(120);

data =~data;

}

return 0;

}

2.根据Nand Flash控制器工作原理,试在图中画出S3C2410A的Nand Flash控制器与

K9F2808U0C芯片的连接关系,并简单描述其操作过程。

3.S3C2410A的LCD控制器初始化程序主要包括配置LCD引脚用到的GPIO;设置LCDCON

寄存器参数等。试配置C端口、D端口的相关引脚为LCD功能引脚。写出端口配置初始化程序。

4.用S3C2410A或S3C2440的串口1实现串口通信。试设计不带流量控制的简单收发程序,

包括初始化程序,发送程序和接收程序。

所用寄存器描述如下:

等等

已定义宏如下:

#define WrUTXH0(ch) (*(volatile unsigned char *)0x50000020)=(unsigned char)(ch)

#define RdURXH0() (*(volatile unsigned char *)0x50000024)

程序设计(要求加注释):

5.使用S3C2410A的A/D转换器进行模拟信号到数字信号的转换。写出初始化

函数和读取转换结果的函数。

定义与A/D转换相关的寄存器

#define rADCCON(*(volatile unsigned*)0x58000000)//ADC控制寄存器

#define rADCTSC(*(volatile unsigned*)0x58000004)//ADC触摸屏控制寄存器

#define rADCDLY(*(volatile unsigned*)0x58000008)//ADC启动或间隔延时寄存器

#define rADCDAT0(*(volatile unsigned*)0x5800000c)//ADC转换数据寄存器0

#define rADCDAT1(*(volati1e unsigned*)0x58000010)//ADC转换数据寄存器

程序设计(要求加注释):

6.S3C2440的bank6使用32位数据总线与SDRAM芯片HY57V561620连接,每片SDRAM

为32MB存储空间,16位数据线。试画出二者之间的连接电路图。在下图中SDRAM芯片引脚引出线上标出连接到S3C2440芯片上的对应引脚名称。

简单描述工作原理:

一、填空

1.“嵌入性”、“专用性”与“计算机系统”是嵌入式系统的三个基本要素。

2.IP核分为软核、硬核、固核。

3.嵌入式系统通常由包含有嵌入式处理器、嵌入式操作系统、应用软件和外围设备接口的

嵌入式计算机系统和执行装置(被控对象)组成。

4.嵌入式计算机系统是整个嵌入式系统的核心,可以分为硬件层、中间层、系统软件层和

应用软件层。

5.硬件层中包含嵌入式微处理器、存储器、通用设备接口和I/O接口。嵌入式微处理器是

嵌入式系统硬件层的核心。

6.系统初始化过程按照自底向上、从硬件到软件的次序依次可以分为片级初始化、板级初

始化和系统级初始化3个主要环节。

7.系统软件层通常包含有实时多任务操作系统(Real-time Operation System,RTOS)、文件

系统、图形用户接口(Graphic User Interface,GUI)、网络系统及通用组件模块组成。RTOS 是嵌入式应用软件的基础和开发平台。

8.ARM处理器共有37个寄存器,31个通用寄存器,6个状态寄存器。寄存器R13通常用

作堆栈指针,称作SP。寄存器R14用作子程序链接寄存器,也称为链接寄存器LK (Link Register)。

9.FIQ模式有7个分组的寄存器R8~R14,映射为R8_fiq~R14_fiq。在ARM状态下,许多

FIQ处理没必要保存任何寄存器。User、IRQ、Supervisor、Abort和Undefined模式每一种都包含两个分组的寄存器R13和R14的映射,允许每种模式都有自己的堆栈和链接寄存器。

10.寄存器R15用作程序计数器(PC)。在ARM状态,位[1:0]为0,位[31:2]保存PC。

11.程序状态寄存器CPSR的N、Z、C、V分别指-------,I=1指------、F=1指------,M[4:0]用

做-------。

12.ARM指令集大致分为6类:分支/跳转指令、存储器访问指令、数据处理指令、程序状

态寄存器指令、异常中断指令、协处理器指令。

指令解析举例:

13.LDR R0,[R1] ;将存储器地址为R1的字数据读入寄存器R0。

14.STR R0,[R1],#8 ;将R0中的字数据写入以R1为地址的存储器中,并将新地址R1

+8写入R1。

15.ADDS R1,R1,#1 ;加法指令,R1+1=R1 影响CPSR寄存器,带有S

16.LDMFD R13!,{R0,R4-R12,PC} ;将堆栈内容恢复到寄存器(R0,R4到R12,LR)。

17.S3C2410A的CPU内核采用的是16/32位ARM920T 内核,同时还采用了AMBA(先进的

微控制器总线体系结构)新型总线结构。

18.ARM920T采用了MMU,AMBA总线和Harvard高速缓存体系结构,该结构具有独立的

16KB指令Cache和16KB数据Cache,每个Cache都是由8字长的行组成的。

19.2个USB主设接口/1个USB从设接口

20.117位通用I/O口和24通道外部中断源;

21.电源控制模式有正常、慢速、空闲和电源关断4种模式;

22.ARM处理器支持用户、快中断、中断、管理、中止、系统和未定义等7种处理器模

式,除了用户模式外,其余的均为特权模式;

23.ARM微处理器支持四种类型的堆栈,即:满递增堆栈、满递减堆栈、空递增堆栈、空

递减堆栈。

24.

25.8通道10位ADC和触摸屏接口;

26.支持小/大端方式

27.ARM体系结构使用单一、线性地址空间。将字节地址做为无符号数看待,范围为(0~

232-1)。

28.地址空间:8个存储器bank,每bank 128 MB(byte)(总共1GB)。

29.对于字对齐的地址A,地址空间规则要求如下:

地址位于A的字由地址为A、A+1、A+2和A+3的字节组成;

地址位于A的半字由地址为A和A+1的字节组成;

地址位于A+2的半字由地址为A+2和A+3的字节组成;

地址位于A的字由地址为A和A+2的半字组成。

30.ARM系统使用存储器映射I/O。I/O口使用特定的存储器地址,当从这些地址加载(用

于输入)或向这些地址存储(用于输出)时,完成I/O功能。

31.bank0~bank6都采用固定的bank起始地址。

32.每个bank支持可编程的8/16/32位数据总线宽度。

33.总线宽度和等待寄存器BWSCON:用来设置总线宽的和等待状态。

34.Bank控制寄存器BANKCONn:控制各bank的片选,访问周期。

35.刷新控制寄存器REFRESH:SDRAM的刷新控制寄存器。

36.BANKSIZE寄存器:用来设置BANK的容量。

37.支持从NAND Flash存储器和NOR Flash两种启动方式。在NAND Flash模式下,采用4 KB

内部缓冲器用于启动引导

38.Cache存储器采用写直达(Write-through)或写回(Write-back)操作来更新主存储器。

39.每个引脚端的功能通过端口控制寄存器(PnCON)来定义(配置)。

40.与配置I/O口相关的寄存器包括:端口控制寄存器(GPACON~GPHCON)、端口数据寄

存器(GPADAT~GPHDAT)、端口上拉寄存器(GPBUP~GPHUP)、杂项控制寄存器以及外部中断控制寄存器(EXTINTN)等。

41.在ARM系统中,支持复位、未定义指令、软中断、预取中止、数据中止、IRQ和FIQ 7

种异常,每种异常对应于不同的处理器模式,有对应的异常向量(固定的存储器地址)。

42.S3C2410A通过对程序状态寄存器(PSR)中的F位和I位进行设置控制CPU的中断响应。

如果设置PSR的F位为1,则CPU不会响应来自中断控制器的FIQ中断;如果设置PSR 的I位为1,则CPU不会响应来自中断控制器的IRQ中断。如果设置PSR的F位或I位设置为0,同时将中断屏蔽寄存器(INTMSK)中的相对应位设置为0,CPU响应来自中断控制器的IRQ或FIQ中断请求。

43.S3C2410A中的中断控制器能够接收来自56个中断源的请求;

44.S3C2440A中的中断控制器能够接收来自60个中断源的请求;

45.每个DMA控制器可以处理以下4种情况:(1)源和目的都在系统总线上;(2)源在系

统总线上,目的在外围总线上;(3)源在外围总线上,目的在系统总线上;(4)源和目的都在外围总线上。

46.S3C2410A每个DMA通道有9个控制寄存器,4个通道共有36个寄存器。每个DMA通

道的9个控制寄存器中有6个用于控制DMA传输,另外3个用于监控DMA控制器的状态。

47.如果在一个存储系统中,指令预取时使用的一个cache,数据读写时使用的另一个cache,

各自是独立的,这时称系统使用了独立的cache,用于指令预取的cache称为指令cache,用于数据读写的cache称为数据cache。

48.存储器按存储信息的功能,分为随机存取存储器(Random Access Memory,RAM)和只

读存储器(Read Only Memory,ROM)。

49.Flash memory(闪速存储器)是嵌入式系统中重要的组成部分,用来存储程序和数据,

掉电后数据不会丢失。

50.Bank控制寄存器BANKCONn:控制各bank的片选,访问周期。

混合编程技术中,子程序之间的调用必须遵循一定的调用规则,这些规则统称为ATPCS

1.ARM的异常有哪几种,各进入何种工作模式?他们退出各采用什么指令?

答:1)复位(Reset)异常(管理模式);

2)未定义指令(undefined instruction)异常(未定义模式);

3)软件中断(SWI)异常(管理模式);

4)指令预取中止(Prefech Abort)异常(中止模式);

5)数据访问中止(Data Abort)(中止模式);

6)快速中断请求(FIQ)(FIQ模式);

7)外部中断请求(IRQ)(IRQ模式)。

异常返回指令:1)SWI,未定义的返回:MOVS PC,R14;2)IRQ,FIQ,预取中止的返回:SUBS PC,R14,#4;3)数据中止返回并重新存取:SUBS PC,R14,#8

异常中断的优先级:复位(最高优先级)--> 数据异常中止--->FIQ --> IRQ--->预取指异常中止--->SWI---->未定义指令(包括缺协处理器)。

2.什么是小端和大端存储器组织?

答:1)小端存储器组织是较高的有效字节存放在较高的存储器地址,较低的有效字节存放在较低的存储器地址(同同小)。2) 大端存储器组织是较高的有效字节存放在较低的存储器地址,较低的有效字节存放在较高的存储器地址(正反大)。

15年春季微机与接口技术复习题讲解

14年春季学期微机接口技术复习题 供电信学院各专业复习参考 1、假设(CS)=3000H, (DS)=4000H, (ES)=2000H, (SS)=5000H, (AX)=2060H, (BX)=3000H, (CX)=5, (DX)=0, (SI)=2060H, (DI)=3000H, (43000H)=0A006H, (23000H)=0B116H, (33000H)=0F802H, (25060)=00B0H,下列各条指令为单独执行指令,前后无关系,请回到括号中的问题。 (1)SBB A X,BX ;完成的是(带借位减法)操作,AX=() (2) CMP A X,WORD PTR[SI+0FA0H] ;完成的是(两个数的比较)操作,AX=() (3) MUL BYTE PTR[BX] ;完成的是(两个数的乘法)操作,AX=() (4) DIV BH ;完成的是(两个数的除法)操作,AX=() (5) SAR AX,CL ;完成的是()操作,AX=() 2、假设(DS)=2000H,(ES)=3000H,(SS)=4000H,(SP)=100H,(BX)=200H,(SI)=0001,(DI)=0002,(BP)=256,字变量ARRAY偏移地址为0050H,(20250H)=1234H,(40100H)=00A0H,(40102H)=2200H。执行下列程序段并分析指令执行后的结果,(注意:不是单条指令),按给出的要求填空回答问题: (1)MOV AX,[BP][SI] 源操作数物理地址= H ,指令执行后(AX)= H (2)POP A X 源操作数物理地址= H ,指令执行后(AX)= H (3)MOV AL,[BX] 源操作数有效地址= H,指令执行后(AX)= H (4)LEA DI,ARRAY 源操作数的寻址方式是,指令执行后(DI)= H (5)JMP BX 指令执行后(IP)= H (6)INC BX 源操作数的寻址方式是 3、指出下列指令的错误,(要求说明错误的原因,并给出正确的写法) (1) MOV AH, BX (2) MOV [SI], [BX] (3) MOV AX, [SI][DI] (4) MOV BYTE PTR[BX],1000H (5) MOV DS,BP 4、若给定AX和BX的值如下, (1)(AX)=14C8H,(BX)=808DH (2)(AX)=D022H,(BX)=9F70H

微机原理与接口技术(第三版)课本习题答案

第二章 8086体系结构与80x86CPU 1.8086CPU由哪两部分构成它们的主要功能是什么 答:8086CPU由两部分组成:指令执行部件(EU,Execution Unit)和总线接口部件(BIU,Bus Interface Unit)。指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和EU控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、专用寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处8086CPU内部的并行操作体现在哪里答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。8086CPU 内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个逻辑地址呢答:8086系统中的物理地址是由20根地址总线形成的。8086系统采用分段并附以地址偏移量办法形成20位的物理地址。采用分段结构的存储器中,任何一个逻辑地址都由段基址和偏移地址两部分构成,都是16位二进制数。通过一个20位的地址加法器将这两个地址相加形成物理地址。具体做法是16位的段基址左移4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得物理地址。由于8086CPU的地址线是20根,所以可寻址的存储空间为1M字节,即8086系统的物理地址空间是1MB。逻辑地址由段基址和偏移地址两部分构成,都是无符号的16位二进制数,程序设计时采用逻辑地址,也是1MB。 6.8086系统中的存储器为什么要采用分段结构有什么好处 答:8086CPU中的寄存器都是16位的,16位的地址只能访问64KB的内存。086系统中的物理地址是由20根地址总线形成的,要做到对20位地址空间进行访问,就需要两部分地址

嵌入式系统原理复习题

嵌入式系统原理 一、选择题(30分) 1、假设Cortex-M4处理器的3级流水线,每级所耗时间均为0.1ms,不考虑流水线“断流”则顺序执行50条指令需要耗费时间____5.2___ 2、在下面的寄存器中,只能在特权级下进行访问的是() A.PC B.MSP C.R3 DAPSR 3、若R0的值为4,执行指令ORR R0,R0,#3后,R0的值是___7____ 4、下列指令中会对内存单元进行写操作的是() A. Add r0,r1,r2,lsl#1 B.ldr r0,[r1] C. bic r0,r0,#3 D.mov r0,r1 5、下列指令中,寻址方式为基址变址寻址的是() A.ldr r0,[r1,#0x0f] B.mov r0,r1 C.ldr r0,[r1] D.add r0,r1,r2,lsl#1 6、按照ATPCS规则,子程序的第5个参数通过__堆栈__传递。 7、若要把F组GPIO的模式寄存器GPIO_MODER的bit3和bit2位设置为二进制01,而其他位不变,下面可以实现这一功能的正确表达式是() A.GPIOF_MODER &=(~0x3)|0x1; B.GPIOF_MODER=0x1; C.GPIOF_MODER &=(0x3<<2)|(0x1<<2); D.GPIOF_MODER &=(~(0x3<<2))|(0x1<<2); 8、STM32F439的主锁相环(PLL)时钟是否就绪,可通过寄存器()进行判断。 A.RCC_CFGR B.RCC_PLLCFGR C.RCC_CR D.RCC_CIR 9、STM32F439的US ART1完成初始化工作后,若要发送数据,只要把需要发送的数据写入寄存器() https://www.sodocs.net/doc/0d17427211.html, ART1_SR https://www.sodocs.net/doc/0d17427211.html, ART1_DR https://www.sodocs.net/doc/0d17427211.html, ART1_BRR https://www.sodocs.net/doc/0d17427211.html, ART1_CR1 10、下列异常中,优先级可编程配置的异常是() A.NMI B.Hard fault C.SVC D.RESET 11、若已知STM32F439通用定时器TIM3预分频器的时钟由内部时钟CK_INT提供,CN_INT的频率为20MHz,预分频寄存器的值为1,要实现2us的定时,自动重载寄存器的值应为__19=ARR ___ 12、STM32F439的通用定时器TIM14,工作在PWM模式时,在计数器时钟频率不变的情况下,输出PWM波形的周期取决于寄存器()。 A.TIM14_CCR1 B.TIM14_ARR C.TIM14_CR1 D.TIM14_SR 13、Cortex_M4内核的嵌套向量中断控制器NVIC,要禁止一个中断,需要对寄存器()对应的位进行写1操作。 A.NVIC_ICERn B.NVIC_ISERn C.NVIC_ICPRn D.NVIC_ISPRn 14、STM32F439的外部中断/事件控制器EXTI,若要允许某个输入线下降沿触发中断和事件,需要设置的寄存器是(c)。 A.EXTI_PR B.EXTI_RTSR C.EXTI_FTSR D.EXTI_IMR 15、要取消STM32F439独立看门狗寄存器IWDG_PR的写保护,要对寄存器IWDG_KR寄存器写入____ 0x5555_____ 二、填空题(20分) 1、STM32F439复位后默认的运行模式是__线性模式________ ,默认级别是__特权级________。 2、Cortex_M4三级流水线的三个阶段分别是____取指_____、___译码_______、__执行________ 3、Cortex_M4内核复位后,读取0x00000000地址单元的值作为寄存器_(MSP)___的初始值;读取0x00000004地址单元的值作为寄存器__(PC)___的初始值。 4、把CONTROL的值读取到R0,完整的汇编指令是___(mrs r0,control)______;把R0的值写入到CONTROL,完整的汇编指令是____(msr control,r0)_________

(完整版)微机原理及接口技术(习题答案)

范文范例学习指导 第1章微机运算基础 习题和思考题 1.请完成以下计算: 174.66D=(10101110.10101)B=(AE. A8)H 10101110101.01011B=(1397.344)D=(575.58)H 4BCH=(010*********)B=()BCD 2.设字长为8位,X=(2A)16,当X分别为原码、补码、反码和无符号数的时候,其真值 是多少? 答:当X表示原码时,其真值为:+101010 当X表示补码时,其真值为:+101010 当X表示反码时,其真值为:+101010 当X表示无符号数数时,其真值为:00101010 3.设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出? 120+18 -33-37 -90-70 50+84 答:120+18 其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000 + 00010010 10001010 由于C s=0 ,C p=1,因此有溢出,结果错误 -33-37 其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111 +11011011 10111010 由于C s=1, C p=1,所以没有溢出,结果正确 -90-70 其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100 +10111010 01010110 由于C s=1, C p=0,所以有溢出,结果错误 50+84

其补码形式为:(50)补=00110010 (84)补=01010100 00110010 +01010100 10000110 由于C s=0, C p=1,所以有溢出,结果错误 4.请写出下列字符串的ASCII码值。 My name is Zhang san. 4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E 第2章 80X86微机系统 习题与思考题 1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么? 答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。 各部件的功能分别是:1、输入设备通过输入接口电路将程序和数据输入内存;2、运算器是进行算术运算和逻辑运算的部件,它是指令的执行部件;3、控制器是计算机的指挥中心,它负责对指令进行译码,产生出整个指令系统所需要的全部操作的控制信号,控制运算器、存储器、输入/输出接口等部件完成指令规定的操作;4、存储器用来存放程序、原始操作数、运算的中间结果数据和最终结果数据; 5、输出设备是CPU通过相应的输出接口电路将程序运行的结果及程序、数据送到的设备; 2.微处理器的发展过程是什么? 答:微型计算机的发展过程是: 第一代(1946~1957)——采用电子管为逻辑部件,以超声波汞延迟线、阴极射线管、磁芯和磁鼓等为存储手段;软件上采用机器语言,后期采用汇编语言。 第二代(1957~1965)——采用晶体管为逻辑部件,用磁芯、磁盘作内存和外存;软件上广泛采用高级语言,并出现了早期的操作系统。 第三代(1965~1971)——采用中小规模集成电路为主要部件,以磁芯、磁盘作内存和外存;软件上广泛使用操作系统,产生了分时、实时等操作系统和计算机网络。 第四代(1971~至今)——采用大规模集成电路(LSI)、超大规模集成电路(VLSI)为主要部件,以半导体存储器和磁盘为内、外存储器;在软件方法上产生了结构化程序设计和面向对象程序设计的思想。 3.简述80486微处理器的基本结构。 书12页 4.80486微处理器的工作模式有几种?当CS内容为1000H,IP内容为7896H,求在实地址 模式下的物理地址为多少? 答:实模式和保护模式及虚拟8086模式。当CS内容为1000H,IP内容为7896H,在实地

微机原理与接口技术复习题(本)

微机原理与接口技术复习题(本) 第1章概论 1. 什么是程序和指令? 2. 洪。诺依曼计算机的核心原理是什么? 3. 存储程序的概念是什么? 4. CPU由那三部分组成?主机由那几部分组成? 5. CPU对内存有那两种操作? 6. 325.625D=- B= H 234D= BCD 7. 已知X=-1110011B,试求[X]原、[X]反、[X]补。 8. 已知X=-1110111B ,Y=+1011010B,求[X+Y]补。 9. 已知X=-1101001B ,Y=-1010110B 计算X-Y。 第2章微型计算机基础 1. 微处理器内部由那三部分组成? 2. 控制器有那些功能? 3. 8086由那两部分组成?其功能是什么? 4. 熟悉8088最小模式下的主要引脚功能。 5. 指令队列有什么功能? 6. 8088的8个通用寄存器是什么?4个段寄存器是什么?两个控制寄存器是什么? 7. 什么是逻辑地址和物理地址,有什么关系什么? 8. 4个段寄存器中那一个段寄存器用户程序不用设置。 9. 什么是总线? 10. 总线周期中,什么情况下要插入TW等待周期? 11. 8088CPU中标志寄存器包含那些标志位什么? 第3 章、第4章8088指令系统与汇编语言程序设计 1. 什么是寻址方式? 8088CPU有那些寻址方式? 2. 试说明 MOV SI ,[BX ] 与LEA SI , [BX]两条指令的区别。 3. 设DS=212AH ,CS=0200H ,IP=1200H, BX=0500H , DATA=40H, [217A0H]=2300H, [217E0H]=0400H , [217E2H]=9000H ,试确定下列指令的转移地址: (1) JMP BX (2) JMP WORD PTR [BX] (3) JMP DWORD PTR [BX] 4. 设SP=2300H ,AX=50ABH ,BX=1234H ,执行PUSH AX 后SP=? 在执行PUSH BX ,POP AX后SP=?,AX=?,BX=?. 5. 已知AL=7BH ,BL=38H ,试问执行ADD AL ,BL 后的6个状态标志是什么? 6. 试判断下列程序执行后AX中的内容是什么。 MOV CL ,2 MOV AX ,0B7H ROL AX ,1

嵌入式系统原理与应用习题解析

1.8 练习题P14 1.选择题 (1)A 说明:嵌入式系统的发展趋势表现在以下几方面: 1.产品种类不断丰富,应用范围不断普及 2.产品性能不断提高 3.产品功耗不断降低,体积不断缩小 4.网络化、智能化程度不断提高 5.软件成为影响价格的主要因素 (2)D

说明:常见的嵌入式操作系统: VxWorks,Windows CE、uC/OS-II和嵌入式Linux。 (3)A 说明:VxWorks是美国WindRiver公司于1983年开发的一种32位嵌入式实时操作系统。 2.填空题 (1)嵌入式计算机 (2)微处理器外围电路外部设备 (3)板级支持包实时操作系统应用编程接口应用程序 (4)嵌入式处理器微控制器数字信号处理器 3.简答题 (1)简述嵌入式系统的定义和特点 答:定义:以应用为中心,以计算机技术为基础,软硬件可裁剪,应用系统对功能、可靠性、成本、体积、功耗有严格要求的专用计算机系统。 特点:专用性强、实时性好、可裁剪性好、可靠性高和功耗低等。(2)简述计算机系统的发展历程 第一阶段大致在20世纪70年代前后,可以看成是嵌入式系统的萌芽阶段; 第二阶段是以嵌入式微处理器为基础,以简单操作系统为核心的嵌入式系统; 第三阶段是以嵌入式操作系统为标志的嵌入式系统,也是嵌入式应用

开始普及的阶段; 第四阶段是以基于Internet为标志的嵌入式系统,这是一个正在迅速发展的阶段。 (3)简述MCU和DSP的区别 MCU是微控制器,DSP是数字信号处理器。 MCU相当于小型的电脑,内部集成的CPU、ROM、RAM、I/O总线,所以集成度高是它的特点。 DSP是专用的信息处理器,内部的程序是对不同的机器和环境进行特别优化,所以处理速度是最快的。 2.4 练习题 1. 填空题 (1) ARM7 ARM9 ARM9E ARM10E ARM11 (2) 精简指令集计算机 (3) Samsung ARM920T IIC总线 (4) BGA 显卡布线 (5) 1.8V 3.3V (6) 8 128 1 (7) S3C2410 64MB 64MB 2. 选择题 (1) D (2)C (3)A (4)B (5)B (6)C (7)D (8)C (9)C (10)B

微机原理与接口技术(第二版) 清华大学出版社

习题1 1.什么是汇编语言,汇编程序,和机器语言? 答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。 汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。 使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。 2.微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。 这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。 3.微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。 答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。 “存储程序控制”的概念可简要地概括为以下几点: ①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。 ②在计算机内部采用二进制来表示程序和数据。 ③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。 ④五大部件以运算器为中心进行组织。 4.请说明微型计算机系统的工作过程。 答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存

放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。 5.试说明微处理器字长的意义。 答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。 6.微机系统中采用的总线结构有几种类型?各有什么特点? 答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGP总线、IEEE1394总线、USB总线等类型。 7.将下列十进制数转换成二进制数、八进制数、十六进制数。 ①(4.75)10=(0100.11)2=(4.6)8=(4.C)16 ②(2.25)10=(10.01)2=(2.2)8=(2.8)16 ③(1.875)10=(1.111)2=(1.7)8=(1.E)16 8.将下列二进制数转换成十进制数。 ①(1011.011)2=(11.375)10 ②(1101.01011)2=(13.58)10 ③(111.001)2=(7.2)10 9.将下列十进制数转换成8421BCD码。 ① 2006=(0010 0000 0000 0110)BCD ② 123.456=(0001 0010 0011.0100 0101 0110)BCD 10.求下列带符号十进制数的8位基2码补码。 ① [+127]补= 01111111

微机原理与接口技术考试试题及答案A

《微机原理与接口技术》课程期末考试试卷(A卷,考试) 一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。每题2分,共30分) 1 .某微机最大可寻址的内存空间为16MB,其CPU地址总线至少应有( D )条。 A. 32 B. 16 C. 20 D. 24 2 .用8088CPU组成的PC机数据线是( C )。 A. 8条单向线 B. 16条单向线 C. 8条双向线 D. 16条双向线 3 .微处理器系统采用存储器映像方式编址时存储单元与I/O端口是通过( B )来区分的。 A. 不同的地址编码 B. 不同的读控制逻辑 C. 不同的写控制逻辑 D. 专用I/O指令 4 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为( D )。 A. 80H B. 28H C. E8H D. 01H 5 .在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令字为( B )。 A. ICW1,ICW2,ICW3 B. ICW1,ICW2,ICW4 C. ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW4 6 .6166为2Kx8位的SRAM芯片,它的地址线条数为( A )。 A. 11 B. 12 C. 13 D. 14 7 .在计算机系统中,可用于传送中断请求和中断相应信号的是( C )。 A. 地址总线 B. 数据总线 C. 控制总线 D. 都不对 8 .段寄存器装入2300H,该段的最大结束地址是( A )。 A. 32FFFH B. 23000H C. 33FFFH D. 33000H 9 .在进入DMA工作方式之前,DMA控制器当作CPU总线上的一个( A )。 A. I/O设备 B. I/O接口 C. 主处理器 D. 逻辑高 10 .在8086宏汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是( B )。 A. 汇编指令 B. 宏指令 C. 机器指令 D. 伪指令 11 .中断向量表占用内存地址空间为( A )。 A. 00000H~003FFH B. 00000H~000FFH C. 00000H~00100H D. FFF00H~FFFFFH 12 .实现CPU与8259A之间信息交换是( D )。A. 数据总线缓冲器 B. 级联缓冲/比较器 C. 读写控制电路 D. 数据总线缓冲器与读写控制电路 13 .Intel 8253的最大输入时钟频率是( B )。 A. 5MHz B. 2MHz C. 1MHz D. 4MHz 14 .完成两数相加后是否溢出的运算,用( C )标志位判别。 A. ZF B. IF C. OF D. SF 15 .8255A的方式选择控制字应写入( D )。 A. A口 B. B口 C. C口 D. 控制口

嵌入式系统复习题

一、 单项选择题 1、在CPU和物理内存之间进行地址转换时,( B)将地址从虚拟(逻辑)地址空间映射到物理地址空间。 A.TCB B.MMU C.CACHE D.DMA 2、进程有三种状态:( C)。 A.准备态、执行态和退出态 B.精确态、模糊态和随机态 C.运行态、就绪态和等待态 D.手工态、自动态和自由态 3、以下叙述中正确的是(C)。 A.宿主机与目标机之间只需要建立逻辑连接即可 B.在嵌入式系统中,调试器与被调试程序一般位于同一台机器上 C.在嵌入式系统开发中,通常采用的是交叉编译器 D.宿主机与目标机之间的通信方式只有串口和并口两种 4、中断向量是指(C)。 A.中断断点的地址 B.中断向量表起始地址 C.中断处理程序入口地址 D.中断返回地址 5、在微型计算机中,采用中断方式的优点之一是(C)。 A.简单且容易实现 B.CPU可以不工作 C.可实时响应突发事件 D.传送速度最快 6、在ARM处理器中,(A)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。 A.CPSR B.SPSR C.PC D.IR 7、嵌入式系统的三要素下面哪一个不是:( B )。 A、嵌入 B、存储器 C、专用 D、计算机 8、μCOS-II操作系统属于( B )。 A、顺序执行系统 B、占先式实时操作系统 C、非占先式实时操作系统 D、分时操作系统 9、ARM寄存器组有( C )个状态寄存器。 A、7 B、32 C、6 D、37 10、C++源程序文件的默认扩展名为( A )。 A、cpp B、exe C、obj D、lik 11、在下列ARM处理器的各种模式中,( D )模式有自己独立的R8-R14寄存器。 A、系统模式(System) B、终止模式(Abort) C、中断模式(IRQ) D、快中断模式(FIQ)

微机原理与接口技术考试复习题(有答案)

二、填空题 I. 8088 CPU 地址总线为 20 位,片外数据总线为 8 位 2. DMA 可以工作在 __________ 状态和 __________ 状态下,区分当前DMAT 作在什么状态下。 5. ____________________________________________________________ 在总线上要完成一次数据传输一般要经历如下阶段: ______________________________________________________________________ 、 _______________ 、 _________________ 和 _______________ ° 6. 8255A 是 芯片,有 种工作方式; 7. 8253是 芯片,内部有 ________________________________________ 个端口地 址,其中的每个计数器可作为 进制和 进制计数 & 从8253计数器中读出的计数值 ____________ 读出的减一计数器当前值。(是、不是) 9 .串行通信包括 _______________ ___ 和 ______________ 两种方式。 10. 158的16位二进 ____________ ,反码为 _______________ ° II. -20的8位二进制补码为 ,原码为 —反码为― ° 12?操作数寻址方式主要有 、— 、 和—4 类。 13. 中断过程包括 、—、 「 和 4 个阶段。 14. I/O 端口地址的编制方式是— 和— ° 《微型计算机原理及接口技术》试题 (120分钟) 一.单项选择题(在每小题的四个备选答案中选岀一个正确的 1. 8086CPU 芯片的外部引线中,数据线的条数为 D.20 条 会让岀( A.6 条 B.8 条 C.16 条 2. 8086CPI 工作在总线请求方式时, A.地址总线 B. C.地址和数据总线 D. ° 数据总线 地址、数据和控制总线 上° 3. 8086在执行OUT DX,AL 指令时,AL 寄存器的内容输出到( A.地址总线 B .数据总线 4. 8086CPU 勺I/O 地址空间为( A . 64K B B . 1MB C ?存储器 D ?寄存器 )字节。 C . 256B .1024B 5. 6. 7. 当8086CPU 读I /O 接口时,信号M k IO 和DT Z R 的状态必须是( A.00 B.01 C.10 D.11 在8088CPI 中,用于寄存器间接寻址输入输出指令的寄存器是( A. AX B. BX C. CX D. DX 两片8259A 级联后可管理( A . 15 B.16 C.32 & 8086中断系统中优先级最低的的是( A.可屏蔽中断 B. 不可屏蔽中断 9. CPU 在执行IN AL ,DX 指令时,其( A . IO/M 为高,—RD 为低 —B C . IO/M 为低;—RD 为低 —D 10. 内存从A4000H 到CBFFFH 共有( A.124K B.160K C.180K D.224K )级中断。 D.64 )° C.单步中断 D. 除法出错 IO/M IO/M 为高,WR 为尸 为低,WR 为叶 11.8088CPU 中的CS 寄存器是一个多少位的寄存器?( A.8 位 B.16 位 C.24 位 D.32 位 12?地址译码器的输岀一般可为接口的( A .片选 B ?数据输入 C )信号。 .地址 13. 8255工作在方式0时,下面哪种说法正确( A. B. C. D. 、B 、C 三个口输入均有锁存能力 只有A 口输入有锁存能力 只有C 口输入有锁存能力 、B 、C 三个口输入均无锁存能力 ) 14. 实现DMA 传送,需要( A.CPU 通过执行指令来完成 C.CPU 利用查询方式来完成 15. CPU 在执行 OUT DX AL 指令时,( A. AL B . DX C 16. 微机的各组成部分,用 A )数据总线 B )系统总线 D .控制 利用中断方式来完成 不需要CPU 参与即可完成 B.CPU D. )寄存器的内容送到地址总线上。 .AX DL B__巴它们连在一起。 C )控制总线 D )地址总线

微机原理与接口技术学习心得

本学期微机原理课程已经结束,关于微机课程的心得体会甚多。微机原理与接口技术作为一门专业课,虽然要求没有专业课那么高,但是却对自己今后的工作总会有一定的帮助。记得老师第一节课说学微机原理是为以后的单片机打基础,这就让我下定决心学好微机原理这门课程。 初学《微机原理与接口技术》时,感觉摸不着头绪。面对着众多的术语、概念及原理性的问题不知道该如何下手。在了解课程的特点后,我发现,应该以微机的整机概念为突破口,在如何建立整体概念上下功夫。可以通过学习一个模型机的组成和指令执行的过程,了解和熟悉计算机的结构、特点和工作过程。 《微机原理与接口技术》课程有许多新名词、新专业术语。透彻理解这些名词、术语的意思,为今后深入学习打下基础。一个新的名词从首次接触到理解和应用,需要一个反复的过程。而在众多概念中,真正关键的并不是很多。比如“中断”概念,既是重点又是难点,如果不懂中断技术,就不能算是搞懂了微机原理。在学习中凡是遇到这种情况,绝对不轻易放过,要力求真正弄懂,搞懂一个重点,将使一大串概念迎刃而解。 学习过程中,我发现许多概念很相近,为了更好地掌握,将一些容易混淆的概念集中在一起进行分析,比较它们之间的异同点。比如:微机原理中,引入了计算机由五大部分组成这一概念;从中央处理器引出微处理器的定义;在引出微型计算机定义时,强调输入/输出接口的重要性;在引出微型计算机系统的定义时,强调计算机软件与计算机硬件的相辅相成的关系。微处理器是微型计算机的重要组成部分,它与微型计算机、微型计算机系统是完全不同的概念在微机中,最基础的语言是汇编语言。汇编语言是一个最基础最古老的计算机语言。语言总是越基础越重要,在重大的编程项目中应用最广泛。就我的个人理解,汇编是对寄存的地址以及数据单元进行最直接的修改。而在某些时候,这种方法是最有效,最可靠的。 然而,事物总有两面性。其中,最重要的一点就是,汇编语言很复杂,对某个数据进行修改时,本来很简单的一个操作会用比较烦琐的语言来解决,而这些语言本身在执行和操作的过程中,占有大量的时间和成本。在一些讲求效率的场合,并不可取。 汇编语言对学习其他计算机起到一个比较、对照、参考的促进作用。学习事物总是从最简单基础的开始。那么学习高级语言也当然应当从汇编开始。学习汇

嵌入式系统原理及接口技术复习题

一、简答题 1.什么是嵌入式系统?嵌入式系统的特点是什么? 答:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能, 可靠性,成本,体积,功耗严格要求的专用计算机系统 特点:与应用密切相关,实时性,复杂的算法,制造成本,功耗,开发和调试,可 靠性,体积 2.简要说明嵌入式系统的硬件组成和软件组成。 答:硬件组成:微处理器,存储器,输入设备和输出设备。 软件组成:操作系统,文件系统,图形用户接口,网络系统,通用组建模块。 3.S3C2410A的AHB总线上连接了那些控制器?APB总线上连接了那些部件? AHB:LCD控制器,LCD DMA,总线控制器,USB主控制器,中断控制器,ExtMaster,电源管理,Nandflash控制器,储存器控制器。 APB:通用异步收发器,内部集成电路总线(IIC),USB设备控制器,集成电路内部 声音总线(IIS),MMC/SD/SDIO主控制器,通用I/O端口(GPIO),看门狗定时器(WDT),定时时钟(RTC),总线控制器,A/D转换器,串行外设接口,定时器/脉宽调制。 4.ARM体系结构支持几种类型的异常,并说明其异常处理模式和优先级状态? 答,支持7种类型的异常 异常处理过程:(进入异常)PC→LR,CPRS→SPSR,设置CPSR的运行模式位,跳转 到相应的异常处理程序,(异常返回)LR→PC,SPSR→CPSR,若在进入异常处理时 设置中断禁止位,要在此清楚,复位异常处理程序不需要返回。 Reset>数据中指>快速中断请求(FIQ)>中断请求(IRQ)>指令预取中止> 未定义指令和软件中止。 5.存储器生长堆栈可分为哪几种?各有什么特点? 4种,满递增堆栈,满递减堆栈,空递增堆栈,空递减堆栈。 6.简述存储器系统层次结构及特点。 答:层次结构:包括Cache,主存储器和辅助存储器 特点: 7.简述I2S总线接口的启动与停止过程。 通过I2S控制寄存器IISCON控制,当控制寄存器IISCON的地址为0=I2S禁止(停止); 当控制寄存器IISCON的地址为1=I2S允许(开始)。 8.简述ARM系统中的中断处理过程。 中断处理过程包括:中断请求、中断排队或中断判优、中断响应、中断处理和中断返回 9.ARM微处理器支持哪几种运行模式?各运行模式有什么特点? User:用户模式。绝大部分的任务执行都在这种操作模式下,此为正常的程序执行 模式。 FIQ:快速中断模式。支持数据传送或通道处理。 IRQ:普通中断模式。用于一半中断处理。 Supervisor:管理模式。一种操作系统受保护的方式。 Abort:中止模式。在访问数据中止后或指令预取中止后进入中止方式。 System:系统模式。是操作系统一种特权级的用户方式。 Undef:未定义模式。当执行未定义指令时会进入这种操作模式。

微机原理与接口技术习题答案

《微机原理与接口技术》习题答案 一、单项选择题 1、80486CPU进行算术和逻辑运算时,可处理的信息的长度为( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面关于微处理器的叙述中,错误的是( C ) 。 A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片 B、一台计算机的CPU含有1个或多个微处理器 C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分 D、不同型号的CPU可能具有不同的机器指令 3、若用MB作为PC机主存容量的计量单位,1MB等于( B )字节。 A、210个字节 B、220个字节 C、230个字节 D、240个字节 4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。 A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出 B、两个整数相加,若结果的符号位为0,则一定发生溢出 C、两个整数相加,若结果的符号位为1,则一定发生溢出 D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出 5、运算器的主要功能是( C )。 A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算 6、指令ADD CX,55H[BP]的源操作数的寻址方式是(D )。 A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址 7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,执行SUB SI,BP后,则( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]执行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、实模式下80486CPU对指令的寻址由(A )决定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486汇编语言的伪操作指令定义: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 则

《微机原理与接口技术》复习练习题与答案

13级《微机原理与接口技术》复习练习题与答案 (韶关学院计算机科学学院彭玄璋) 一、填空题 1、8086/8088 CPU内部结构按功能分为两部分,即由执行单元与总线接口单元组成。 2、若CPU的数据线宽度为16位,则它的字长为16 位;地址线宽度为20位,则它的寻址空间为1MB 。 3、8086CPU为了适应各种应用场合有两种工作模式,即就是最小模式与 最大模式。 4、8086/8088CPU复位后,CS的内容为 0FFFFH ,IP的内容为 0000H 。 5、8086的16位标志寄存器包括 6 个状态标志位与 3 个控制标志位。 6、计算机的I/O端口地址的编址方式有统一编址与独立编址 , 而8086CPU寻址外设采用独立编址方式。 7、CPU与外设间有4种I/O信息传送方式,即无条件传送、查询传送 中断传送、直接存储器存取(DMA) 。 8、若某输出外设的I/O接中的数据端口地址为100H,要将字节数据从8086CPU 输出到外设的指令就是 MOV DX,100H 与 OUT DX,AL 。 9、响应可屏蔽中断INTR的条件就是控制标志IF= 1 。 10、若8253的某一计数器用于输出方波,该计数器的工作方式为 3 ;若该计数器输入频率为100KHz,输出方波频率为10KHz,则计数初值应设为10 。 11、串行通信协议分为异步通信与同步通信。 12、波特率就是指单位时间内传送二进制数据的位数。 13、8088 组成的系统中,存储器分若干个不超过64K 字节的段。 14、当8088CPU的INTR端输入一个高电平时, 可屏蔽中断获得了中断请求。 15、8088工作于最小工作模式时,控制总线由CPU本身产生,工作于最大工作模式时,控制总线由总线控制器8288 产生。 16、数据的并行I/O方式就是以字节或字为单位进行传送;数据的串行I/O

嵌入式系统原理与应用习题答案

版权说明 本文件中出现的任何文字叙述、文件格式、插图、照片、方法、过程等内容,除另有特别注明,版权均属本人所有。 ----WangYiwei 由于我正在学习“嵌入式系统原理与应用——基于ARM微处理器和Linux操作系统”这门课程,网络上找不到课后习题答案。因此本人通过认真地做习题,不懂百度,查阅相关书籍等途径,整理了一份答案,可供各位参考。 注意:答案并不一定完全正确,有异议的答案欢迎提出来大家一起探讨。 练习题P14 1.选择题 (1)A 说明:嵌入式系统的发展趋势表现在以下几方面: 1.产品种类不断丰富,应用范围不断普及 2.产品性能不断提高 3.产品功耗不断降低,体积不断缩小 4.网络化、智能化程度不断提高 5.软件成为影响价格的主要因素 (2)D 说明:常见的嵌入式操作系统: VxWorks,Windows CE、uC/OS-II和嵌入式Linux。 (3)A 说明:VxWorks是美国WindRiver公司于1983年开发的一种32位嵌入式实时操作系统。 2.填空题 (1)嵌入式计算机 (2)微处理器外围电路外部设备 (3)板级支持包实时操作系统应用编程接口应用程序 (4)嵌入式处理器微控制器数字信号处理器 3.简答题 (1)简述嵌入式系统的定义和特点 答:定义:以应用为中心,以计算机技术为基础,软硬件可裁剪,应用系统对功能、可靠性、成本、体积、功耗有严格要求的专用计算机系统。 特点:专用性强、实时性好、可裁剪性好、可靠性高和功耗低等。

(2)简述计算机系统的发展历程 第一阶段大致在20世纪70年代前后,可以看成是嵌入式系统的萌芽阶段; 第二阶段是以嵌入式微处理器为基础,以简单操作系统为核心的嵌入式系统; 第三阶段是以嵌入式操作系统为标志的嵌入式系统,也是嵌入式应用开始普及的阶段; 第四阶段是以基于Internet为标志的嵌入式系统,这是一个正在迅速发展的阶段。 (3)简述MCU和DSP的区别 MCU是微控制器,DSP是数字信号处理器。 MCU相当于小型的电脑,内部集成的CPU、ROM、RAM、I/O总线,所以集成度高是它的特点。 DSP是专用的信息处理器,内部的程序是对不同的机器和环境进行特别优化,所以处理速度是最快的。 练习题 1. 填空题 (1) ARM7 ARM9 ARM9E ARM10E ARM11 (2) 精简指令集计算机 (3) Samsung ARM920T IIC总线 (4) BGA 显卡布线 (5) (6) 8 128 1 (7) S3C2410 64MB 64MB 2. 选择题 (1) D (2)C (3)A (4)B (5)B (6)C (7)D (8)C (9)C (10)B 3. 简答题 (1)ARM和S3C2410X有什么关系? S3C2410是韩国三星公司生产的嵌入式处理器,它采用了ARM公司的ARM920T(即ARM9)内核 (2)ARM7是32位RISC处理器,使用3级流水线,采用冯 ?诺依曼体系结构,不支持MMU。 (3)ARM8是32位RISC处理器,使用5级流水线,采用哈佛体系结构,支持MMU。 (4)S3C2410X芯片有27根地址线,8根片选线(nGCS),32根数据线。 (5)S3C2410X芯片内部集成了一个LCD控制器,SDRAM控制器,3个通道UART,4个通道DMA,4个具有PWM 功能的计时器和一个内部时钟,8通道的10位ADC。 (6)ARM体系结构有哪几种工作状态?又有哪几种运行模式?其中哪些为特权模式?哪些为异常模式?并指出处理器在什么情况下进入相应模式?

《微机原理与接口技术》复习练习题与答案(NEW)

15级《微机原理与接口技术》复习练习题与答案 (韶关学院计算机科学学院彭玄璋) 一、填空题 1、8086/8088 CPU内部结构按功能分为两部分,即由执行单元和 总线接口单元组成。 2、若CPU的数据线宽度为16位,则它的字长为 16 位;地址线宽 度为20位,则它的寻址空间为 1MB 。 3、8086CPU为了适应各种应用场合有两种工作模式,即是最小 模式和最大模式。 4、8086/8088CPU复位后,CS的内容为 0FFFFH ,IP的内容为 0000H 。 5、8086的16位标志寄存器包括 6 个状态标志位和 3 个控制标志位。 6、计算机的I/O端口地址的编址方式有统一编址和独立编 址, 而8086CPU寻址外设采用独立编址方式。 7、CPU与外设间有4种I/O信息传送方式,即无条件传送、 查询传送 中断传送、直接存储器存取(DMA)。 8、若某输出外设的I/O接中的数据端口地址为100H,要将字节数 据从8086CPU输出到外设的指令是 MOV DX,100H 和 OUT DX, AL 。 9、响应可屏蔽中断INTR的条件是控制标志IF= 1 。 10、若8253的某一计数器用于输出方波,该计数器的工作方式为 3 ;若该计数器输入频率为100KHz,输出方波频率为10KHz,则

计数初值应设为 10 。 11、串行通信协议分为异步通信和同步通信。 12、波特率是指单位时间内传送二进制数据的位数。 13、8088 组成的系统中,存储器分若干个不超过 64K 字节的段。 14、当8088CPU的INTR端输入一个高电平时,可屏蔽中断获得了中断请求。 15、8088工作于最小工作模式时,控制总线由 CPU本身产生,工作于最大工作模式时,控制总线由总线控制器8288 产生。16、数据的并行I/O方式是以字节或字为单位进行传送;数据的串行I/O方式是以位为单位进行传送。 17、从地址/数据复用线中分离出地址信息需用逻辑芯片锁存 器,地址/数据复用线中的双向数据传送需用逻辑芯片双向缓冲器。 18、若8253的某一计数器用于输出方波,该计数器的工作方式为3 ;若该计数器的输入频率为100KHz,输出方波频率为10KHz,则计数初值应设置为 10 。 19、8237A的四种工作方式为单字节传送、块传送、请求传送、级连方式。 20、串行通信线路有三种连接方式,即单工方式、半双工方式 和全双工方式。 21、8086CPU时钟频率为5MHZ时,它的典型总线周期 为 800 ns。

相关主题