搜档网
当前位置:搜档网 › 数字电子技术试卷及答案五套

数字电子技术试卷及答案五套

数字电子技术试卷及答案五套
数字电子技术试卷及答案五套

数字电子技术试卷

一、选择题:

A组:

1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的

A、00100

B、10100

C、11011

D、11110

2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和

C、逻辑函数的最简或与式

D、逻辑函数的最大项之和

3、在下列逻辑电路中,不是组合逻辑电路的是(D)

A、译码器

B、编码器

C、全加器

D、寄存器

4、下列触发器中没有约束条件的是(D)

A、基本RS触发器

B、主从RS触发器

C、同步RS触发器

D、边沿D触发器

5、555定时器不可以组成D。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.J K触发器

6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有

B、无

C、允许

D、不允许

7、(D)触发器可以构成移位寄存器。

A、基本RS触发器

B、主从RS触发器

C、同步RS触发器

D、边沿D触发器

8、速度最快的A/D转换器是(A)电路

A、并行比较型

B、串行比较型

C、并-串行比较型

D、逐次比较型

9、某触发器的状态转换图如图所示,该触发器应是( C )

A. J-K触发器

B. R-S触发器

C. D触发器

D. T触发器

10.(电子专业作)对于VHDL以下几种说法

错误的是(A )

A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成

C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚

D 结构体是描述元件内部的结构和逻辑功能

B组:

1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )

A.二进制

B.八进制

C. 十进制

D.十六进制

2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )

A.0101

B.0110

C. 0111

D. 1000

3、在图1所示电路中,使

__

A

Y 的电路是---------------------------------------------( A )

A. ○1

B. ○2

C. ○3

D. ○4

4、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )

A. 单稳态触发器

B. 施密特触发器

C. D触发器

D. 多谐振荡器

5、多谐振荡器有-------------------------------------------------------------------------------( C )

A. 两个稳态

B. 一个稳态

C. 没有稳态

D. 不能确定

6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )

A. 与门

B. 与非门

C. 或非门

D. 异或门

7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )

A. 编码器

B. 计数器

C. 译码器

D. 数据选择器

8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )

A. 延迟

B. 超前

C. 突变

D. 放大

9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的

时序电路--------------------------------------------------------------------------------( C )

A. RS触发器

B. JK触发器

C. D触发器

D. T触发器

10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )

A. ○1

B. ○2

C. ○3

D. ○4

C组:

1.十进制数25用8421BCD码表示为 B 。

A.11001

B.0010 0101

C.100101

D.10001

2. 当逻辑函数有n个变量时,共有 D 个变量取值组合?

A. n

B. 2n

C. n2

D. 2n

3.在何种输入情况下,“与非”运算的结果是逻辑0。D

A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

4.存储8位二进制信息要D个触发器。

A.2

B.3

C.4

D.8

5.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端 A 。 A.J =K =1 B.J =0,K =1 C.J =0,K =0 D.J =1,K =0 6.多谐振荡器可产生 B 。

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波 7.在下列逻辑电路中,不是组合逻辑电路的是 A 。 A.译码器 B.编码器 C.全加器 D.寄存器 8.八路数据分配器,其地址输入端有 B 个。 A.2 B.3 C.4 D.8

9.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。

A.1

B.2

C.4

D.8 10.一个无符号8位数字量输入的DAC ,其分辨率为 D 位。 A.1 B.3 C.4 D.8

D 组:

1、下列四个数中,最大的数是( B ) A 、(AF )16 B 、(001010000010)8421BCD C 、(10100000)2 D 、(198)10

2、下列关于异或运算的式子中,不正确的是( B ) A 、A ⊕A=0 B 、1=⊕A A

C 、A ⊕0=A

D 、A ⊕1=A

3、下列门电路属于双极型的是( A ) A 、OC 门 B 、PMOS C 、NMOS D 、CMOS

4、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A ) A 、RS=X0 B 、RS=0X C 、RS=X1 D 、RS=1X

5、如图所示的电路,输出F 的状态是( D )

A 、A

B 、A

C 、1

D 、0

6、AB+A 在四变量卡诺图中有( B )个小格是“1”。

A 、13

B 、12

C 、6

D 、5 7、二输入与非门当输入变化为( A )时,输出可能有竞争冒险。

A. 01→10

B. 00→10

C. 10→11

D. 11→01

8、N个触发器可以构成能寄存( B )位二进制数码的寄存器。

A.N-1

B.N

C.N+1

D.2N

9、以下各电路中,( B )可以产生脉冲定时。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.石英晶体多谐振荡器

10、输入至少( B )位数字量的D/A转换器分辨率可达千分之一。

A. 9

B. 10

C. 11

D. 12

二、判断题:

A组:

1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。(√)

2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。(√)

3、有冒险必然存在竞争,有竞争就一定引起冒险。(×)

4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系(×)

5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。(×)

B组:

1、时序电路无记忆功能,组合逻辑电路有记忆功能。--------------------------------------(×)

2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。(×)

3、基本的RS触发器是由二个与非门组成。----------------------------------------------------(√)

4、A/D转换器是将数字量转换为模拟量。-----------------------------------------------------(×)

5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。----------------------------(√)

C组:

1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(×)

2.三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)

3.D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。(×)

4.编码与译码是互逆的过程。(√)

5.同步时序电路具有统一的时钟CP控制。(√)

D组:

1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。(×)

2、D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。(×)

3、用数据选择器可实现时序逻辑电路。(×)

4、16位输入的二进制编码器,其输出端有4位。(√)

5、时序电路不含有记忆功能的器件。( × )

三、 填空题:

A 组:

1、数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路、

时序逻辑电路 。

2、 三态门的三种状态是指___0____、___1___、____高阻___。

3、实现A/D 转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。 4、将十进制转换为二进制数、八进制数、十六进制数:

(25.6875D )=( B )=( O )

5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。

6、半导体数码显示器的内部接法有两种形式:共 阳极 接法和

共 阴极 接法。

7

8、已知L=A C +B C ,则L 的反函数为F =_______。

9、基本RS 触发器,若现态为1,S =R =0,则触发状态应为____1___。

10、(电子专业选作)ROM 的存储容量为1K ×8,则地址码为__10____位,数据线为_____8______位。

B 组:

1、请将下列各数按从大到小的顺序依次排列:(246)8;(165)10;(10100111)2;(A4)16 (10100111)2> (246)8 > (165)10 > (A4)16

2、逻辑函数有三种表达式: 逻辑表达式 、 真值表 、 卡诺图 。

3、TTL 逻辑门电路的典型高电平值是 3.6 V ,典型低电平值是 0.3 V 。

4、数据选择器是一种 多个 输入 单个 输出的中等规模器件。

5、OC 门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。

6、逻辑表达式为__

__

B A

C A BC F ++= ,它存在 0 冒险。

7、时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。

8、触发器按逻辑功能可以分为 RS 、D 、JK 、T 四种触发器。

9、双稳态触发器电路具有 两个稳态 , 并能 触发翻转 的两大特性。 10、模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。

C 组:

1、二进制(1110.101)2转换为十进制数为_____14.625_________。

2、十六进制数(BE.6)16转换为二进制数为________(10111110.011)2___。

3、F=A BCD+A B C+AB C +ABC =Σm(__7,10,11,12,13,14,15_______)。

4、F=AC+B D 的最小项表达式为_Σm (1,3,9,10,11,14,15)____________________。 5.一个基本R S 触发器在正常工作时,它的约束条件是R +S =1,则它

不允许输入

S = 0 且R = 0 的信号。

6.555定时器的最后数码为555的是 T T L 产品,为7555的是C M O S 产品。

7、TTL 与非门的多余输入端悬空时,相当于输入_____高____电平。

8.数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路 、时序逻辑电路 。

9.对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。

10、F=AB+C 的对偶函数是_______ F 1=(A+B )·C ______________。

D 组:

1、将(234)8按权展开为 2×82+3×81+4×80 。

2、(10110010.1011)2=( 262.54 )8=( B2.B )16

3、逻辑函数F=A +B+C D 的反函数F = A B (C+D ) 。

4、逻辑函数通常有 真值表 、 代数表达式 、 卡诺图 等描述形式。

5、施密特触发器具有 回差 现象,又称 电压滞后 特性。

6、在数字电路中,按逻辑功能的不同,可以分为 逻辑电路 和 时序电路 。

7、消除冒险现象的方法有 修改逻辑设计 、 吸收法 、 取样法 和 选择可靠编码 。

8、触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。

9、逻辑代数运算的优先顺序为 非 、 与 、 或 。

10、寄存器按照功能不同可分为两类: 移位 寄存器和 数码 寄存器。

四、 综合题 A 组:

1、用代数法化简: C A C B C A AB Y __

______+++=

解:__

__

__

__

__

____

)(C B AB A A C B AB C C A C B AB Y ++=++=+++=

B A

C B B A +=++=__

____

2、 卡诺图化简:

解:__

C B Y +=

__

C

3、电路如下图所示,已知输入波形,试写出

Y 的逻辑表达式并画出输出波形。

解:__

B A Y =

4、跟据给定的i u 波形,画出电路的输出0u 。

解:

5、用8选1数据选择器74LS151实现函数。

C B C A B A F ++=

解:(1)将输入变量C 、B 、A 作为8选1数据选择器的地址码A 2、A 1、A 0。

(2)使8选1数据选择器的各数据输入D 0~D 7分别与函数F 的输出值一一相对应。 即:A 2A 1A 0=CBA , D 0=D 7=0 D 1=D 2=D 3=D 4=D 5=D 6=1 则8选1数据选择器的输出Q 便实现了函数C B C A B A F ++=。

6、分析下图所示的时序逻辑电路,设触发器的初态为Q1=Q0=0,试: (1) 写出输出方程,驱动方程,状态方程; (2) 列出状态转换真值表;、 (3) 画出时序图;

(4) 分析电路的逻辑功能。

Q X 0CP Q 1

Z

解:

1. 写出各逻辑方程:

驱动方程: J 0=K 0=1 J 1=K 1=n

Q X 0⊕

将驱动方程代入JK 触发器的特性方程n n n Q K Q J Q +=+1,得: 次态方程: n

n Q Q 010=+

n n

n n n n n Q Q X Q Q X Q Q X Q 10101011)()()(⊕⊕=⊕+⊕=+

输出方程: n

n Q Q Z 01=

2. 列出状态表如表所示。

3. 画出状态图及波形图如图解所示。

Q 1Q 0

X/Z

Q X 0CP Q 1

Z

(a ) (b )

4. 逻辑功能分析

由状态图可以很清楚地看出电路状态转换规律及相应输入、输出关系:该电路一共有4个状态00、01、10、11。当X =0时,按照加1规律从00→01→10→11→00循环变化,并每当转换为11状态(最大数)时,输出Z =1。当X =1时,按照减1规律从11→10→01→00→11循环变化。所以该电路是一个可控的四进制计数器,其中Z 是进位信号输出端。

B 组:

1、用公式法化简下列逻辑表达式

(1)(A+B )(A +B ) (2)A+B+C+A B C =A B+A B =1 2、用卡诺图化简下列逻辑表达式

(1) F (A ,B ,C ,D )=∑m (0,1,2,3,5,7)

F=A B + A D

3、试画出Q 端波形,设初始J=1,Q=0,悬空表示接高电平

4、用74LS138和门电路实现函数F = A B C +A B +B C ,并画出逻辑电路图。

F=64210Y Y Y Y Y ????

5、试设计一个满足下图功能的组合逻辑电路

1.真值表

A B C

L

L=AC+BC

6、分析下图时序电路(设初

始状态为0)

1、列出时钟方程和驱动方程

2、列出状态方程

3、列出状态表

4、画出状态图

5、描述电路功能

解:1、时钟方程:CP 1=CP 2=CP 3=CP 驱动方程为:

n Q D 13= n Q D 32= n Q D 21=

2、D 触发器的特性方程为: Q n+1=D 状态方程为:

n n Q Q 11

3=+ n n Q Q 312=+ n n Q Q 2

11=+ 3、状态表

4、状态图

(a ) (b )

5、功能:同步六进制计数器,电路不能自启动。

C 组:

1、用代数法化简:F (A ,B ,C ,D ) = Σm (1,2,6,7,8,9,10,13,14,15) 参考答案:

F=B C D+CD+BC+ABD (或ACD )+A B D(或A B C)

2、用卡若图化简:F (A ,B ,C ,D ) = Σm (2,3,4,5,8,9,14,15)

参考答案:

F=A B C+A B C+ ABC+A B C

3.分析下图逻辑电路图的功能

参考答案: Y=A B +B C +A C

由真值表可以看出,只有当A ,B ,C 三个变量全部相等的时候,输出是1,其余输出是0,这实际上是一个同比较器,即输入变量不等时,输出是1,否则输出是0

4. 试分析图示时序电路,列出它的状态转换真值表,画出状态转换图及相应的输出波形Q 1及Q 2,并说明电路的功能.

CP

5.用74LS138和门电路实现下面多输出函数,画出逻辑电路图。

C B A C B Y ??+?=1

C B C B A C B A Y ?+??+??=2 AC Y =3

6. 用下降沿触发的JK 触发器,设计一个按自然序进行计数的同步七进制加法计数器。

参看教材119页13题

7.(电子专业选作)试用ROM 实现下列函数

参考答案:

D 组:

1、利用公式进行化简(10)

F=AD+A D +AB+A C+BD+ACEF+B EF+DEFG

解: F=AD+A D +AB+A C+BD+ACEF+B EF+DEFG =A+ AB+A C+BD+ACEF+B EF+DEFG

ABC C B A C B A C B A Y +++=1CA BC Y +=2ABCD D C AB D C B A D BC A CD B A D C B A Y +++++=3BCD

ACD ABD ABC Y +++=4

=A+A C+BD+B EF+DEFG =A+C+ BD+B EF+DEFG = A+C+ BD+B EF

2、利用卡诺图进行化简(10)

)D C A D C (A B C )(A F +?⊕=

解:)D C A D C (A B C )(A F +?⊕=

=)D C A D C A (B C A ++⊕ =A C +AC+A B C D +A B C D

F=A C + AC+B D

3、用普通机械开关转接电平信号时,在触点接触瞬间常因接触不良而出现“颤抖”现象,

(3)画出波形图如下:

5、分析如图所示电路,说明电路实现的逻辑功能。(15)

A

C

解:(1)根据逻辑电路图写出各个输出端Y1、Y2、Y3的逻辑表达式:

A C

AB Y =1,BC Y =2,CA Y =3,AC BC AB Y Y Y Y 321==

(2)将逻辑表达式进行化简,得:

AC BC AB Y Y Y Y 321== ——> CA BC AB Y ++=

A B C F

(3)根据表达式列出真值表:

(4)由真值表判断电路的逻辑功能为:

当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。

《数字电路与逻辑设计》试卷

一、填空题(每空2分,共20分)

1、二进制(1110.101)2转换为十进制数为。

2 、十进制数25用8421BCD码表示为。

3、数字逻辑电路按工作特性可分为两大类,即组合逻辑电路和,构成这两种电路的基本单元电路是集成门电路和。

4、三态门的三种状态是指0、1和。

5、在555定时器组成的脉冲电路中,脉冲产生电路有多谐振荡器,脉冲整形电路有单稳态触发器和,其中属于无稳态电路。

6、存储容量为8K×4的SRAM,有根地址线,用其扩展成容量为32K×8的SRAM 需要片。

7、ADC和DAC是沟通模拟电路和数字电路的桥梁,转换精度和是ADC和DAC 的主要技术指标也是挑选转换器芯片的主要依据。

二、单项选择题,将正确结果的选项填入下面表格中(每小题2分,共10分)。

1、下列编码中,不属于可靠性编码的是________。

A.BCD码 B. 奇偶校验码 C. 格雷码 D. 汉明码

2、下列电路中,属于时序逻辑电路的是________。

A.编码器 B.计数器 C.译码器 D.数据选择器

3、下列函数Y=F(A,B,C)中,是最小项表达式形式的是________。

A.Y=A+BC B.Y=ABC+AC

C .C B A C B A Y +?=

D .BC A C B A Y +?= 4、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为________。

A .J=0,K=0

B .J=0,K=1

C .J=1,K=0

D .J=1,K=1

5、用555定时器组成施密特触发器,外接电源VCC=12V 电压,输入控制端CO 外接8V 电压时,回差电压为________。

A. 4V

B. 5V

C. 8V

D. 10V

三、将函数化简为最简与或式(1题7分,2题8分,共15分)

1、代数法化简:

2、卡诺图化简:

F(A,B,C,D)=∑m(0,2,3,5,7,8,10,11)+∑d(14,15)

C B A B A AB B A F )( +++

=F=

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术课后题答案..

: 第1单元能力训练检测题(共100分,120分钟) 一、填空题:(每空分,共20分) 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 . 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 ! 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题(每小题1分,共10分) 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。(对) 3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。(对)

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电子技术基础试题及答案

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础 A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。 一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。 2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。 3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式 为 。 4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。 5.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01μF 电容接地,则上触发电平U T+ = V ,下触发电平U T –= V 。 二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:F=C ·[ABD BC BD A +++(B+C)D]

2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15) 三、分析题:(每小题10分,共40分) 1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。 题 1图 得分 评卷人

2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q 3Q 2Q 1Q 0); (2)说出电路的功能。(74161的功能见表) 题 2 图 …………………密……………………封…………………………装…………………订………………………线………………………

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.sodocs.net/doc/1c19230956.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

数字电子技术习题解答

数字电子技术习题解答 一、化简下列逻辑函数,并画出F1的无竞争冒险的与非—与非逻辑电路;画出 F2的最简与或非逻辑电路。(每题8分,共16分) 1. F1=BC A B A BC B A +++ 先将其化为最简式,在两次求非 2. F2(A,B ,C,D)=Σm (2,3,6,10,14)+Σd (5,9,11) 解:1、F1=BC ’+A(B ’+C ’)=((BC ’+AB ’+AC ’)’)’=((AB ’.)’(BC ’)’(.AC ’)’)’ 我们把门电路两个输入信号同时向相反逻辑电平跳变(一个从1变为0,另一个从0变为1)的现象叫竞争。 由于竞争而在电路输出端可能产生尖峰脉冲的现象叫竞争-冒险。 检查竞争-冒险现象的方法 1、代数法(适应于同一时刻只有一个变量变化的情况) 逻辑函数在其他变量不变的情况下,能化成以下两种形式,Y=A+A '(输出门为或门)、 Y=(A+A') '(或非门)或Y=AA'(与门)、 Y=(AA') '(与非门)时存在竞争冒险。 2.卡诺图法 用卡诺图化简逻辑函数时,若存在卡诺圈相切(相邻)而不相交的情况,则存在竞争冒险。 由卡诺图可知化简后的表达式不存在竞争冒险。图略 2、F2=((B ’C+CD ’)’)’ 若已知逻辑函数Y 的逻辑式,则只要将Y 式中所有的“.”换为“+”, “+”换为“.”,常量“0”换成“1”,“1”换成“0”,所有原变量(不带非号)变成反变量,所有反变量换成原变量,得到的新函数即为原函数Y 的反函数(补函数) Y 。利用摩根定律,可以求一个逻辑函数 的反函数。 注意:1. 变换中必须保持先与后或 的顺序;2. 对跨越两个或两个以上变量的“非号”要保留不变; 设Y 是一个逻辑函数,如果将Y 中所有的“+”换成与“·”, “.”换成与“+” ,“1” 换成与“0”, “0” 换成与“1”,而变量保持不变,则所得的新的逻辑式 YD 称为Y 的对偶式。 注:证明两个逻辑式相等时,也可以通过证明它们的对偶式相等来完成。 在真值表和卡诺图中,用 × 表示无关项;在逻辑式中,用 ∑d 来表示无关项之和 A BC 00 01 11 10 0 1 1 1 1 1 00 01 11 10 00 01 11 10 1 1 1 1 1 d d d 1 1 1 1 A B C 1 00 01 11 10 0 0 0 0

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

数字电子技术基础答案

Q 1 CP Q 1 Q 0 &&D 1D 0第一组: 计算题 一、(本题20分) 试写出图示逻辑电路的逻辑表达式,并化为最简与或式。 解:C B A B A F ++=C B A B A F ++= 二、(本题25分) 时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。 (1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能; 解:(1)100Q Q D =,101Q Q D =; (2)00→10→01 (3)三进制移位计数器

三、(本题30分) 由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 k Ω,C =5μF 。 (1)说明电路的功能; (2)计算电路的周期和频率。 解:(1)多谐振荡器电路 (2)T 1=7s , T 2=3.5s 四、(本题25分) 用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。 "1" 解: (1)状态表如图所示 (2)十进制计数器 C R R CC u o

(3)输出Z的序列是0010001100 第二组: 计算题 一、(本题20分) 逻辑电路如图所示,试答:1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。 B 二、(本题25分) 试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F一定等于1,2、A、B、C中有两2个以上等于1,则输出F=1。 试:(1)写出表决电路的真值表; (2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电子技术基础期末考试试卷及答案1[1]

数字电子技术基础试题(一) 填空题: (每空1数字电子技术基础试题(一) 一、分,共10分) 1.(30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数字电子技术基础试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

数字电子技术练习题及答案

数字电子技术练习题及答案 一、填空题 1、(238)10=( )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。 31、基本RS 触发器的特性方程是( n n Q R S Q +=+1 );其约束条件是( 0=RS )。JK 触发器的特性方程是( n n n Q K Q J Q +=+1 );D 触发器的特性方程是( D Q n =+1 );T 触发器的特性方程是( n n n Q T Q T Q +=+1 ); T ’触发器的特性方程是( n n Q Q =+1 )。

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电子技术基础知识总结

数字电子技术基础知识总结引导语:数字电子技术基础知识有哪些呢?接下来是小编为你带来收集整理的文章,欢迎阅读! 处理模拟信号的电子电路。“模拟”二字主要指电压(或电流)对于真实信号成比例的再现。 其主要特点是: 1、函数的取值为无限多个; 2、当图像信息和声音信息改变时,信号的波形也改变,即模拟信号待传播的信息包含在它的波形之中(信息变化规律直接反映在模拟信号的幅度、频率和相位的变化上)。 3.初级模拟电路主要解决两个大的方面:1放大、2信号源。 4、模拟信号具有连续性。 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。 其主要特点是: 1、同时具有算术运算和逻辑运算功能 数字电路是以二进制逻辑代数为数学基础,使用二进制数字信号,既能进行算术运算又能方便地进行逻辑运算(与、或、非、判断、比较、处理等),因此极其适合于运算、比较、存储、传输、控制、决策等应用。

2、实现简单,系统可靠 以二进制作为基础的数字逻辑电路,可靠性较强。电源电压的小的波动对其没有影响,温度和工艺偏差对其工作的可靠性影响也比模拟电路小得多。 3、集成度高,功能实现容易 集成度高,体积小,功耗低是数字电路突出的优点之一。电路的设计、维修、维护灵活方便,随着集成电路技术的高速发展,数字逻辑电路的集成度越来越高,集成电路块的功能随着小规模集成电路(SSI)、中规模集成电路(MSI)、大规模集成电路(LSI)、超大规模集成电路(VLSI)的发展也从元件级、器件级、部件级、板卡级上升到系统级。电路的设计组成只需采用一些标准的集成电路块单元连接而成。对于非标准的特殊电路还可以使用可编程序逻辑阵列电路,通过编程的方法实现任意的逻辑功能。 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。 模拟信号是关于时间的函数,是一个连续变化的量,数字信号则是离散的量。因为所有的电子系统都是要以具体的电子器件,电子线路为载体的,在一个信号处理中,信号的采集,信号的恢复都是模拟信号,只有中间部分信号的处理是数字处理。具体的说模拟电路主要处理模拟信号,不随时间变化,时间域和值域上均连续的信号,如语音信号。而数

数字电子技术模拟试题4套

模拟试题一 一、选择填空(每空1分,共20分) 1.纯净的半导体叫()。掺入3价杂质元素形成的半导体叫(),它主要靠导电()。 A.空穴B.本征半导体C.P型半导体D.自由电子 2.PN结正偏时,多子的()运动较强,PN结变薄,结电阻较()。 A.扩散B.漂移C.小D.大 3.三极管有()和()两种载流子参与导电,故称作()极型晶体管;而场效应管称作()极型晶体管。 A.双极B.空穴C.单极D.自由电子 4.负反馈放大电路的含义是()。 A.输出与输入之间有信号通路 B.电路中存在反向传输的信号通路 C.除放大电路之外还有信号通路 D.电路中存在使输入信号削弱的反向传输信号 5.一个放大电路的对数频率特性的水平部分为40dB,当信号频率恰好是上限频率时,实际电压增益为()。 A.43dB B.40dB C.37dB D.3dB 6.通常在下面基本组态放大电路中,输入电阻最大的是();输出电阻最小的是();高频特性最好的电路是()。 A.共射电路B.共集电路C.共基电路D.共源电路 7.集成放大电路采用直接耦合方式的原因是()。 A.便于设计B.放大交流信号C.不易制作大容量电容 8.功率放大电路互补输出级采用共集形式是为了使()。 A.电压放大倍数大B.不失真输出电压大C.带负载能力强 9.欲得到电流-电压转换电路,应在放大电路中引入();欲将电压信号转换成与之成比例的电流信号,应在放大电路中引入()。A.电压串联负反馈B.电压并联负反馈C.电流串联负反馈D.电流并联负反馈 10.为了避免50Hz电网电压的干扰进入放大器,应选用()滤波电路。 A.带阻B.带通C.低通D.有源 11.直流稳压电源的基本组成有变压器、整流、()、稳压。 A.比较B.滤波C.调整 二、判断正误(每题2分,共10分) 1.因为N型半导体的多子是自由电子,所以它带负电。() 2.电路只要满足,就一定会产生正弦波振荡。() 3.放大电路必须加上合适的直流电源才能正常工作。() 4.若放大电路的放大倍数为负,则引入的反馈一定是负反馈。() 5.功率放大电路的最大输出功率是指在基本不失真情况下,负载上可能获得的最大交流功率。() 三、简答题 1.设图3-1中二极管、为理想二极管,判断它们是导通还是截止?输出电压= ?(4分) 2.测得放大电路中晶体管的直流电位如图3-2所示。在圆圈中画出管子,并说明是硅管还是锗管。 四、(6分)根据图4某共射单放电路中三极管的输出特性曲线及交、直流负载线,试求:(1)静态Q点;(2)三极管电流放大系数β;(3)集电极电阻;(4)最大不失真输出电压幅度。

数字电子技术课后题答案

第1单元能力训练检测题(共100分,120分钟) 一、填空题:(每空分,共20分) 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题(每小题1分,共10分) 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。(对)

数字电子技术模拟试题15答案

泰山学院物理与电子工程学院 《数字电子技术》试卷15参考答案与评分标准 一、选择题(每小题 2 分,共 20 分) 二、填空题(每空1分,共 20 分) 1、262.54 B2.B 2、二进制 八进制 十六进制 3、与 或 非 4、)(D C B A '+' 5、2 1 0 6、1 0 0 7、数值比较器 8、1 0 9、6 3 三、化简题(每题 5 分,共 10分) 1、1=+'+'+'+=B A C B A F ……………………………………………(5分) 2、AC AD B A Y ++''= …………………………………………(5分)

四、分析题(第1题5分,后3题每题10分,共35分) 1、 ………………(5分) 2、 …………………………(5分) …………………………(5分) 3、 K=1………………………………………………………(2分) ………………………………………………………………(2分) …………………………………(2分) ……………………………………………(2分) ……………………………………(2分) 4、 AC BC AB BA C BA AC B D A A D A A D A A D A A F ++=+'+'=+'+'+''= 3 0120110100122Q J '=1Q D =)(1211 *1↓''='+'=CLK Q Q Q K Q J Q )(1* 2↑=CLK Q Q

五、设计题(第1题7分,第2题8分,共15分) 1、A 、B 、C 代表三个裁判,通过用1表示,不通过用0表示…………(1分) 1表示成绩有效,0表示成绩无效…………………………………………(1分) 逻辑式F=A+BC ……………………………………………………………(2分) 真值表 ………………………………………………………………(2分) 逻辑图: ………………………………(1分) 2、状态转换图 ……………………………(3分) 电路图 A B C F 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 1 1 0 0 1 0 1 0 0 0 0 1 0 0 0 0 0

相关主题