搜档网
当前位置:搜档网 › 半导体工艺-干法刻蚀-铝刻蚀

半导体工艺-干法刻蚀-铝刻蚀

半导体工艺-干法刻蚀-铝刻蚀
半导体工艺-干法刻蚀-铝刻蚀

干法刻蚀之铝刻蚀

在集成电路的制造过程中,刻蚀就是利用化学或物理方法有选择性地从硅片表面去除不需要的材料的过程。从工艺上区分,刻蚀可以分为湿法刻蚀和干法刻蚀。前者的主要特点是各向同性刻蚀;后者是利用等离子体来进行各向异性刻蚀,可以严格控制纵向和横向刻蚀。

干法的各向异性刻蚀,可以用表面损伤和侧壁钝化两种机制来解释。表面损伤机制是指,与硅片平行的待刻蚀物质的图形底部,表面的原子键被破坏,扩散至此的自由基很容易与其发生反应,使得这个方向的刻蚀得以持续进行。与硅片垂直的图形侧壁则因为表面原子键完整,从而形态得到保护。侧壁钝化机制是指,刻蚀反应产生的非挥发性的副产物,光刻胶刻蚀产生的聚合物,以及侧壁表面的氧化物或氮化物会在待刻蚀物质表面形成钝化层。图形底部受到离子的轰击,钝化层会被击穿,露出里面的待刻蚀物质继续反应,而图形侧壁钝化层受到较少的离子轰击,阻止了这个方向刻蚀的进一步进行。

在半导体干法刻蚀工艺中,根据待刻蚀材料的不同,可分为金属刻蚀、介质刻蚀和硅刻蚀。金属刻蚀又可以分为金属铝刻蚀、金属钨刻蚀和氮化钛刻蚀等。目前,金属铝作为连线材料,仍然广泛用于DRAM和flash等存储器,以及0.13um 以上的逻辑产品中。本文着重介绍金属铝的刻蚀工艺。

金属铝刻蚀通常用到以下气体:Cl2、BCl3、Ar、 N2、CHF3和C2H4等。Cl2作为主要的刻蚀气体,与铝发生化学反应,生成的可挥发的副产物AlCl3被气流带出反应腔。BCl3一方面提供BCl3+,垂直轰击硅片表面,达到各向异性的刻蚀。另一方面,由于铝表面极易氧化成氧化铝,这层自生氧化铝在刻蚀的初期阻隔了Cl2和铝的接触,阻碍了刻蚀的进一步进行。添加BCl3 则利于将这层氧化层还原(如方程式1),促进刻蚀过程的继续进行。

Al2O3 + 3B Cl3→ 2AlCl3 + 3BOCl (1)

Ar电离生成Ar+,主要是对硅片表面提供物理性的垂直轰击。 N2、CHF3和C2H4是主要的钝化气体,N2与金属侧壁氮化产生的AlxNy,CHF3和C2H4与光刻胶反应生成的聚合物会沉积在金属侧壁,形成阻止进一步反应的钝化层。

一般来说,反应腔的工艺压力控制在6-14毫托。压力越高,在反应腔中的Cl2浓度越高,刻蚀速率越快。压力越低,分子和离子的碰撞越少,平均自由程增加,离子轰击图形底部的能力增强,这样刻蚀反应速率不会降低甚至于停止于图形的底部。

目前金属刻蚀机台广泛采用双射频功率源设计,如应用材料公司DPS (decouple plasma source)金属刻蚀机台。偏置功率用来加速正离子,提供垂直的物理轰击,源功率用来提高反应腔体内的等离子体的浓度。这种双功率的设计可以实现对离子体的能量和浓度的独立控制,扩大了刻蚀工艺的工艺窗口和性能。

在金属铝的上下通常会淀积金属钛或氮化钛,形成氮化钛/铝/氮化钛/钛的结构。用来刻蚀铝的Cl2与钛反应生成挥发性相对较低的TiCl4,刻蚀氮化钛的速率只有刻蚀铝的1/3-1/4,因此减少Cl2或是增加BCl3和偏置功率,都有利于提高氮化钛和钛的刻蚀速率。

在金属铝中通常会加入少量的硅和铜来提高电子器件的可靠性。硅和Cl反应生成挥发性的SiCl4,很容易被带出反应腔。铜与Cl反应生成的CuCl2挥发性却不高,因此需要加大物理性的离子轰击把铜原子去掉,一般可以通过加大Ar和增加偏置功率来实现。

当铝刻蚀完成之后,硅片表面、图形侧壁和光刻胶表面残留的Cl,会和铝反应生成AlCl3,继而与空气中的水分发生自循环反应(如方程式2),造成对铝的严重侵蚀(corrosion)。因此,在刻蚀工艺完成后,一般会用H2O和O2的等离子体把氯和光刻胶去除, 并且在铝表面形成氧化铝来保护铝。

半导体工艺主要设备大全

清洗机超音波清洗机是现代工厂工业零件表面清洗的新技术,目前已广泛应用于半导体硅 片的清洗。超声波清洗机“声音也可以清洗污垢”——超声波清洗机又名超声波清洗器,以其洁净的清洗效果给清洗界带来了一股强劲的清洗风暴。超声波清洗机(超声波清洗器)利用空化效应,短时间内将传统清洗方式难以洗到的狭缝、空隙、盲孔彻底清洗干净,超声波清洗机对清洗器件的养护,提高寿命起到了重要作用。CSQ 系列超声波清洗机采用内置式加热系统、温控系统,有效提高了清洗效率;设置时间控制装置,清洗方便;具有频率自动跟踪功能,清洗效果稳定;多种机型、结构设计,适应不同清洗要求。CSQ 系列超声波清洗机适用于珠宝首饰、眼镜、钟表零部件、汽车零部件,医疗设备、精密偶件、化纤行业(喷丝板过滤芯)等的清洗;对除油、除锈、除研磨膏、除焊渣、除蜡,涂装前、电镀前的清洗有传统清洗方式难以达到的效果。恒威公司生产CSQ 系列超声波清洗机具有以下特点:不锈钢加强结构,耐酸耐碱;特种胶工艺连接,运行安全;使用IGBT 模块,性能稳定;专业电源设计,性价比高。反渗透纯水机去离子水生产设备之一,通过反渗透原理来实现净水。 纯水机清洗半导体硅片用的去离子水生产设备,去离子水有毒,不可食用。 净化设备主要产品:水处理设备、灌装设备、空气净化设备、净化工程、反渗透、超滤、电渗析设备、EDI 装置、离子交换设备、机械过滤器、精密过滤器、UV 紫外线杀菌器、臭氧发生器、装配式洁净室、空气吹淋室、传递窗、工作台、高校送风口、空气自净室、亚高、高效过滤器等及各种配件。 风淋室:运用国外先进技术和进口电器控制系统, 组装成的一种使用新型的自动吹淋室.它广 泛用于微电子医院制药生化制品食品卫生精细化工精密机械和航空航天等生产和科研单位,用于吹除进入洁净室的人体和携带物品的表面附着的尘埃,同时风淋室也起气的作用 防止未净化的空气进入洁净区域,是进行人体净化和防止室外空气污染洁净的有效设备. 抛光机整个系统是由一个旋转的硅片夹持器、承载抛光垫的工作台和抛光浆料供给装置三大部分组成。化学机械抛光时,旋转的工件以一定的压力压在旋转的抛光垫上,而由亚微米或纳米磨粒和化学溶液组成的抛光液在工件与抛光垫之间流动,并产生化学反应,工件表面形成的化学反应物由磨粒的机械作用去除,即在化学成膜和机械去膜的交替过程中实现超精密表面加工,人们称这种CMP 为游离磨料CMP 。 电解抛光电化学抛光是利用金属电化学阳极溶解原理进行修磨抛光。将电化学预抛光和机械精抛光有机的结合在一起,发挥了电化学和机构两类抛光特长。它不受材料硬度和韧性的限制,可抛光各种复杂形状的工件。其方法与电解磨削类似。导电抛光工具使用金钢石导电锉或石墨油石,接到电源的阴极,被抛光的工件(如模具)接到电源的阳极。 光刻胶又称光致抗蚀剂,由感光树脂、增感剂(见光谱增感染料)和溶剂三种主要成分组成的对光敏感的混合液体。感光树脂经光照后,在曝光区能很快地发生光固化反应,使得这种材料的物理性能,特别是溶解性、亲合性等发生明显变化。经适当的溶剂处理,溶去可溶性部分,得到所需图像(见图光致抗蚀剂成像制版过程)。光刻胶广泛用于印刷电路和集成电路的制造以及印刷制版等过程。光刻胶的技术复杂,品种较多。根据其化学反应机理和显影原理,可分负性胶和正性胶两类。光照后形成不可溶物质的是负性胶;反之,对某些溶剂是不可溶的,经光照后变成可溶物质的即为正性胶。利用这种性能,将光刻胶作涂层,就能在硅片表面刻蚀所需的电路图形。基于感光树脂的化学结构,光刻胶可以分为三种类型。①光聚合型,采用烯类单体,在光作用下生成自由基,自由基再进一步引发 单体聚合,最后生成聚合物,具有形成正像的特点。②光分解型,采用含有叠氮醌类化合

干法刻蚀工艺

干法刻蚀工艺 干法刻蚀工艺可分为物理性刻蚀与化学性刻蚀两种方式。物理性刻蚀是利用辉光放电将气体(如氩)电离成带正电的离子,再利用偏压将离子加速,溅击在被刻蚀物的表面而将被刻蚀物的原子击出,该过程完全是物理上的能量转移,故称为物理性刻蚀。其特色在于,具有非常好的方向性,可获得接近垂直的刻蚀轮廓。但是由于离子是全面均匀地溅射在芯片上,所以光刻胶和被刻蚀材料同时被刻蚀,造成刻蚀选择性偏低。同时,被击出的物质并非挥发性物质,这些物质容易二次沉积在被刻蚀薄膜的表面及侧壁上。因此,在超大规模集成化制作工艺中,很少使用完全物理方式的干法刻蚀方法。 化学性刻蚀或称为等离子体刻蚀( PLASMA Etching,PE),是利用等离子体将刻蚀气体电离并形成带电离子、分子及反应性很强的原子团,它们扩散到被刻蚀薄膜表面后与被刻蚀薄膜的表面原子反应生成具有挥发性的反应产物,并被真空设备抽离反应腔。因这种反应完全利用化学反应,故称为化学性刻蚀。这种刻蚀方式与前面所讲的湿法刻蚀类似,只是反应物与产物的状态从液态改为气态,并以等离子体来加快反应速率。因此,化学性干法刻蚀具有与湿法刻蚀类似的优点与缺点,即具有较高的掩膜/底层的选择比及等向性。鉴于化学性刻蚀等向性的缺点,在半导体工艺中,只在刻蚀不需要图形转移的步骠(如光刻胶的去除)中应用纯化学刻蚀方法。 最为广泛使用的方法是结合物理性的离子轰击与化学反应的反应离子刻蚀( RIE)。这种方式兼具非等向性与高刻蚀选择比的双重优点。刻蚀的进行主要靠化学反应来实现,加入离子轰击的作用有两方面。 1)破坏被刻蚀材质表面的化学键以提高反应速率。 2)将二次沉积在被刻蚀薄膜表面的产物或聚合物打掉,以使被刻蚀表面能充分与刻蚀气体接触。由于在表面的二次沉积物可被离子打掉,而在侧壁上的二次沉积物未受到离子的轰击,可以保留下来阻隔刻蚀表面与反应气体的接触、使得侧壁不受刻蚀,所以采用这种方式可以获得非等向性的刻蚀效果。 当应用于法刻蚀时,主要应注意刻蚀速率、均匀度、选择比及刻蚀轮廓等因素。

半导体工艺 干法刻蚀 铝刻蚀

干法刻蚀之铝刻蚀 在集成电路的制造过程中,刻蚀就是利用化学或物理方法有选择性地从硅片表面去除不需要的材料的过程。从工艺上区分,刻蚀可以分为湿法刻蚀和干法刻蚀。前者的主要特点是各向同性刻蚀;后者是利用等离子体来进行各向异性刻蚀,可以严格控制纵向和横向刻蚀。 干法的各向异性刻蚀,可以用表面损伤和侧壁钝化两种机制来解释。表面损伤机制是指,与硅片平行的待刻蚀物质的图形底部,表面的原子键被破坏,扩散至此的自由基很容易与其发生反应,使得这个方向的刻蚀得以持续进行。与硅片垂直的图形侧壁则因为表面原子键完整,从而形态得到保护。侧壁钝化机制是指,刻蚀反应产生的非挥发性的副产物,光刻胶刻蚀产生的聚合物,以及侧壁表面的氧化物或氮化物会在待刻蚀物质表面形成钝化层。图形底部受到离子的轰击,钝化层会被击穿,露出里面的待刻蚀物质继续反应,而图形侧壁钝化层受到较少的离子轰击,阻止了这个方向刻蚀的进一步进行。 在半导体干法刻蚀工艺中,根据待刻蚀材料的不同,可分为金属刻蚀、介质刻蚀和硅刻蚀。金属刻蚀又可以分为金属铝刻蚀、金属钨刻蚀和氮化钛刻蚀等。目前,金属铝作为连线材料,仍然广泛用于DRAM和flash等存储器,以及以上的逻辑产品中。本文着重介绍金属铝的刻蚀工艺。

金属铝刻蚀通常用到以下气体:Cl2、BCl3、Ar、 N2、CHF3和C2H4等。Cl2作为主要的刻蚀气体,与铝发生化学反应,生成的可挥发的副产物AlCl3被气流带出反应腔。BCl3一方面提供BCl3+,垂直轰击硅片表面,达到各向异性的刻蚀。另一方面,由于铝表面极易氧化成氧化铝,这层自生氧化铝在刻蚀的初期阻隔了Cl2和铝的接触,阻碍了刻蚀的进一步进行。添加BCl3 则利于将这层氧化层还原(如方程式1),促进刻蚀过程的继续进行。 Al2O3 + 3BCl3→ 2AlCl3 + 3BOCl (1) Ar电离生成Ar+,主要是对硅片表面提供物理性的垂直轰击。 N2、CHF3和C2H4是主要的钝化气体,N2与金属侧壁氮化产生的AlxNy,CHF3和C2H4与光刻胶反应生成的聚合物会沉积在金属侧壁,形成阻止进一步反应的钝化层。 一般来说,反应腔的工艺压力控制在6-14毫托。压力越高,在反应腔中的Cl2浓度越高,刻蚀速率越快。压力越低,分子和离子的碰撞越少,平均自由程增加,离子轰击图形底部的能力增强,这样刻蚀反应速率不会降低甚至于停止于图形的底部。

干法刻蚀工艺总结

干法刻蚀工艺总结 离子束刻蚀机(IBE-150A) 背景: 利用辉光放电原理将氩气分解为氩离子,氩离子经过阳极电场的加速对样品表面进行物理轰击,以达到刻蚀的作用。把Ar、Kr或Xe之类惰性气体充入离子源放电室并使其电离形成等离子体,然后由栅极将离子呈束状引出并加速,具有一定能量的离子束进入工作室,射向固体表面撞击固体表面原子,使材料原子发生溅射,达到刻蚀目的,属纯物理过程。 技术指标: 装片:一片六英寸衬底、或1片四英寸,向下兼容。 抽气速度:30min由ATM到1.0×10-3Pa 极限真空度:2×10-4Pa 离子能量:300eV-400eV

ICP刻蚀机(OXFORD ICP 180) 背景: 通入反应气体使用电感耦合等离子体辉光放电将其分解,产生的具有强化学活性的等离子体在电场的加速作用下移动到样品表面,对样品表面既进行化学反应生成挥发性气体,又有一定的物理刻蚀作用。因为等离子体源与射频加速源分离,所以等离子体密度可以更高,加速能力也可以加强,以获得更高的刻蚀速率,以及更好的各向异性刻蚀。另外,由于该系统使用了Cl基和Br基的刻蚀气体,因此该ICP系统适合于对Ⅲ-Ⅴ族化合物材料进行刻蚀。 技术指标: ICP离子源:0~3000W RF射频源:0~600W 装片:1片四英寸,向下兼容 基底刻蚀温度:0℃-200℃可调。 刻蚀气体:BCl 3、Cl 2 、HBr、Ar、O 2 可刻蚀材料包括:GaN、GaAs、InP等Ⅲ-Ⅴ族化合物材料

ICP刻蚀机(STS HRM) 背景: 通入反应气体使用电感耦合等离子体辉光放电将其分解,产生的具有强化学活性的等离子体在电场的加速作用下移动到样品表面,对样品表面既进行化学反应生成挥发性气体,又有一定的物理刻蚀作用。因为等离子体源与射频加速源分离,所以等离子体密度可以更高,加速能力也可以加强,以获得更高的刻蚀速率,以及更好的各向异性刻蚀。该系统使用了F基的刻蚀气体,具有Bosch工艺,适合于对硅材料进行大深宽比刻蚀。 技术指标: ICP离子源:0-3000W RF射频源:0-600W 装片系统:六英寸,向下兼容 基底刻蚀温度:0℃-200℃可调。 刻蚀气体:SF6、C4F8、O2、Ar 可刻蚀材料包括:硅材料

干法刻蚀技术

蚀刻技术 最早的蚀刻技术是利用特定的溶液与薄膜间所进行的化学反应来去除薄膜 未被光阻覆盖的部分,而达到蚀刻的目的,这种蚀刻方式也就是所谓的湿式蚀刻。因为湿式蚀刻是利用化学反应来进行薄膜的去除,而化学反应本身不具方向性,因此湿式蚀刻过程为等向性,一般而言此方式不足以定义3微米以下的线宽,但对于3微米以上的线宽定义湿式蚀刻仍然为一可选择采用的技术。 湿式蚀刻之所以在微电子制作过程中被广泛的采用乃由于其具有低成本、高可靠性、高产能及优越的蚀刻选择比等优点。但相对于干式蚀刻,除了无法定义较细的线宽外,湿式蚀刻仍有以下的缺点:1) 需花费较高成本的反应溶液及去离子水;2) 化学药品处理时人员所遭遇的安全问题;3) 光阻附着性问题;4) 气泡形成及化学蚀刻液无法完全与晶圆表面接触所造成的不完全及不均匀的蚀刻; 5) 废气及潜在的爆炸性。 湿式蚀刻过程可分为三个步骤:1) 化学蚀刻液扩散至待蚀刻材料之表面; 2) 蚀刻液与待蚀刻材料发生化学反应; 3) 反应后之产物从蚀刻材料之表面扩散至溶液中,并随溶液排出(3)。三个步骤中进行最慢者为速率控制步骤,也就是说该步骤的反应速率即为整个反应之速率。 大部份的蚀刻过程包含了一个或多个化学反应步骤,各种形态的反应都有可能发生,但常遇到的反应是将待蚀刻层表面先予以氧化,再将此氧化层溶解,并随溶液排出,如此反复进行以达到蚀刻的效果。如蚀刻硅、铝时即是利用此种化学反应方式。 湿式蚀刻的速率通常可藉由改变溶液浓度及温度予以控制。溶液浓度可改变反应物质到达及离开待蚀刻物表面的速率,一般而言,当溶液浓度增加时,蚀刻速率将会提高。而提高溶液温度可加速化学反应速率,进而加速蚀刻速率。 除了溶液的选用外,选择适用的屏蔽物质亦是十分重要的,它必须与待蚀刻材料表面有很好的附着性、并能承受蚀刻溶液的侵蚀且稳定而不变质。而光阻通常是一个很好的屏蔽材料,且由于其图案转印步骤简单,因此常被使用。但使用光阻作为屏蔽材料时也会发生边缘剥离或龟裂的情形。边缘剥离乃由于蚀刻溶液的侵蚀,造成光阻与基材间的黏着性变差所致。解决的方法则可使用黏着促进剂来增加光阻与基材间的黏着性,如Hexamethyl-disilazane (HMDS)。龟裂则是因为光阻与基材间的应力差异太大,减缓龟裂的方法可利用较具弹性的屏蔽材质来吸收两者间的应力差。 蚀刻化学反应过程中所产生的气泡常会造成蚀刻的不均匀性,气泡留滞于基材上阻止了蚀刻溶液与待蚀刻物表面的接触,将使得蚀刻速率变慢或停滞,直到气泡离开基材表面。因此在这种情况下会在溶液中加入一些催化剂增进蚀刻溶液与待蚀刻物表面的接触,并在蚀刻过程中予于搅动以加速气泡的脱离。 以下将介绍半导体制程中常见几种物质的湿式蚀刻:硅、二氧化硅、氮化硅及铝。 5-2-1 硅的湿式蚀刻 在半导体制程中,单晶硅与复晶硅的蚀刻通常利用硝酸与氢氟酸的混合液来进行。此反应是利用硝酸将硅表面氧化成二氧化硅,再利用氢氟酸将形成的二氧化硅溶解去除,反应式如下: Si + HNO3 + 6HF à H2SiF6 + HNO2 + H2 + H2O 上述的反应中可添加醋酸作为缓冲剂(Buffer Agent),以抑制硝酸的解离。而蚀刻速率的调整可藉由改变硝酸与氢氟酸的比例,并配合醋酸添加与水的稀释

半导体工艺试卷及答案

杭州电子科技大学研究生考试卷(B卷)

共页第页

1、什么是CMOS器件的闩锁效应描述三种阻止闩锁效应的制造技术。(12分) 答:闩锁效应就是指CMOS器件所固有的寄生双极晶体管(又称寄生可控硅,简称SCR)被触发导通,在电源和地之间形成低阻抗大电流的通路,导致器件无法正常工作,甚至烧毁器件的现象。这种寄生双极晶体管存在CMOS器件内的各个部分,包括输入端、输出端、内部反相器等。当外来干扰噪声使某个寄生晶体管被触发导通时,就可能诱发闩锁,这种外来干扰噪声常常是随机的,如电源的浪涌脉冲、静电放电、辐射等。闩锁效应往往发生在芯片中某一局部区域,有两种情况:一种是闩锁只发生在外围与输入、输出有关的地方,另一种是闩锁可能发生在芯片的任何地方,在使用中前一种情况遇到较多。? 2、为什么要用区熔法生长硅晶体比较FZ和CZ优缺点。(10分) 答:(1)原因:因为区熔法可以得到低至1011cm-1的载流子浓度。区熔生长技术的基本特点是样品的熔化部分是完全由固体部分支撑的,不需要坩埚。柱状的高纯多晶材料固定于卡盘,一个金属线圈沿多晶长度方向缓慢移动并通过柱状多晶,在金属线圈中通过高功率的射频电流,射频功率技法的电磁场将在多晶柱中引起涡流,产生焦耳热,通过调整线圈功率,可以使得多晶柱紧邻线圈的部分熔化,线圈移过后,熔料在结晶为为单晶。另一种使晶柱局部熔化的方法是使用聚焦电子束。整个区熔生长装置可置于真空系统中,或者有保护气氛的封闭腔室内 (2)CZ和FZ区别:CZ是直拉法,就是首先把多晶硅置于坩埚内加热熔化,然后采用小的结晶“种子”——籽晶,再慢慢向上提升、结晶,获得大的单晶锭。 (3)CZ和FZ优缺点比较:FZ是水平区域熔化生长法,就是水平放置、采用感应线圈加热、并进行晶体生长的技术。直拉法在Si单晶的制备中更为常用,占75%以上。直拉法制备Si单晶的优点是:1)成本低;2)能制备更大的圆片尺寸,6英寸(150mm)及以上的Si单晶制备均采用直拉法,目前直拉法已制备出400mm(16英寸)的商用Si单晶;3)制备过程中的剩余原材料可重复使用;4)直拉法制备的Si单晶位错密度低,0~104cm-2。直拉法制备Si单晶的主要缺点是,由于使用坩埚,Si单晶的纯度不如区熔法。区熔法制备Si单晶的主要优点是,由于不使用坩锅,可制备高纯度的硅单晶,电阻率高达2000Ω-mm,因此区熔法制备的Si单晶主要用于功率器件及电路。区熔法制备Si单晶的缺点是:1)成本高; 3、什么是LOCOS和STI为什么在高级IC工艺中,STI取代了LOCOS(12分) 答:(1)LOCOS:即“硅的局部氧化”技术(Local Oxidation of Silicon)CMOS工艺最常用的隔离技术就是LOCOS(硅的选择氧化)工艺,它以氮化硅为掩膜实现了硅的选择氧化,在这种工艺中,除了形成有源晶体管的区域以外,在其它所有重掺杂硅区上均生长一层厚的氧化层,称为隔离或场氧化层。-常规的LOCOS工艺由于有源区方向的场氧侵蚀(SiN边缘形成类似鸟嘴的结构,称为“鸟喙效应”bird beak)和场注入的横向扩散,使LOCOS工艺受到很大的限制。 STI:浅沟槽隔离(STI)是用于隔绝活动区域的制造方法,它会使实际电流不同于模拟结果。具体情

半导体刻蚀技术简介终稿

一、等离子体刻蚀技术的产生: 在积体电路制造过程中,常需要在晶圆上定义出极细微尺寸的图案,这些图案主要的形成方式,乃是藉由刻蚀技术,将微光刻后所产生的光阻图案忠实地转印至光阻下的材质上,以形成积体电路的复杂架构。因此蚀刻技术在半导体制造过程中占有极重要的地位。 广义而言,所谓的蚀刻技术,包含了将材质整面均匀移除及图案选择性部份去除的技术。而其中大略可分为湿式蚀刻与干式蚀刻两种技术。 早期半导体制程中所采用的蚀刻方式为湿式蚀刻,即利用特定的化学溶液将待蚀刻薄膜未被光阻覆盖的部分分解,并转成可溶于此溶液的化合物后加以排除,而达到蚀刻的目的。湿式蚀刻的进行主要是藉由溶液与待蚀刻材质间的化学反应,因此可藉由调配与选取适当的化学溶液,得到所需的蚀刻速率,以及待蚀刻材料与光阻及下层材质良好的蚀刻选择比(选择性)。 然而,随着积体电路中的元件尺寸越做越小,由于化学反应没有方向性,因而湿式蚀刻是各向同性的,此时,当蚀刻溶液做纵向蚀刻时,侧向的蚀刻将同时发生,进而造成咬边现象,导致图案线宽失真。因此湿式蚀刻在次微米元件的制程中已被干式蚀刻所取代。 干式蚀刻通常指利用辉光放电方式,产生包含离子,电子等带电粒子及具有高度化学活性的中性原子与分子及自由基的电浆来进行图案转印的蚀刻技术。 由部份解离的气体及等量的带正,负电荷粒子所组成的等离子体被称为电浆。蚀刻用的电浆中,气体的解离程度很低,其中所含的气体具高度的活性,它是利用外加电场的驱动而形成,并且会产生辉光放电现象。 自1970年代以来元件制造首先开始采用电浆蚀刻技术,对于电浆化学新的了解与认知也就蕴育而生。在现今的积体电路制造过程中,必须精确的控制各种材料尺寸至次微米大小且具有极高的再制性,而由于电浆蚀刻是现今技术中唯一能极有效率地将此工作在高良率下完成,因此电浆蚀刻便成为积体电路制造过程中的主要技术之一。 影响电浆蚀刻特性好坏的因素包括了:1)电浆蚀刻系统的型态,2)电浆蚀刻的参数; 3)前制程相关参数,如光阻,待蚀刻薄膜之沉积参数条件,待蚀刻薄膜下层薄膜的型态及表面的平整度等。 二、电浆的基本概念: 1、电浆形成的原理: 电浆的产生可藉由直流(DC)的偏压或交流射频(RF)的偏压下的电场形成,而在电浆中的电子来源通常有二:一为分子或原子解离后所产生的电子,另一则为离子撞击电极所产生的二次电子,在直流(DC)的电场下产生的电浆其电子源主要以二次电子为主,而交流射频(RF)的电场下产生的电浆其电子源则以分子或原子解离后所产生的电子为主。 在电浆蚀刻中以直流方式产生辉光放电的缺点包含了:1)需要较高的功率消耗,也就是说产生的离子密度低; 2)须要以离子撞击电极以产生二次电子,如此将会造成电极材料的损耗。三)所需之电极材料必须为导体如此一来将不适用于晶圆制程中。 在射频放电状况下,由于高频操作,使得大部份的电子在半个周期内没有足够的时间移动至正电极,因此这些电子将会在电极间作振荡,并与气体分子产生碰撞。而射频放电所需的振荡频率下限将视电极间的间距,压力,射频电场振幅的大小及气体分子的解离位能等因素而定,而通常振荡频率下限为50kHz的。一般的射频系统所采用的操作频率大都为13.56。 相较于直流放电,射频放电具有下列优点:1)放电的情况可一直持续下去而无需二次电子的发射,当晶圆本身即为电极的一部份时,这点对半导体材料制程就显得十分重要了; 2)由于电子来回的振荡,因此离子化的机率大为提升,蚀刻速率可因而提升; 3)可在较低的电极电压下操作,以减低电浆对元件所导致之损坏; 4)对于介电质材料同样可以运作。

半导体工艺流程

集成电路芯片生产的清洗包括硅片的清洗和工器具的清洗。由于半导体生产污染要求非常严格,清洗工艺需要消耗大量的高纯水;且为进行特殊过滤和纯化广泛使用化学试剂和有机溶剂。 在硅片的加工工艺中,硅片先按各自的要求放入各种药液槽进行表面化学处理,再送入清洗槽,将其表面粘附的药液清洗干净后进入下一道工序。常用的清洗方式是将硅片沉浸在液体槽内或使用液体喷雾清洗,同时为有更好的清洗效果,通常使用超声波激励和擦片措施,一般在有机溶剂清洗后立即采用无机酸将其氧化去除,最后用超纯水进行清洗,如图1-6所示。 图1-6硅片清洗工艺示意图 工具的清洗基本采用硅片清洗同样的方法。 2、热氧化 热氧化是在800~1250℃高温的氧气氛围和惰性携带气体(N2)下使硅片表面的硅氧化生成二氧化硅膜的过程,产生的二氧化硅用以作为扩散、离子注入的阻挡层,或介质隔离层。典型的热氧化化学反应为: Si + O2→SiO2

扩散是在硅表面掺入纯杂质原子的过程。通常是使用乙硼烷(B 2H 6)作为N -源和磷烷(PH 3)作为P +源。工艺生产过程中通常分为沉积源和驱赶两步,典型的化学反应为: 2PH 3 → 2P + 3H 2 4、离子注入 离子注入也是一种给硅片掺杂的过程。它的基本原理是把掺杂物质(原子)离子化后,在数千到数百万伏特电压的电场下得到加速,以较高的能量注入到硅片表面或其它薄膜中。经高温退火后,注入离子活化,起施主或受主的作用。 5、光刻 光刻包括涂胶、曝光、显影等过程。涂胶是通过硅片高速旋转在硅片表面均匀涂上光刻胶的过程;曝光是使用光刻机,并透过光掩膜版对涂胶的硅片进行光照,使部分光刻胶得到光照,另外,部分光刻胶得不到光照,从而改变光刻胶性质;显影是对曝光后的光刻胶进行去除,由于光照后的光刻胶和未被光照的光刻胶将分别溶于显影液和不溶于显影液,这样就使光刻胶上形成了沟槽。 6、湿法腐蚀和等离子刻蚀 通过光刻显影后,光刻胶下面的材料要被选择性地去除,使用的基片 涂胶后基片 光刻胶 阻挡层

半导体蚀刻技术

简介 在积体电路制造过程中,常需要在晶圆上定义出极细微尺寸的图案(图案),这些图案主要的形成方式,乃是藉由蚀刻(蚀刻)技术,将微影(微光刻)后所产生的光阻图案忠实地转印至光阻下的材质上,以形成积体电路的复杂架构。因此蚀刻技术在半导体制造过程中占有极重要的地位。 广义而言,所谓的蚀刻技术,包含了将材质整面均匀移除及图案选择性部份去除的技术。而其中大略可分为湿式蚀刻(湿蚀刻)与干式蚀刻(干式蚀刻)两种技术。 早期半导体制程中所采用的蚀刻方式为湿式蚀刻,即利用特定的化学溶液将待蚀刻薄膜未被光阻覆盖的部分分解,并转成可溶于此溶液的化合物后加以排除,而达到蚀刻的目的。湿式蚀刻的进行主要是藉由溶液与待蚀刻材质间的化学反应,因此可藉由调配与选取适当的化学溶液,得到所需的蚀刻速率(蚀刻率),以及待蚀刻材料与光阻及下层材质良好的蚀刻选择比(选择性)。 然而,随着积体电路中的元件尺寸越做越小,由于化学反应没有方向性,因而湿式蚀刻是等向性(各向同性)的,此时,当蚀刻溶液做纵向蚀刻时,侧向的蚀刻将同时发生,进而造成底切(咬边)现象,导致图案线宽失真。因此湿式蚀刻在次微米元件的制程中已被干式蚀刻所取代。 干式蚀刻通常指利用辉光放电(辉光放电)方式,产生包含离子,电子等带电粒子及具有高度化学活性的中性原子与分子及自由基的电浆来进行图案转印(模式传输)的蚀刻技术。在本章节中,将针对半导体制程中所采用的蚀刻技术加以说明,其中内容包括了湿式蚀刻与干式蚀刻的原理,以及其在各种材质上的应用。但基于干式蚀刻在半导体制程中与日俱增的重要地位,因此本章节将以干式蚀刻作为描述的重点。涵盖的内容包括电浆产生的原理,电浆蚀刻中基本的物理与化学现象,电浆蚀刻的机制,电浆蚀刻制程参数,电浆蚀刻设备与型态,终点侦测,各种物质(导体,半导体,绝缘体)蚀刻的介绍,微负载效应及电浆导致损坏等。 5-1-1蚀刻技术中的术语 5 - 1 - 1A型等向性与非等向性蚀刻(各向同性和各向异性蚀刻) 不同的蚀刻机制将对于蚀刻后的轮廓(资料)产生直接的影响。纯粹的化学蚀刻通常没有方向选择性,蚀刻后将形成圆弧的轮廓,并在遮罩(面膜)下形成底切(咬边),如图5-1所示,此谓之等向性蚀刻。等向性蚀刻通常对下层物质具有很好的选择比,但线宽定义不易控制。而非等向性蚀刻则是借助具有方向性离子撞击,造成特定方向的蚀刻,而蚀刻后形成垂直的轮廓,如图5-1所示。采用非等向性蚀刻,可定义较细微的线宽。 5 - 1 - 1B的选择比(性)(选择性) 选择比即为不同物质间蚀刻速率的差异值。其中又可分为对遮罩物质的选择比及对待蚀刻物质下层物质的选择比。 5 - 1 - 1C的负载效应(负载效应) 负载效应就是当被蚀刻材质裸露在反应气体电浆或溶液时,面积较大者蚀刻速率较面积较小者为慢的情形。此乃由于反应物质在面积较大的区域中被消耗掉的程度较为严重,导致反应物质浓度变低,而蚀刻速率却又与反应物质浓度成正比关系,大部份的等向性蚀刻都有这种现象。 湿式蚀刻技术 最早的蚀刻技术是利用特定的溶液与薄膜间所进行的化学反应来去除薄膜未被光阻覆盖的部分,而达到蚀刻的目的,这种蚀刻方式也就是所谓的湿式蚀刻。因为湿式蚀刻是利用化学反应来进行薄膜的去除,而化学反应本身不具方向性,因此湿式蚀刻过程为等向性,一

半导体工艺制造论文

请回答以下问题: 题目:(1)在离子注入工艺中,有一道工艺是”沟道器件轻掺杂源(漏)区”,其目的是减小电场峰植和热电子效应!请详尽解释其原理! 题目:(2)在电极形成或布线工艺中,用到金属Ti,请详尽说明金属Ti的特性、金属Ti 的相关工艺、以及金属Ti在电路中的作用! 题目:(3)在化学气相淀积反应中低压会带来什么好处? 题目:(4)在光刻胶工艺中要进行,软烘,曝光后烘焙和坚膜烘焙,请详细说明这三步工艺的目的和条件。 题目:(5)请对Si(以一种刻蚀气体为例)和SiO2(以一种刻蚀气体为例)刻蚀工艺进行描述,并给出主要的化学反应方程式。 (每题20分,满分100分) (1)在离子注入工艺中,有一道工艺是”沟道器件轻掺杂源(漏)区”,其目的是减小电场峰植和热电子效应!请详尽解释其原理! 答:轻掺杂漏区(LDD)注入用于定义MOS晶体管的源漏区。这种区域通常被称为源漏扩展区。注入使LDD杂质位于栅下紧贴沟道区边缘,为源漏区提供杂质浓度梯度。LDD在沟道边缘的界面区域产生复杂的横向和纵向杂质剖面。nMOS和pMOS的LDD 注入需用两次不同的光刻和注入。在源漏区浅结形成的同时MOSFET的栅也被注入。 LDD结构用栅作为掩膜中低剂量注入形成(n-或p-注入),随后是大剂量的源漏注入(n+或p+注入)。源漏注入用栅氧化物侧墙作为掩膜。如果没有形成LDD,在正常的晶体管工作时会在结和沟道区之间形成高电场。电子在从源区向漏区移动的过程中(对n沟道器件)将受此高电场加速成为高能电子,它碰撞产生电子—空穴对。热电子从电场获得能量,造成电性能上的问题,如被栅氧化层陷阱捕获,影响器件的阀值电压控制。 随着栅氧厚度、结深、沟道长度的减小,漏端最大电场强度增大,热载流子效应的影响变大,它对器件的寿命、可靠性等有很大影响。通过分析我们可以看到:LDD结构通过两条途径来抑制热载流子效应:弱化漏端电场和使得漏端最大电场离开栅极。增大注

综述报告——刻蚀简介

微加工技术——刻蚀简介 自从半导体诞生以来,很大程度上改变了人类的生产和生活。半导体除了在计算机领域应用之外,还广泛地应用于通信、网络、自动遥控及国防科技领域。本文主要介绍半导体制造工艺中的刻蚀工艺。随着半导体制造大规模集成电路技术的发展,图形加工线条越来越细,硅片尺寸越来越大,对刻蚀工艺的要求也越来高。因此,学习了解刻蚀工艺十分必要。本文将主要从刻蚀简介、刻蚀参数及现象、干法刻蚀和湿法刻蚀四个方面进行论述。 1、刻蚀简介 1.1 刻蚀定义及目的 刻蚀就是用化学的、物理的或同时使用化学和物理的方法,有选择地把没有被抗蚀剂掩蔽的那一部分薄膜层除去,从而在薄膜上得到和抗蚀剂膜上完全一致的图形。刻蚀的基本目的,是在涂光刻胶(或有掩膜)的硅片上正确的复制出掩膜图形[1]。 刻蚀,通常是在光刻工艺之后进行。通过刻蚀,在光刻工艺之后,将想要的图形留在硅片上。从这一角度而言,刻蚀可以被称之为最终的和最主要的图形转移工艺步骤。在通常的刻蚀过程中,有图形的光刻胶层〔或掩膜层)将不受到腐蚀源显著的侵蚀或刻蚀,可作为掩蔽膜,保护硅片上的部分特殊区域,而未被光刻胶保护的区域,则被选择性的刻蚀掉。其工艺流程示意图如下。

1.2 刻蚀的分类 从工艺上分类的话,在半导体制造中有两种基本的刻蚀工艺:干法刻蚀和湿法腐蚀。 干法刻蚀,是利用气态中产生的等离子体,通过经光刻而开出的掩蔽层窗口,与暴露于等离子体中的硅片行物理和化学反应,刻蚀掉硅片上暴露的表面材料的一种工艺技术法[1]。该工艺技术的突出优点在于,是各向异性刻蚀(侧向腐蚀速度远远小于纵向腐蚀速度,侧向几乎不被腐蚀),因此可以获得极其精确的特征图形。超大规模集成电路的发展,要求微细化加工工艺能够严格的控制加工尺寸,要求在硅片上完成极其精确的图形转移。任何偏离工艺要求的图形或尺寸,都可能直接影响产品性能或品质,给生产带来无法弥补的损害。由于干法刻蚀技术在图形转移上的突出表现,己成为亚微米尺寸下器件刻蚀的最主要工艺方法。在特征图形的制作上,已基本取代了湿法腐蚀技术。 对于湿法腐蚀,就是用液体化学试剂(如酸、碱和溶剂等)以化学的方式去除硅片表面的材料。当然,在通过湿法腐蚀获得特征图形时,也要通过经光刻开出的掩膜层窗口,腐蚀掉露出的表面材料。但从控制图形形状和尺寸的准确性角度而言,由于湿法刻蚀是各向同性刻蚀(侧向与纵向腐蚀速度相同),在形成特征图形方面,湿法腐蚀一般只被用于尺寸较大的情况(大于3微米)。由于这一特点,湿法腐蚀远远没有干法刻蚀的应用广泛。但由于它的高选择比和批量制作模式,湿法腐蚀仍被广泛应用在腐蚀层间膜、去除干法刻蚀残留物和颗粒等工艺步骤中。干法刻蚀和湿法刻蚀的区别可以见如下示意图。 (a)湿法刻蚀的各向同性刻蚀剖面(b)干法刻蚀的各向异性刻蚀剖面从刻蚀材料上来分类的话,刻蚀主要可分为金属刻蚀、介质刻蚀、硅(多晶硅)刻蚀。

硅的干法刻蚀简介

https://www.sodocs.net/doc/fd15478209.html, → 着硅珊MOS器件的出现,多晶硅渐渐成为先进器件材料的主力军。除了用作MOS栅 极之外多晶硅还广泛应用于DRAM的深沟槽电容极扳填充,闪存工艺中的位线和字线。这些工艺的实现都离不开硅的干法刻蚀技术其中还包括浅槽隔离的单晶硅刻蚀和金属硅化物的刻蚀。为了满足越来越苛刻的要求,业界趋向于采用较低的射频能量并能产生低压和高密度的等离子体来实现硅的干法刻蚀。感应耦合等离子刻蚀技术(ICP)被广泛应用于硅及金属硅化物刻蚀,具有极大技术优势和前景。它比典型的电容耦合(CCP)等离子刻蚀技术高出10 ̄20倍。此外,其对离子浓度和能量的独立控制扩大了刻蚀工艺窗口及性能。 硅栅(Poly Gate)的干法刻 蚀: 随着晶体管尺寸的不断缩小对硅栅的刻蚀就越具有挑战性。这种挑战体现在对关键尺寸(CD)及其均匀性的控制,即对栅氧化层选择比的提高,对剖面轮廓的一致性控制以及减少等离子导致的损伤。 因为受到光刻线宽的限制,为达到最后的CD 线宽要求往往需要先对光阻进行缩小处理,然后进一步往下刻蚀。BARC打开后,再以光阻为阻挡层将TEOS 打开。 接着把剩余的光阻去除,再以TEOS作为阻挡层对硅栅进行刻蚀。为了保护栅极氧化层不被损伤,通常要把硅栅的刻蚀分成几个步骤:主刻蚀、着陆刻蚀和过刻蚀。主刻蚀通常有比较高的刻蚀率但对氧化硅的选择比较小。通过主刻蚀可基本决定硅栅的剖面 硅的干法刻蚀简介 应用材料中国,葛强 轮廓和关键尺寸。着陆刻蚀通常对栅极氧化层有比较高的选择比以确保栅极氧化层不被损伤。一旦触及到栅极氧化层后就必须转成对氧化硅选择比更高的过刻蚀步骤以确保把残余的硅清除干净而不损伤到栅极氧化层。 CL2,HBr,HCL是硅栅刻蚀的主要气体,CL2和硅反应生成挥发性的SiCl4而HBr和硅反应生成的SiBr4 同样具有挥发性。通常会在这些主刻蚀气体中加入小流量的氧气,一方面是为了在侧壁生成氧化硅从而增加对侧壁的保护;另一方面也提高了对栅极氧化层的选择比。在标准的ICP双耦合刻蚀腔体中,HBr-O2的组合通常能达到大于100:1的选择比。为了避免伤及栅极氧化层,任何带F基的气体如CF4,SF6,NF3都不能在过刻蚀的步骤中使用。 浅沟槽(STI)的干法刻蚀: 在0.25um和以下的技术节点中,浅沟槽隔离技术被广泛应用。 因为它在减小表面积的同时提供更加有效的隔离。作为沟槽硅刻蚀的阻挡层可以直接用光阻但更多是采用氮化硅作为硅刻蚀的阻挡层。先用光阻作为氮化硅刻蚀的阻挡层,然后用氧等离子体将剩余的光阻除去,最后以氮化硅为阻挡层完成浅沟槽的刻蚀。 浅沟槽刻蚀的难点在于沟槽深度的匀度小于100仯 饩拖嗟庇谛∮?.25% 的均匀性。随着硅片尺寸的增加要达到这样的要求就必须严格控制氮化过刻蚀、BT刻蚀和浅槽刻蚀的均匀性,每一步都会对最后的结果产生影响。其次为了满足沟槽隔离氧化物的填充要求,剖面轮廓的控制也是非常重要的环节。因 随 为太垂直的轮廓不利于HDPCVD的沉积,所以通常会要求适当的倾斜度。另外随着工艺尺寸的缩小,要求达到更高的深宽比使得剖面轮廓控制和深度均匀性控制受到更大的挑战.。当然CD 的均匀性和剩余氮化硅的均匀性也是重要的技术指标。 CL2和HBr依然是浅沟槽的刻蚀的主要气体,再配合小流量的氧气和氮气来产生氮氧化硅形成侧壁钝化层从而达到理想的刻蚀剖面轮廓。氦气和氩气通常用作辅助稀释的作用。 另外浅槽底部轮廓同样影响到氧化物的填充。采用CL2 做为主刻蚀的气体容易形成比较直的剖面轮廓和凸型的底部轮廓。采用HBr 作为主刻蚀气体能得到比较斜的剖面轮廓和凹形的底部轮廓。 在实际生产中经常会遇到硅刻蚀的反应物没有被及时的清洗从而导致产品被污染的现象。这是因为硅片完成刻蚀离开反应腔时,在硅片的表面还有大量的Cl 和Br 残留。 它们具有较强的挥发 性。当硅片暴露在空气中,空气中的水汽和CL、Br形成HCL和 HBr。这些酸性物质会腐蚀和它们接触的表面形成一定程度的污染。为了防止这样的现象发生可以采用O2等离子清除表面的残留,或者利用腔体净化功能减少污染源。另外还应尽量减少硅片暴露在空气中的时间,尽快洗去表面污染物。 随着关键尺寸的不断缩小和硅片尺寸的扩大。先进的300mm 硅刻蚀工艺腔体的气体和温度多采用内圈和外圈独立的控制以满足苛刻的工艺要求。可变的腔体尺寸也是业界的方向之一。腔体内环境的控制和不同硅片的一致性控制也是生产中最常遇到的问题。

半导体刻蚀工艺技术——ICP.

半导体刻蚀工艺技术——ICP 摘要:ICP技术是微纳加工中的常用技术之一,本文简单介绍了ICP刻蚀技术(inductively coupled plasma)的基本原理和刻蚀设备的结构,对ICP工艺所涉及的化学、物理过程做了简要分析。阐述了ICP刻蚀参数对刻蚀结果的影响以及干法刻蚀的生成物。由于ICP技术在加工过程中可控性高,具有越来越重要的地位。以在硅基MEMS器件的ICP刻蚀为例,详细的介绍了在硅基MEMS制作过程中ICP刻蚀的反应过程,说明了在ICP刻蚀过程中如何实现控制加工深度和角度。据近年来国内外ICP技术的发展现状和发展趋势,对其在光电子器件、半导体氧化物、Ⅲ一V族化合物等方面的应用作了一些简要介绍。 关键词:ICP、刻蚀、参数、模型、等离子体 Process technology of semiconductor etching——ICP LIU Zhi Wei (Xi'an Electronic and Science University, School of Microelectronics.1411122908) Abstract:ICP technology is one of the commonly used in micro nano processing technology,This paper simply introduces ICP etching technology (inductively coupled plasma) structure and the basic principles of etching equipment,To do a brief analysis on the ICP process involved in chemical, physical process.Describes the effects of ICP etching parameters on the etching results and the resultant dry etching. Because the ICP technology in the process of processing high controllability, plays a more and more important role. Using ICP etching in silicon MEMS device as an example, describes in detail in the reaction process of silicon based MEMS in the production process of ICP etching, explains how to realize the control of machining depth and angle in the ICP etching process. According to the development status and development trend at home and abroad in recent years of ICP technology, its application in optoelectronic devices and semiconductor oxide, III a group V compound as well as some brief introduction. Key words:ICP、etching, parameter, model, plasma 1引言 刻蚀是微细加工技术的一个重要组成部分,微电子学的快速发展推动其不

第二章干法刻蚀的介绍

第二章干法刻蚀的介绍 2. 1刻蚀、干法刻蚀和湿法腐蚀 2. 1 .1关于刻蚀 刻蚀,是指用化学或物理方法有选择地从硅片表面去除不需要的材料的过程。刻蚀的基本目的,是在涂胶(或有掩膜)的硅片上正确的复制出掩膜图形[1]。 刻蚀,通常是在光刻工艺之后进行。我们通常通过刻蚀,在光刻工艺之后,将想要的图形留在硅片上。从这一角度而言,刻蚀可以被称之为最终的和最主要的图形转移工艺步骤。在通常的刻蚀过程中,有图形的光刻胶层〔或掩膜层)将不受到腐蚀源显著的侵蚀或刻蚀,可作为掩蔽膜,保护硅片上的部分特殊区域,而未被光刻胶保护的区域,则被选择性的刻蚀掉。 2.1.2干法刻蚀与湿法刻蚀 在半导体制造中有两种基本的刻蚀工艺:干法刻蚀和湿法腐蚀。 干法刻蚀,是利用气态中产生的等离子体,通过经光刻而开出的掩蔽层窗口,与暴露于等离子体中的硅片行物理和化学反应,刻蚀掉硅片上暴露的表面材料的一种工艺技术法[1]。该工艺技术的突出优点在于,可以获得极其精确的特征图形。超大规模集成电路的发展,要求微细化加工工艺能够严格的控制加工尺寸,要求在硅片上完成极其精确的图形转移。任何偏离工艺要求的图形或尺寸,都可能直接影响产品性能或品质,给生产带来无法弥补的损害。由于干法刻蚀技术在图形轶移上的突出表现,己成为亚微米尺寸下器件刻蚀的最主要工艺方法。在特征图形的制作上,已基本取代了湿法腐蚀技术。 对于湿法腐蚀,就是用液体化学试剂(如酸、碱和溶剂等)以化学的方式去除硅片表面的材料。当然,在通过湿法腐蚀获得特征图形时,也要通过经光刻开出的掩膜层窗口,腐蚀掉露出的表面材料。但从控制图形形状和尺寸的准确性角度而言,在形成特征图形方面,湿法腐蚀一般只被用于尺寸较大的情况(大于3微米)。由于这一特点,湿法腐蚀远远没有干法刻蚀的应用广泛。但由于它的高选择比和批量制作模式,湿法腐蚀仍被广泛应用在腐蚀层间膜、去除干法刻蚀残留物和颗粒等工艺步骤中。 2. 2干法刻蚀的原理 2. 2. 1干法刻蚀中的等离子体 干法刻蚀工艺是利用气体中阴阳粒子解离后的等离子体来进行刻蚀的。所谓的等离子体,宇宙中99%的物质,均处于等子状态。其中包含了中性的粒子、离子和电子,它们混合在一起,表现为电中性。在干法刻蚀中,气体中的分子和原子,通过外部能量的激发,形成震荡,使质量较轻的电子脱离原子的轨道与相邻的分子或原子碰撞,释放出其他电子,在这样的反复过程中,最终形成气体离子与自由活性激团。而干法刻蚀,则利用了气体等离子体中的自由活性激团与离子,与被刻蚀表面进行反应,以此形成最终的特征图形[2]。 2.2.2干法刻蚀的特征 干法刻蚀与湿法腐蚀工艺利用药液处理的原理不同,干法刻蚀在刻蚀表面材料时,既存在化学反应又存在物理反应。因此在刻蚀特性上既表现出化学的等方性,又表现出物理的异方性。 所谓等方性,是指纵横两个方向上均存在刻蚀。而异方性,则指单一纵向上的刻蚀。2.2. 3干法刻蚀过程 我们可以了解到干法刻蚀的主要过程。反应腔体内气体等离子体中的离子,在反应腔体的扁压作用下,对被刻蚀的表面进行轰击,形成损伤层,从而加速了等离子中的自由活性激团在其表面的反应,经反应后产生的反应生成物,一部分被分子泵从腔体排气口排出,一部分则在刻蚀的侧壁上形成淀积层。干法刻蚀就是在自由活性激团与表面反应和反应生成物不断淀积的过程中完成的。离子轰击体现了干法刻蚀的异方性,而由于侧壁的淀积,则很好的

半导体工艺自己总结

只是想多了解下工艺,因为自己不是学这个的,要补课啊 .... 是不是可以这么理解: 1.PAD oxide:SiO2在LOCOS和STI形成时都被用来当作nitride的衬垫层,如果没有这个SiO2衬垫层作为缓冲之用,LPCVD nitride的高张力会导致wafer产生裂缝甚至破裂,同时也作为NITRIDE ETCH时的STOP LAYER 2.SAC oxide:Sacrificial Oxide在gate oxidation之前移除wafer表面的损伤和缺陷,有助于产生一个零缺陷的wafer 表面以生成高品质的gate oxide;经过HDP后Pad Oxide结构已经被破坏了,可能无法阻挡后面Implant的离子。所以生长一层Sac Oxide,作为在后面Implant时对Device的保护。 3.BPSG 含硼及磷的硅化物BPSG乃介于Poly之上、Metal之下,可做为上下两层绝缘之用,加硼、磷主要目的在使回流后的Step较平缓,以防止Metal line溅镀上去后,造成断线 4.ONO(OXIDE NITRIDE OXIDE)氧化层-氮化层-氧化层半导体组件,常以ONO三层结构做为介电质(类似电容器),以储存电荷,使得资料得以在此存取。在此氧化层- 氮化层–氧化层三层结构,其中氧化层与基晶的结合较氮化层好,而氮化层居中,则可阻挡缺陷(如pinhole)的延展,故此三层结构可互补所缺. 5.space Oxide RIE Etch:猜想应当是氧化物隔离的反应离子刻蚀(RIE-Reactive Ion Etch) 反应离子刻蚀是以物理溅射为主并兼有化学反应的过程。通过物理溅射实现纵向刻蚀,同时应用化学反应来达到所要求的选择比,从而很好地控制了保真度。刻蚀气体(主要是F基和CL基的气体)在高频电场(频率通常为13.56MHz)作用下产生辉光放电,使气体分子或原子发生电离,形成“等离子体”(Plasma)。在等离子体中,包含有正离子(Ion+)、负离子(Ion-)、游离基(Radical)和自由电子(e)。游离基在化学上是很活波的,它与被刻蚀的材料发生化学反应,生成能够由气流带走的挥发性化合物,从而实现化学刻蚀。 6:IMD Inter-Metal-Dielectric 金属绝缘层...(汗...........) 7:SOG spin-on glass 旋涂玻璃用于平坦化.SOD是SPIN-ON DOP ANTS?自旋转掺杂剂?,具体作用不甚清楚了.... 至于N-DEPL我怀疑是否是N耗尽区的意思,但是不是很清楚CMOS工艺中是如何实现这样的一个层次的,它是环绕DIFF 区域的一个可选层.莫非是反型的隔离? 外延: 外延生长之所以重要,在于外延层中的杂质浓度可以方便的通过控制反应气流中的杂质含量加以调节,而不依赖于衬底中的杂质种类与掺杂水平。 外延技术可用于解决高频功率器件的击穿电压与集电极串联电阻对集电极电阻率持相反要求的矛盾;掺杂较少的外延层保证了较高的击穿电压,高掺杂的衬底则可以大大降低集电极的串联电阻 ?????????气体SiCl气体2H?HClSi固体气体?4?反应过程为CVD 需要高温,①,同时42??????气体?气体2SiCl?Si固体SiCl,②因此若四氯化硅的浓度太高,则硅存在一竞争反应24反而会被侵蚀而非生长。硅通常是在低浓度区域生长。①式的反应是可逆的,如果进入反应炉的载气中含有氯化氢,将会有去处或侵蚀的情况发生。实际上,此侵蚀动作可用来在外延生长前先清洁硅晶片表 面, . . . . 去处其表面的氧化物和其他杂质。 金属有机物化学气相沉积外延(MOCVD),一般使用在较低温度下即可成为气态的Ⅲ族元素有机化合物和Ⅴ族元素氢化物

相关主题