搜档网
当前位置:搜档网 › ICT技术标准

ICT技术标准

ICT技术标准
ICT技术标准

ICT 技术标准

一、 ICT治具软体制作

1、选点:

1.1、原则上一条线路选一个点,地线可以选4个点(分散四周选点);

1.2、有测试点的优先选测试点,再选AI点(跳线/电阻),然后考虑其它点(客户特殊要求除外);1.3、客户特殊要求:例如:台达的那种过孔要优先测试点。

1.4、无铅板优先选测试点。

1.5、SMT零件,选点应在贴片外侧1/3-1/2处,能双针的一定要双针(并且同号双针);

1.6、点位间距要注意错开,小板注意测试点与定位孔的距离;

1.7、SMT零件应优先选在跳线、电阻上,电容和二极管一般不选针;

1.8、画线时应注意板的摆放方向,1号针的位置与ICT机型本身有关;

1.9、不能出现漏选点的现象;

1.10、板边定位孔为直径4。0,孔中心到PCB板边为2.5

1.11、IC需要TEST-JET,电解电容需要极性测试,排插需要反向测试(开关针),这种情况都需下针;

1.12、选完点,出钻带需要镜像

1.13、联板测试,无GERBER联板,必须先试钻孔对PCB板和打印针位图对照;

1.14、PCB上所有的定位孔都必须钻孔。

2、编程:

2.1、零件不能漏编,根据客户的要求,是否需要把板上的所有零件都编上去,特别注意背面有否零件,如果有,在零件后面用“-B”表示;(省略)

2.2、针号尽量杜绝写错、漏写、检验;例如:IC脚号,排插;热敏电容如果在BOM里为电阻,MODE 形式改为“R”

2.3、零件识别符号不能用错;如表1所示:

表1:

标识符号(第一个字母)零件类别OKNAO MODE

R PR VR 电阻、排阻、可变电阻 Mode1>100Ω Mode2<100Ω

Mode4>1uF Mode7<1uF

C 电容、可变电容、电解电

L//T 电感、线圈、变压器 Mode8或Mode9

D 二极体 Mode10-5 \10-4 Q 三极体 Mode10-5 \10-4 U M 集成电路 Mode10-5 \10-4 ZD 稳压二极体 Mode10-5 \10-4 J F W 跳线、保险丝 Mode13` PC 光耦 Mode10-5 \10-4 DC 电容极性 Mode6 CN ,J

排插

MODE=9 TR-518F/JET

TR-518FE

四线测试 Mode 下选择6

TESCON/GW R ,VR 电阻 MODE=R

C 电容 MODE =

C 。PM J ,JP 跳线

MODE=K

IC ,U IC MODE = F Q 三极管

MODE=TR D ,ZD ,

二极管,稳压二极管

MODE=J

2.4、标准值与实际值不能写错或单位漏写,标准值与实际值的单位尽量相同; 2.5、所给上下限要准确,一般情况下为:

电阻: ±10% 电容: ±30% 可调电阻: ±50% 电压: ±20%

2.6、实装板上未装之零件(BOM 上无),程式里以/NC 表示;不能置针之零件,程式里以/NP 表示;

既不能置针,也未装之零件,程式里以/NCP 表示,并全部SKIP 掉;同一线路,脚号相同,用/SP 表示,也SKIP 掉

2.7、PCB 板的区域分区要准确,尽量做到第1Pin 在第一区,区域间隔一般为5cm 左右;

TR-518 、TESCON 、GW 、BOS 、POSSEHL 、JET 、SRC 的横面最多可分A 、B 、C 、D 、E 、

F 、

G 、

H 共8区,纵面最多可分为1、2、3、4、5、6共6区;如表2(此表为零件面)

A1 B C D E F G H

2

3

4

5

6

OKANO的区域分区则A与H、1与6的位置刚好相反;

2.8、很小的电阻,编程时可以当跳线来测;(10Ω以下)根据客户而定。

2.9、OKANO的程序,Mode使用要准确;(注意排序时要更改MODE)

2.10、程序名统一,程序写完必须存入软盘,同时要准备备份盘;

2.11、测试点间距:探针直径钻孔直径

Ф1.35mm Ф1.67mm

Ф1.7mm Ф2.02mm

Ф2.0mm Ф2.32mm

Ф2.4mm Ф2.72mm

Ф3.0mm Ф3.32mm

Ф0.9mm Ф1.22mm

Ф0.9mm Ф1.22mm

Ф1.0mm Ф1.32mm

2.12钻孔安全距离:压克力:0。32 玻纤板:0。34 绝缘板:0。36

2.13、要能很熟练地编写各种机型的程序;

2.14、排插编程要相邻两脚对测,IC编程要对地测试

3、针位图:

3.1、一般是隔5个点标号,除非客户有特别要求;

3.2、针位图要按一定的格式反映机种的名称、序号、制作日期、BOTTOM/TOP SIDE、公司的名称、START PIN、END PIN;

3.3、针位图要漂亮、直观,要能用不同的颜色反映测试点、贴片、零件脚、过孔,并且注明所用的针型;双针要变颜色

3.4、针位图要无气泡、无刮伤痕迹;

3.5、保护板的铣槽图标明所铣深度,并且有定位孔

3.6、丝印图都要过胶

4、资料夹:

4.1、资料夹必须要有文件夹的名称;

4.2、资料夹中要有磁盘(包括备份盘,备份盘要杀毒)、针位图4.3、客户所附资料;

4.4、备用针;(客户要求)

ICT治具制作参考标准

ICT 治具制作参考标准 目的: 为能在设计阶段Layout 和量产时评估ICT 治具制作有一个参考标准使用范圉: 设计和量产的Lighting/Security/CCTV 等所有机种. 内容: 一、ICT 治具评估制作参考条件 1.目前ICT 可测的零件. a. 电阻、电容>101P、二极/三极管. b. 电感类目前以跳线分式测. c. IC目前检测方式:输入仿真工作电压,ICT检测 每个pin的电压(目的为检测ic是否漏插插反) d. 电解电容只能测出是否漏插,无法检测是否插反. 2.ICT 治具制作需求数据 a. Gerber files(连片或单片)文件 b. 空白PCB 1 连片. c. 有插件的实物PCB1 连片. 3.评估需制作ICT 治具依据. a. DIP 零件>40PCS. b. SMD零件三50PCS锡膏作业SMD除外) c. PCB 厚度需>1.3mm

d. 连片方式:若PCBSizE>100*100Size建议1?2连片.(目前一般开 单板治具为主. 其稳定性较好) 二、PCB Layout注意事项和参考规则如下. 考虑可测性之PCB设计布线规则 PCB之设计布线除需兼顾功能性与安全性外,更需可生产及可测试。兹就可测性之需求提供规则供设计布线工程师参考。如能注意及之,将可为我公司省下可观之治具制作费用并 增进测试之可靠性与治具之使用寿命。 可取用的规则 1. 虽然有双面治具,但最好将被测点尽可能置于BOT面,以增加测试稳定度,也可以节 省治具成本。 2. Fixture point type 之用针如下,测试点优先级:A.测垫(Test pad) B.零件脚(component lead) C.贯穿孔(Via)未覆盖绿漆。 Test pad 測點 3. 测试稳定性:其中以Test pad测试最为稳定;VIR 孔效果最差,干扰因素最多如绿漆、塞墨、盲埋孔等,都是造成测试不稳定的因素。 4. 探针大小是依照测点与测点的中心距离所选定的,探针越大测试越稳定,价格越便宜。 5. 探针选则标准如下: a.测点与测点的中心距离大于85mil,两点植针100mil/100mil探针。 b.测点与测点的中心距离为84mil “ -75mil,两点植针100mil/75 mil探 针。 c.测点与测点的中心距离为74mil “ -70 mil,两点植针75mil/75 mil探 针。 d.测点与测点的中心距离为69mil - -60 mil,两点植针75mil/50 mil探 针。 e.测点与测点的中心距离为59mil “ -50 mil,两点植针50mil/50 mil探 针。 f.两测点中距离小于50 mil,无法植针。 6. 被测点的Pad及Via不应有防焊漆(Solder Mask)。 7. 两被测点之中心距应大于0.100" (2.54mm) 为佳,不得小于0.050" (1.27mm)。 8. 被测点直径应大于0.040" (1.00mm), 形状以正方形较佳(可测面积较圆形增加21%)。 小于0.030"之被测点无法植针。 9. 被测点应离其附近零件(位于同一面者)至少0.100" (2.54mm)。如为高于3mm零件,则应至少 VIR 貫孔

ICT治具制作参考标准

ICT治具制作参考标准 目的: 为能在设计阶段Layout和量产时评估ICT治具制作有一个参考标准. 使用范圉: 设计和量产的Lighting/Security/CCTV等所有机种. 内容: 一、ICT治具评估制作参考条件 1.目前ICT可测的零件. a.电阻、电容>101P、二极/三极管. b.电感类目前以跳线分式测. c.IC目前检测方式:输入仿真工作电压,ICT检测 每个pin的电压(目的为检测ic是否漏插,插反) d. 电解电容只能测出是否漏插,无法检测是否插反. 2.ICT治具制作需求数据 a. Gerber files(连片或单片)文件 b. 空白PCB 1连片. c. 有插件的实物PCB1连片. 3.评估需制作ICT治具依据. a. DIP零件>40PCS. b. SMD零件≧50PCS (锡膏作业SMD除外) c. PCB厚度需>1.3mm

d. 连片方式:若PCBSIZE>100*100Size建议1~2连片.(目前一般开 单板治具为主. 其稳定性较好) 二、PCB Layout注意事项和参考规则如下. 考虑可测性之PCB设计布线规则 PCB 之设计布线除需兼顾功能性与安全性外, 更需可生产及可测试。兹就可测性之需求提供规则供设计布线工程师参考。如能注意及之, 将可为我公司省下可观之治具制作费用并增进测试之可靠性与治具之使用寿命。 可取用的规则 1.虽然有双面治具,但最好将被测点尽可能置于BOT面,以增加测试稳定度,也可以节 省治具成本。 2.Fixture point type之用针如下,测试点优先级: A.测垫(Test pad) B.零件脚(component lead) C.贯穿孔(Via)未覆盖绿漆。 3.测试稳定性:其中以Test pad测试最为稳定;VIR 孔效果最差,干扰因素最多如绿漆、塞墨、盲埋孔等,都是造成测试不稳定的因素。 4.探针大小是依照测点与测点的中心距离所选定的,探针越大测试越稳定,价格越便宜。 5.探针选则标准如下: a.测点与测点的中心距离大于85mil,两点植针100mil/100mil探针。 b.测点与测点的中心距离为84mil~75mil,两点植针100mil/75 mil探针。 c.测点与测点的中心距离为74mil~70 mil,两点植针75mil/75 mil探针。 d.测点与测点的中心距离为69mil~60 mil,两点植针75mil/50 mil探针。 e.测点与测点的中心距离为59mil~50 mil,两点植针50mil/50 mil探针。 f.两测点中距离小于50 mil,无法植针。 6.被测点的Pad及Via不应有防焊漆(Solder Mask)。 7.两被测点之中心距应大于0.100" (2.54mm)为佳,不得小于0.050" (1.27mm)。 8.被测点直径应大于0.040" (1.00mm), 形状以正方形较佳(可测面积较圆形增加21%)。 小于0.030"之被测点无法植针。 9.被测点应离其附近零件(位于同一面者)至少0.100" (2.54mm)。如为高于3mm零件, 则 应至少间距0.120" (3mm)。 VIR 貫孔 Test pad 測點

ICT治具治具制作规格书 WI-A-024

东莞市立迪电子科技有限公司 制 作:杜永锋 审 核: 日 期:2011.4.14 I C T 治 具 制 作 规 格 书 文件编号:WI-A-024 版 本:A/0

序言 随着工业的发展为了能够更有效的提高生产效率,减轻员工劳动强度和作业难度,提高产品的品质,就需要一种“治具”来辅助作业了。 治具又分工装治具、检测治具两种,前者用于机械加工、焊接加工、装配等工艺便于加工、满足精度的需要而设计的一种工装夹具;后者为检测使用,因为有些机械尺寸不便于测量,其形状复杂,只好设计专门的检测块或者检测用的针对某一种产品而设计检具,比方塞规、环规等一些规则的检具,但有些是不规则的就必须专门设计一种检具来测量它的尺寸。 治具在控制方面已由前期机械控制进入机械和电气控制相结合的时代,治具也被越来越多的被设计成能够自动化控制,其科技含量也越来越高,对设计人员要求不但有机械方面的知识,同时也要有电控方面的知识。 治具在制作材料方面前期的木质、塑胶板材被合金、新型复合材料所取代,治具的机构日益简单灵活,便于操作。 治具在设计方面已由前期的二维图纸发展成三维立体图像,在治具制作前期就可以模拟治具的使用,为人体工程学分析做了基础,以此不断改进治具。 治具的标准化治具零部件的标准化日益成熟,加快了治具产业的发展。工业设备标准化为治具标准化提供了有利的保证。 治具的类型已经多样化 ICT治具、SMT治具,功能治具、工装治具、工装夹具、贴合机、运送压合机、LCD显示幕贴膜机,压胶机,进水口切料机,测变型治具、按键贴膜治具、按键检测机具,探针检测治具,量测治具、吸盘印刷治具、气动压合点胶治具,自动排片机等等。 为了促进公司治具制作的标准化,特于2011年针对公司目前生产治具分大类制作治具制作规格书,通过治具制作规格书明确治具用途、原材料选择、制作流程、制作工艺、检验标准等。通过文件化的规范使公司治具的制作经验得以传承,好的方法得以推广。 由于本人经验有限文件制作过程中难免有错误请大家不吝赐教,万分感激。 谢谢! Johe.du 2011-4-14

最新ict治具制作参考标准

天马行空官方博客:https://www.sodocs.net/doc/373998890.html,/tmxk_docin;QQ:1318241189;QQ群:175569632 ICT治具制作参考标准 目的: 为能在设计阶段Layout和量产时评估ICT治具制作有一个参考标准. 使用范圉: 设计和量产的Lighting/Security/CCTV等所有机种. 内容: 一、ICT治具评估制作参考条件 1.目前ICT可测的零件. a.电阻、电容>101P、二极/三极管. b.电感类目前以跳线分式测. c.IC目前检测方式:输入仿真工作电压,ICT检测 每个pin的电压(目的为检测ic是否漏插,插反) d. 电解电容只能测出是否漏插,无法检测是否插反. 2.ICT治具制作需求数据 a. Gerber files(连片或单片)文件 b. 空白PCB 1连片. c. 有插件的实物PCB1连片. 3.评估需制作ICT治具依据. a. DIP零件>40PCS. b. SMD零件≧50PCS (锡膏作业SMD除外) c. PCB厚度需>1.3mm

d. 连片方式:若PCBSIZE>100*100Size 建议1~2连片.(目前一般开 单板治具为主. 其稳定性较好) 二、PCB Layout 注意事项和参考规则如下. 考虑可测性之PCB 设计布线规则 PCB 之设计布线除需兼顾功能性与安全性外, 更需可生产及可测试。兹就可测性之需求提供规则供设计布线工程师参考。如能注意及之, 将可为我公司省下可观之治具制作费用并增进测试之可靠性与治具之使用寿命。 可取用的规则 1. 虽然有双面治具,但最好将被测点尽可能置于BOT 面,以增加测试稳定度,也可以节省治具成本。 2. Fixture point type 之用针如下,测试点优先级: A.测垫(Test pad) B.零件脚(component lead) C.贯穿孔(Via)未覆盖绿漆。 3. 测试稳定性:其中以Test pad 测试最为稳定;VIR 孔效果最差,干扰因素最多如绿漆、塞墨、盲埋孔等,都是造成测试不稳定的因素。 4. 探针大小是依照测点与测点的中心距离所选定的,探针越大测试越稳定,价格越便宜。 5. 探针选则标准如下: a. 测点与测点的中心距离大于85mil ,两点植针100mil/100mil 探针。 b. c. 测点与测点的中心距离为84mil ~75mil ,两点植针100mil/75 mil 探针。 d. e. 测点与测点的中心距离为74mil ~70 mil ,两点植针75mil/75 mil 探针。 f. g. 测点与测点的中心距离为69mil ~60 mil ,两点植针75mil/50 mil 探针。 h. i. 测点与测点的中心距离为59mil ~50 mil ,两点植针50mil/50 mil 探针。 j. k. 两测点中距离小于50 mil ,无法植针。 6. 被测点的Pad 及Via 不应有防焊漆(Solder Mask)。 VIR 貫孔 Test pad 測點

ICT技术标准

ICT 技术标准 一、 ICT治具软体制作 1、选点: 1.1、原则上一条线路选一个点,地线可以选4个点(分散四周选点); 1.2、有测试点的优先选测试点,再选AI点(跳线/电阻),然后考虑其它点(客户特殊要求除外);1.3、客户特殊要求:例如:台达的那种过孔要优先测试点。 1.4、无铅板优先选测试点。 1.5、SMT零件,选点应在贴片外侧1/3-1/2处,能双针的一定要双针(并且同号双针); 1.6、点位间距要注意错开,小板注意测试点与定位孔的距离; 1.7、SMT零件应优先选在跳线、电阻上,电容和二极管一般不选针; 1.8、画线时应注意板的摆放方向,1号针的位置与ICT机型本身有关; 1.9、不能出现漏选点的现象; 1.10、板边定位孔为直径4。0,孔中心到PCB板边为2.5 1.11、IC需要TEST-JET,电解电容需要极性测试,排插需要反向测试(开关针),这种情况都需下针; 1.12、选完点,出钻带需要镜像 1.13、联板测试,无GERBER联板,必须先试钻孔对PCB板和打印针位图对照; 1.14、PCB上所有的定位孔都必须钻孔。 2、编程: 2.1、零件不能漏编,根据客户的要求,是否需要把板上的所有零件都编上去,特别注意背面有否零件,如果有,在零件后面用“-B”表示;(省略) 2.2、针号尽量杜绝写错、漏写、检验;例如:IC脚号,排插;热敏电容如果在BOM里为电阻,MODE 形式改为“R” 2.3、零件识别符号不能用错;如表1所示: 表1: 标识符号(第一个字母)零件类别OKNAO MODE R PR VR 电阻、排阻、可变电阻 Mode1>100Ω Mode2<100Ω Mode4>1uF Mode7<1uF C 电容、可变电容、电解电 容 L//T 电感、线圈、变压器 Mode8或Mode9

FCT治具制作标准规范

F C T 治具制作规格书

目录: 1.定义 (1) 2.范围 (1) 3.内容 (1) 4.权责 (2) 5.制作规范 5.1 (3) 5.2 (3) 5.3 (4) 5.4 (5) 5.5 (5) 5.6 (6) 5.7 (7)

1、定义: FCT(功能测试)它指的是对测试目标板(UUT:Unit Under Test)提供模拟的运行环境(激励和负载),使其工作于各种设计状态,从而获取到各个状态的参数来验证目标板的功能好坏的测试方法。简单地说,就是对目标板加载合适的激励,测量输出端响应是否合乎要求。一般专指PCBA的功能测试。FCT治具是针对PCBA已经成品进行模拟功能测试的一种治具。 ICT与FCT的不同: ICT只测导通状态,可侦测元件开短路,LCR的数值,二极管的反向,其它半导体的通断等等。他的原理是将影响该元件的其它元件屏蔽起来单独测试一个或串并联的一组元件。 FCT不一样,即是指功能测试,它是对PCBA通过相关的电压或信号检查其关键元件或输出的波形,真值是否合格。不针对元件测试。当然,如果元件失败,功能是一定会有影响的。 ICT有通用测试仪,FCT只能根据具体的测试要求来做。 2、范围: FCT治具有电动/汽缸/手动快速夹、手动曲柄等各式机构。结构材料可跟据需要采用进口电木、压克力、铝合金、铁质、赛钢或纤维板等。根据需要可以采用上下植针进行测试,应用于电脑电源主板、LED灯主板、液晶电视主板、通信设备主板等电子产品。依据控制模式的不同,可以分为手动控制功能测试、半自动控制功能测试、全自动控制功能测试。 快速夹结构压扣结构手动曲柄结构气动结构 3、内容: FCT治具制作流程: 3.1 FCT治具原材料的选择。 3.2 FCT治具的设计 3.3 FCT治具组装调试。 3.4 FCT治具检验标准。

ICT选点规范参考标准

ICT选点规范 2004-4 选点、编程 管理文件 司品字[2004] 002 1.选点: 1)原则上一条线路选一个点,地线可以选2-3个点(特殊要求除外); 2)有测试点的优先选测试点及没有绿油的可上锡的大铜箔处,再选 AI点,然后考虑其它点(特殊要求除外); 3)SMT零件,能取双针的一定要取双针; 4)点位间距要注意错开,小板注意测试点与定位柱的距离,最大可 能的远离定位柱; 5)SMT零件应优先选在跳线、电阻脚上,尽量不使用SMT电容; 6)连线时应注意板的摆放方向,1#针的位置; 7)不得出现漏点现象。 2.编程: 1)基板上每个零件都要编进程序,特别注意背面的零件; 2)针号尽量不要错写、漏写; 3)标准值与实际值不能写错或单位漏写,标准值与实际值的单位尽 量使用相同的;

4)零件识别符号不能用错;如下表所示: 5)所给上、下限要准确,一般情况下为: 电阻±10% 电容±30% 可调电阻±50% 电压±20%

特殊情况特殊对待。 6)实装板未装之零件要加以说明(标注/NC),并SKIP掉; 7)PCB板的区域划分准确,尽量做到第1pin在A1区,区域间隔一 般为5cm左右; 德律(TR-518F)的横面最多可分为A、B、C、D、E、F、 G、H共8区,纵面最多可分为1、2、3、4、5、6共6区; 如下表:(此表为零件面) A B C D E F G H 1 2 3 4 5 6 冈野(OKANO)的区域划分则A与H、1与6方向相反; 8)冈野(OKANO)程序IC脚要有开路测试(Mode14); 9)统一使用治具编号作为程序文件名,程序写完必须存于软盘,同 时要准备备份盘,在出厂之前要杀毒; 3.线路板设计,植针测试点要求如下: 1)测试点直径>0.5MM.

ICT治具制作所需资料(精)

ICT治具制作所需资料 --------------------------------------------------------------------------------------------- 为了准确、迅速地制作出高品质的治具,希望各位尊敬的客户朋友能提供如下资料: ICT/ATE治具制作所需资料: (1)空PCB板(Bare Board):1块 (2)实装板(Loaded Board):1块 (3)材料表(BOM):1份 (4)原理图(Schematic):1份 (5)联片图(Panel drawing):1份 (6)电脑选点所需资料格式: 《1》CAD file 1.Protel生成的ASCII码文件。(如:*.pcb等) 2.由Pads生成的ASCII码文件。(如:*.asc等) 3.由PowerPCB生成的ASCII码文件。(如:*.asc等) 4.由GenCAD生成的ASCII码文件。(如:*.cad等) 《2》Gerber file 1.D-code( Aperture file) https://www.sodocs.net/doc/373998890.html,ponent side layer( Top layer) 3.Solder side layer( Bottom layer) 4.Silk screen COMP layer 5.Silk screen solder layer 6.Solder mask COMP layer 7.Solder mask solder layer 8.SMD layer COMP side 9.SMD layer solder side 10.VCC plane layer 11.GND plane layer 12.Drill layer 13.Inner layer 派捷电子

ICT测试程式标准

ICT测试程式标准版别:1.0 Instruction 页次:1/6 .目录. 文件修订履历表 (2) 1.目的 (3) 2.适用范围 (3) 3.权责 (3) 4.相关参考文件 (3) 5.名词定义 (3) 6.标准 (3)

ICT测试程式标准版别:1.0 Instruction 页次:2/6 文件修订履历表 序号版 次 文件编号制/修订内容 说明 制/修订 日期 作成审查核准 1 1.0 首次设定2012.02. 15 林凡义

ICT测试程式标准版别:1.0 Instruction 页次:3/6 1.目的 1.1为使本公司ICT测试程式标准化,统一化,特订定本标准。 2.适用范围 2.1凡使用于本公司ICT测试程式均适用之。 3.权责 3.1制作单位:ICT治具厂商 3.2维护单位:ICT工程师 3.3使用单位:ICT测试员 4.相关参考文件 无 5.名词定义 无 6.标准 6.1测试参数 6.1.1程序命名方式板号+小管号. 6.1.2自动存盘功能设定10片. 6.1.3重测次数设为3次. 6.1.4First pin为1,Last pin设定为SWB(256)的整数倍并大 于下针盘的最后一针点数. 6.1.5OPS档设定原则为2(15 55 85),“短路Raw Test-1”字段 打勾,但可视情况调整. 6.1.6测试不良报表打印最大行数设为20,打印方式为按F12打 印 6.2 Open/Short Learning 6.2.1若GND与VCC为同一个Short Group时,在MDA程序加阻抗 测试,期望阻值依机板阻值而订,误差范围-1%,-10%;一 般使用MODE 2, GND pin一般置于Hi-pin,VCC pin一般 置于Low-pin. 6.3 测试数据编辑 6.3.1程序需对照BOM表确认是否有漏(错)KEY或SKIP错误之 现象 6.3.2确认不良零件区块(横行/纵行)之设定是否与点图相符.

ICT测试治具制作规范

Fly ing
6
5
4
Run
Q ua nta
Run
Run
Running
Quanta MFG
Q ua nta
TRI ICT 测试治具制作规范
QSMC ATE 2009-07-06

Run
Run
Run
专业名词解释
1. ESD:ElectroStatic Discharge 静电放电 2. BGA: Ball Grid Array 3. PCB: Printed Circuit Board 4. DIP: Dual In-line Package 球栅阵列结构 印刷电路板 双列直插式封装

Run
Run
Run
制作项目
Agenda
?测试治具材质定义 ?测试治具架构定义 ?测试治具载板铣让位标准 ?治具Tooling holes & Tooling pin要求 ?治具绕线定义 ? Testjet sensor定义及绕线要求
SMT 167
?治具行程


Run
Run
Run
制作项目
Agenda
?针床的特殊定义 ?载板的特殊定义 ?治具ESD设计 ?治具出厂时必备List

Run
治具材质定义
Run
Run
) 探针的使用由我们公司规定的型号与厂商 )上下载板必须用ESD的电木板材质
(ESD=107~109Ω ,使用SL-030静电测量表量测)
)各种绕线需按TRI规定用线 )治具框架是由上下压床式结构

ICT 治具制作要求

ICT 治具制作要求

注: 1.两连板测试 2. 8PIN以上的IC均需植TESTJET 3.整体测试程序工时需在7秒以内,测试直通95%以上.重复下压最多1次.

ICT治具/ATE治具制作所需资料: (1)空PCB板(Bare Board):1块 (2)实装板(Loaded Board):1块 (3)材料表(BOM):1份 (4)原理图(Schematic):1份 (5)联片图(Panel drawing):1份 (6)电脑选点所需资料格式: 《1》CAD file 1.Protel生成的ASCII码文件。(如:*.pcb等)2.由Pads生成的ASCII码文件。(如:*.asc等)3.由PowerPCB生成的ASCII码文件。(如:*.asc等) 4.由GenCAD生成的ASCII码文件。(如:*.cad等) 《2》Gerber file 1.D-code( Aperture file) https://www.sodocs.net/doc/373998890.html,ponent side layer( Top layer) 3.Solder side layer( Bottom layer) 4.Silk screen COMP layer 5.Silk screen solder layer 6.Solder mask COMP layer 7.Solder mask solder layer 8.SMD layer COMP side 9.SMD layer solder side 10.VCC plane layer 11.GND plane layer 12.Drill layer 13.Inner layer 注明:所有ICT治具/ATE治具的制作必须提供1-4项的资料,多层板(2层以上)治具制作还需提供第6项资料,多联板还需提供第5项资料

电子治具ICT,FCT制作铣槽让位标准

治具制作铣让位标准 1.针对常规的R,C,L零件,长宽以PCB零件丝印为基准再加铣1mm. 高度是以零件的本体 加铣2mm 封装单边外扩(mm) 铣板深度(mm) 1206 1.0 元件高度+1.5 1005 1.0 元件高度+1.5 0805 1.0 元件高度+1.5 0603 1.0 元件高度+1.5 0402 1.0 元件高度+1.5 2.针对集插件零件载板需铣空,零件的长宽在零件本体的基础上外扩2mm 3.针对高出载板厚度(8mm)的零件需在针板上铣出:零件高度减去载板厚度( 8mm)加 (2mm)让位 4.针对球栅阵列封装让位长宽均以零件的丝印为基准向外扩0.8mm,BGA四个角的 5.针对双列直插零件铣让位以零件丝印为基准外扩3mm,载板需铣穿,针对高出载板的 零件(>7mm)在针板上铣出:零件高度减去载板厚度( 8mm)+(2mm)的让位 6.针对其它零件让位,长宽均以PCB零件丝印为基准再加铣2mm,深度在零件本体的高度上再加铣2.5mm. 7.针对IC零件让位,长宽均以PCB零件丝印为基准再加铣1mm. 8.PCB板上所有的测试点位置在载板上要铣出让位,让位比率为1:1.5 治具Tooling Pin定义 1.定位柱的高度为PCB板的厚度加3mm 2. 定位柱大小选取原则:比PCB中Tooling Hole直径小0.1mm 植针距离参考 针型钻孔直径点的中心距 探针直径套筒直径针板载板较小距离极限距离 100mll 1.75 2.1 2.5 2.5 1.37 1.67 75mll 1.4 1.7 2.5 1.91 1.02 1.32 50mll 1 1.4 1.8 1.27 0.78 0.95

相关主题