搜档网
当前位置:搜档网 › TMS320C6748 OMAPL138核心板引脚说明20131108

TMS320C6748 OMAPL138核心板引脚说明20131108

TMS320C6748 OMAPL138核心板引脚说明20131108
TMS320C6748 OMAPL138核心板引脚说明20131108

引脚号引脚名称复用引脚名称IO 类型1EMIFA_A0GPIO5[0]O

3EMIFA_A1GPIO5[1]O

5EMIFA_A2GPIO5[2]O

7EMIFA_A3GPIO5[3]O

9EMIFA_A4GPIO5[4]O

11EMIFA_A5GPIO5[5]O

13EMIFA_A6GPIO5[6]O

15EMIFA_A7GPIO5[7]/PRU1_R30[15]O

17EMIFA_A8GPIO5[8]/PRU1_R30[16]O

19EMIFA_A9GPIO5[9]/PRU1_R30[17]O

21EMIFA_A10GPIO5[10]/PRU1_R30[18]/PRU1_R31[18]O

23EMIFA_A11GPIO5[11]/PRU1_R30[19]/PRU1_R31[19]O

25EMIFA_A12GPIO5[12]/PRU1_R30[20]/PRU1_R31[20]O

27EMIFA_A13GPIO5[13]/PRU1_R30[21]/PRU1_R31[21]/PRU0_R30[O

29EMIFA_A14MMCSD0_D7/GPIO5[14]/PRU1_R30[22]/PRU1_R31[22]O

31EMIFA_A15MMCSD0_D6/GPIO5[15]/PRU1_R30[23]/PRU1_R31[23]O

33EMIFA_A16MMCSD0_D5/GPIO4[0]/PRU1_R30[24]O

35EMIFA_A17MMCSD0_D4/GPIO4[1]/PRU1_R30[25]O

37EMIFA_A18MMCSD0_D3/GPIO4[2]/PRU1_R30[26]O

39EMIFA_A19MMCSD0_D2/GPIO4[3]/PRU1_R30[27]O

41EMIFA_A20MMCSD0_D1/GPIO4[4]/PRU1_R30[28]O

43EMIFA_A21MMCSD0_D0/GPIO4[5]/PRU1_R30[29]O

45EMIFA_A22MMCSD0_CMD/GPIO4[6]/PRU1_R30[30]O

47MMCSD0_CLK GPIO4[7]/PRU1_R30[31]O

49GND/GND

引脚号引脚名称复用引脚名称IO 类型1EMIFA_CSn0GPIO2[0]O

3EMIFA_CSn2GPIO3[15]O

5EMIFA_CSn4GPIO3[13]O

7EMIFA_CSn5GPIO3[12]O

9GND/GND

11SATA_TXN/O

13SATA_TXP/O

15SATA_RXN/I

17SATA_RXP/I

19GND/GND

21SPI0_CLK EPWM0_A/GPIO1[8]/EMAC_MII_RXCLK I/O

23SPI0_SOMI EPWMSYNCI/GPIO8[6]/EMAC_MII_RXER I/O

25SPI0_SIMO EPWMSYNCO/GPIO8[5]/EMAC_MII_CRS I/O

27SPI0_ENAn EPWM0_B/PRU0_R30[6]/EMAC_MII_RXDV I/O

29UART0_RXD SPI0_SCSn5 /GPIO8[4]/EMAC_MII_RXD[3]I

31UART0_TXD SPI0_SCSn4 /GPIO8[3]/EMAC_MII_RXD[2]O

33UART0_CTSn SPI0_SCSn3/GPIO8[2]/SATA_MP_SWITCH/EMAC_MII_R

XD[1]I

35UART0_RTSn SPI0_SCSn2/GPIO8[1]/SATA_CP_DET/EMAC_MII_RXD[

0]O

广州创龙O CON1

CON3

37MDIO_CLK Timer64P0_OUT12/GPIO1[7]/ SPI0_SCSn1

/Timer64P0_IN12

O

39MDIO_D Timer64P1_OUT12/GPIO1[6]/ SPI0_SCSn0/

Timer64P1_IN12

I/O

41VDD_RTC/PWR

43VDD_5V_SOM/PWR

45VDD_5V_SOM/PWR

47VDD_5V_SOM/PWR

49VDD_5V_SOM/PWR

引脚号引脚名称复用引脚名称IO 类型1McBSP0_CLKR0AXR6/ GPIO1[14]/PRU0_R31[6]/EMAC_MII_TXEN I/O

3McBSP0_CLKX0AXR5/ GPIO1[13]/EMAC_MII_TXCLK I/O

5McBSP0_CLKS0AXR0/ECAP0_APWM0/GPIO8[7]/EMAC_MII_TXD[0]I

7McBSP0_FSR0AXR4/ GPIO1[12]/EMAC_MII_COL I/O

9McBSP0_FSX0AXR3/ GPIO1[11]/EMAC_MII_TXD[3]I/O

11McBSP0_DR0AXR2/ GPIO1[10]/EMAC_MII_TXD[2]I

13McBSP0_DX0AXR1/ GPIO1[9]/EMAC_MII_TXD[1]O

15GND/GND

17McBSP1_CLKR1AXR14/ GPIO0[6]I/O

19McBSP1_CLKX1AXR13/ GPIO0[5]I/O

21McBSP1_CLKS1AXR8/ ECAP1_APWM1/GPIO0[0]/PRU0_R31[8]I

23McBSP1_FSR1AXR12/ GPIO0[4]I/O

25McBSP1_FSX1AXR11/ GPIO0[3]I/O

27McBSP1_DR1AXR10/ GPIO0[2]I

29McBSP1_DX1AXR9/ GPIO0[1]O

31GND/GND

33UPP_CHA_CLK UHPI_HCNTL0/GPIO6[11]/PRU0_R30[29]I/O

35UPP_CHA_START UHPI_HCNTL1/GPIO6[10]/PRU0_R30[28]I/O

37UPP_CHA_ENABLE UHPI_HHWIL/GPIO6[9]/PRU0_R30[27]I/O

39UPP_CHA_WAIT UHPI_HRWn/GPIO6[8]/PRU0_R30[26]//PRU1_R31[17]I/O

41UPP_CHB_WAIT GPIO8[12]/PRU0_R30[22]/PRU1_R30[8]/PRU1_R31[2

4]I/O

43UPP_CHB_CLK MMCSD1_D0/

GPIO8[15]/PRU0_R30[25]/PRU1_R31[27]I/O

45UPP_CHB_START MMCSD1_CLK/

GPIO8[14]/PRU0_R30[24]/PRU1_R31[26]I/O

47UPP_CHB_ENABLE MMCSD1_CMD/I/O

49GND/GND

引脚号引脚名称复用引脚名称IO 类型1VPIF_DIN5_VSYNC UHPI_HD7/UPP_D7/PRU0_R30[15]/PRU0_R31[15]I

3VPIF_DIN14_HSYNC UHPI_HD6/UPP_D6/PRU0_R30[14]/PRU0_R31[14]I

5VPIF_DIN13_FIELD UHPI_HD5/UPP_D5/PRU0_R30[13]/PRU0_R31[13]I

7VPIF_DIN12UHPI_HD4/UPP_D4/PRU0_R30[12]/PRU0_R31[12]I

9VPIF_DIN11UHPI_HD3/UPP_D3/PRU0_R30[11]/PRU0_R31[11]I

11VPIF_DIN10UHPI_HD2/UPP_D2/PRU0_R30[10]/PRU0_R31[10]I

13VPIF_DIN9UHPI_HD1/UPP_D1/PRU0_R30[9]/PRU0_R31[9]I

15VPIF_DIN8UHPI_HD0/UPP_D0/GPIO6[5]/PRU1_R31[0]I

17VPIF_DIN7EMAC_RMII_TXD[1]/UHPI_HD15/UPP_D15/PRU0_R31[2

9]I

19VPIF_DIN6EMAC_RMII_TXD[0]/UHPI_HD14/UPP_D14/PRU0_R31[2

8]I

21VPIF_DIN5EMAC_RMII_TXEN/UHPI_HD13/UPP_D13/PRU0_R31[27]I

23VPIF_DIN4EMAC_RMII_RXD[1]/UHPI_HD12/UPP_D12/PRU0_R31[2

6]I

CON2 CON4

25VPIF_DIN3EMAC_RMII_RXD[0]/UHPI_HD11/UPP_D11/PRU0_R31[25]I 27VPIF_DIN2EMAC_RMII_RXER /UHPI_HD10/UPP_D10/PRU0_R31[24]I 29VPIF_DIN1EMAC_RMII_MHZ_50_CLK /UHPI_HD9/UPP_D9/PRU0_R31[23]I 31VPIF_DIN0EMAC_RMII_CRS_DV /UHPI_HD8/UPP_D8/PRU1_R31[29]I 33VPIF_CLKIN3MMCSD1_D1/ GPIO6[2]/PRU1_R30[1]/PRU1_R31[2]I 35VPIF_CLKIN2MMCSD1_D3/ GPIO6[4]/PRU1_R30[3]/PRU1_R31[4]I 37VPIF_CLKIN1UHPI_HDS1n/GPIO6[6]/PRU1_R30[9]/PRU1_R31[16]I 39VPIF_CLKIN0UHPI_HCSn/GPIO6[7]/UPP_2xTXCLK /PRU1_R30[10]I 41USB0_DRVVBUSn /O 43USB0_DM /A 45USB0_DP /A 47USB0_ID

/A 49VDD_USB0_VBUS /A

丝印号引脚名称备注

D4/

VDD_5V_SOM 电源显示LED

D5GPIO6[13]OUTPUT 1:LED ON OUTPUT 0:LED OFF D6

GPIO6[12]

OUTPUT 1:LED ON OUTPUT 0:LED OFF

9.强烈建议使用我司默认使用的UART2串口作为软件调试串口。

1.VDD_5V_SOM供电电压可为3.8V--5.5V(建议采用5V供电)。内部采用三路DC/DC降压

2.核心板已经集成SATA参考差分时钟输入,参考时钟频率为75MHz,CPU外部晶振频率为

3.Boot0--Boot7八位BOOTSET,核心板已全部用50K电阻下拉。强烈建议参考提供的底板

4.CPU有关CLK信号线(比如MMCSD0,SPI1_CLK等)已经串联22R电阻。

5.核心板的I2C总线已用2.2K电阻上拉至3.3V。

6.SYS_RESET_INPUT 为CPU复位输入,低电平复位;设计底板时,必须不能用电阻上拉3.2013.04.09版本的SOM-OMAPL138-A2核心板引脚说明表的CON2处第42和44脚有误(网

1.TI提供参考的原理图上标示EMIFA地址有A23,其中omap-l138datasheet提供EMIF只有7.利用核心板进行设计底板时,请认真核对核心板的B2B连接器的信号引脚线序是否正勘误表

2.当提供的参考原理图引脚信号命名和核心板引脚表命名不一致时,请以《核心板引脚 说明:I =Input, O=Output,I/O =Bidirectional,Z=Highimpedance, PWR=Supply volta

8.有关信号详细功能,请查看芯片datasheet。

设计注意提示

SOM 板LED

备注

引脚号引脚名称2EMIFA_D04EMIFA_D16EMIFA_D28EMIFA_D310EMIFA_D412EMIFA_D514EMIFA_D616EMIFA_D718EMIFA_D820EMIFA_D922EMIFA_D1024EMIFA_D1126EMIFA_D1228EMIFA_D1330EMIFA_D1432EMIFA_D1534EMIFA_BA036EMIFA_BA138GND

40EMIFA_CLK 42EMIFA_SDCLKE 44GND

46EMIFA_WEn MMCSD048EMIFA_OEn GND 50

EMIFA_A_RnW

备注

引脚号引脚名称

EMIFA SDRAM Chip Select 2EMIFA_RASn 4EMIFA_CASn 6

EMIFA_WEN_DQM18

EMIFA_WEN_DQM0GND 10

EMIFA_WAIT112EMIFA_WAIT014

GND 16GND 18

uP_TDI GND 20

uP_TDO 22uP_TMS 24

uP_TCK 26uP_TRSTn 28uP_EMU130uP_EMU032

uP_RTCK 34

GND 36

GND

创龙OMAPL138核心板引脚说明 King 2013/11/08

UART0

EMIFA Address Bus

SATA

SPI0

EMIF Async chip select

38

uP_NMln 40

uP_RESETOUTn RTC POWER INPUT (3V)

42

SYS_RESET_INPUT 44

uP_OBSCLKOUT 46NC 48

GND 50GND

备注

引脚号引脚名称2LCD_D154LCD_D146LCD_D138LCD_D1210LCD_D1112LCD_D1014LCD_D9GND

16LCD_D818LCD_D720LCD_D622LCD_D524LCD_D426LCD_D328LCD_D230LCD_D1GND 32LCD_D034LCD_HSYNC 36LCD_VSYNC 38LCD_MCLK 40LCD_PCLK

42LCD_AC_ENB_CSn 44GND

46VPIF_CLKO348VPIF_CLKO2GND 50

GND

备注

引脚号引脚名称2SPI1_CLK 4SPI1_SOMI 6SPI1_SIMO 8SPI1_ENAn 10I2C0_SCL 12I2C0_SDA 14UART2_RXD 16UART2_TXD 18

UART1_RXD 20UART1_TXD 22SPI1_SCSn_124

SPI1_SCSn_0

McBSP1

UPP_CHA

UPP_CHB VPIF

POWER INPUT (3.3V to 5.5V)MDIO

McBSP0

26UART2_CTSn 28UART2_RTSn 30EPWMN1_TZ[0]32EPWMN0_TZ[0]34McASP_AFSX 36McASP_AFSR 38McASP_CLKX 40McASP_CLKR 42McASP_AHCLKR 44McASP_AHCLKX 46GND 48USB1_DM 50USB1_DP

C降压生成3.3V,1.8V,1.2V/1.3V电压供CPU,CPU GPI 频率为24MHz。

的底板原理图进行底板设计。

阻上拉,否则影响核心板正常工作。

误(网络名应相互交换),请以《核心板引脚说明20131

IF只有23位地址总线,所以EMIF的地址线为A0-A22,更正是否正确,连接器的摆放位置是否正确。强烈建议使用和

板引脚说明20131108.xlsx》(即此表格)或《核心板连voltage,GND=Ground,A=Analog signal.

USB0 OTG

明 King 2013/11/08

复用引脚名称IO 类型

GPIO4[8]I/O

GPIO4[9]I/O

GPIO4[10]I/O

GPIO4[11]I/O

GPIO4[12]I/O

GPIO4[13]I/O

GPIO4[14]I/O

GPIO4[15]I/O

GPIO3[0]I/O

GPIO3[1]I/O

GPIO3[2]I/O

GPIO3[3]I/O

GPIO3[4]I/O

GPIO3[5]I/O

GPIO3[6]I/O

GPIO3[7]I/O

GPIO2[8]O

GPIO2[9]O

/GND

GPIO2[7]/PRU0_R30[5]/PRU0_R31[5]O

GPIO2[6]/PRU0_R30[4]/PRU0_R31[4]O

/GND

GPIO3[11]O

GPIO3[10]O

GPIO3[9]O

复用引脚名称IO 类型

GPIO2[5]/PRU0_R30[3]/PRU0_R31[3]O

GPIO2[4]/PRU0_R30[2]/PRU0_R31[2]O

GPIO2[2]O

GPIO2[3]O

GPIO2[1]/PRU0_R30[1]/PRU0_R31[1]I

GPIO3[8]/PRU0_R30[0]/PRU0_R31[0]I

/GND

/GND

/I

/O

/I

/I

/I

/I/O

/I/O

GPIO8[0]O

/GND

/GND

/I

UHPI_HASn/GPIO6[15]/PRU1_R30[14]O

/I

UHPI_HDS2n/GPIO6[14]/PRU1_R30[13]O

/NC

/GND

/GND

复用引脚名称IO 类型VPIF_DOUT15/UPP_XD7/GPIO7[7]/BOOT7I/O VPIF_DOUT14/UPP_XD6/GPIO7[6]/BOOT6I/O VPIF_DOUT13/UPP_XD5/GPIO7[5]/BOOT5I/O VPIF_DOUT12/UPP_XD4/GPIO7[4]/BOOT4I/O VPIF_DOUT11/UPP_XD3/GPIO7[3]/BOOT3I/O VPIF_DOUT10/UPP_XD2/GPIO7[2]/BOOT2I/O VPIF_DOUT9/UPP_XD1/GPIO7[1]/BOOT1I/O VPIF_DOUT8/UPP_XD0/GPIO7[0]/BOOT0I/O VPIF_DOUT7/UPP_XD15/GPIO7[15]/PRU1_R31[15]I/O VPIF_DOUT6/UPP_XD14/GPIO7[14]/PRU1_R31[14]I/O VPIF_DOUT5/UPP_XD13/GPIO7[13]/PRU1_R31[13]I/O VPIF_DOUT4/UPP_XD12/GPIO7[12]/PRU1_R31[12]I/O VPIF_DOUT3/UPP_XD11/GPIO7[11]/PRU1_R31[11]I/O VPIF_DOUT2/UPP_XD10/GPIO7[10]/PRU1_R31[10]I/O VPIF_DOUT1/UPP_XD9/GPIO7[9]/PRU1_R31[9]I/O VPIF_DOUT0/UPP_XD8/GPIO7[8]/PRU1_R31[8]I/O MMCSD1_D5/GPIO8[9]/PRU1_R30[5]/PRU1_R31[6]O MMCSD1_D4/GPIO8[8]/PRU1_R30[4]/PRU1_R31[5]O MMCSD1_D6/GPIO8[10]/PRU1_R30[6]/PRU1_R31[7]O MMCSD1_D7/GPIO8[11]/PRU1_R30[7]O

GPIO6[0]/PRU1_R31[28]O

/GND GPIO6[1]/PRU1_R30[0]//PRU1_R31[1]O MMCSD1_D2/GPIO6[3]/PRU1_R30[2]/PRU1_R31[2]O

/GND

复用引脚名称IO 类型GPIO2[13]I/O GPIO2[11]I/O GPIO2[10]I/O GPIO2[12]I/O

SPI1_SCSn_7/Timer64P2_OUT12/GPIO1[5]I/O

SPI1_SCSn_6/Timer64P3_OUT12/GPIO1[4]I/O

SPI1_SCSn_5/I2C1_SCL/GPIO1[3]I/O

SPI1_SCSn_4/I2C1_SDA/GPIO1[2]I/O

SPI1_SCSn_3/SATA_LED/GPIO1[1]I/O

SPI1_SCSn_2/SATA_CP_POD/GPIO1[0]I/O EPWM1_A/GPIO2[15]/Timer64P2_IN12/PRU0_R30[8I/O EPWM1_B/GPIO2[14]/Timer64P3_IN12/PRU0_R30[7

I/O

]

RTC_ALARAM/ GPIO0[8]/DEEPSLEEP

I AMUTE/GPIO0[9]/PRU0_R30[16]/PRU0_R31[16]O AXR7/GPIO1[15]/PRU0_R30[17]/PRU0_R31[17]I AXR15/ECAP2_APWM2/GPIO0[7]I GPIO0[12]/PRU0_R31[19]I/O GPIO0[13]/PRU0_R31[20]

I/O GPIO0[14]/PRU0_R30[19]/PRU0_R31[21]I/O GPIO0[15]/PRU0_R30[20]/PRU0_R31[22]

I/O UART1_RTSn/GPIO0[11]/PRU0_R30[18]/PRU0_R31[18]I/O UART1_CTSn/USB_REFCLKIN/GPIO0[10]/PRU0_R31[17]I/O /GND /A /A

U GPIO电平为3.3V。

20131108.xlsx》为准(即此表格)。

,更正2013.04.09版本的SOM-OMAPL138-A2核心板引脚说明表C 使用和核心板同样的B2B物料,可以联系我司采购。

心板连接器引脚分布.pdf》为准。

备注

EMIFA

Data

Bus

EMIFA bank address

GND

EMIFA clock

EMIFA SDRAM clock enable

GND

EMIFA SDRAM write enable

EMIFA output enable

EMIFA Async Read/Write control

备注

EMIF SDRAM row address strobe

EMIF SDRAM column address strobe

EMIFA write enable/data mask for EMA_D[15:8] EMIFA write enable/data mask for EMA_D[7:0] EMIF wait input/interrupt

GND

GND

JTAG

GND

GND

Non-Maskable Interrupt Reset Output

Reset Input

PLL Observation Clock 悬空处理

GND

GND

备注

LCD

GND

VPIF

GND

备注

SPI1

I2C0

UART2

UART1

SPI1

UART2

eHRPWM1

eHRPWM0

McASP

GND

USB1

明表CON1处第47脚引标识,删除EMIFA_A23。

相关主题